LMX2820

アクティブ

位相同期機能と誤差 5μs 未満の周波数キャリブレーション機能搭載、JESD 対応、22.6GHz 広帯域 RF シンセサイザ

製品詳細

Frequency (max) (MHz) 22600 Frequency (min) (MHz) 45 Normalized PLL phase noise (dBc/Hz) -236 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -134 Features Integer-boundary spurs (IBS) removal, Integrated VCO, JESD204B SYSREF, Multi-device sync, Phase adjustment, Ultra-fast VCO Calibration, Wideband Current consumption (mA) 500 Integrated VCO Yes Operating temperature range (°C) -40 to 85 Rating Catalog Lock time (µs) (typ) (s) Loop BW dependent
Frequency (max) (MHz) 22600 Frequency (min) (MHz) 45 Normalized PLL phase noise (dBc/Hz) -236 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -134 Features Integer-boundary spurs (IBS) removal, Integrated VCO, JESD204B SYSREF, Multi-device sync, Phase adjustment, Ultra-fast VCO Calibration, Wideband Current consumption (mA) 500 Integrated VCO Yes Operating temperature range (°C) -40 to 85 Rating Catalog Lock time (µs) (typ) (s) Loop BW dependent
VQFNP (RTC) 48 49 mm² 7 x 7
  • 出力周波数:45MHz~22.6GHz
  • 6GHz において 36fs の RMS ジッタ (12kHz~95MHz)
  • 高性能 PLL
    • 性能指数:-236dBc/Hz
    • 正規化 1/f ノイズ:-134dBc/Hz
    • 整数モード・スプリアス:-95dBc (fPD = 100MHz)
    • 高い位相検出器周波数
      • 整数モード:400MHz
      • 分数モード:300MHz
    • プログラマブル入力マルチプライヤ
    • 直接 PDF 入力によりオフセット・ミキシングをサポートし、PLL N デバイダを超低ジッタに
  • 2.5µs の高速 VCO キャリブレーション時間
  • MUTE ピンにより 200ns でミュート / ミュート解除を実行
  • ダブラがイネーブルの状態で VCO リーク -45dBc
  • 最大 22.6GHz までの外部 VCO をサポート
  • 複数デバイス間の出力位相の同期
  • 2 つの差動 RF 出力と 1 つの差動 SYSREF 出力により JESD204B をサポート
  • 出力周波数:45MHz~22.6GHz
  • 6GHz において 36fs の RMS ジッタ (12kHz~95MHz)
  • 高性能 PLL
    • 性能指数:-236dBc/Hz
    • 正規化 1/f ノイズ:-134dBc/Hz
    • 整数モード・スプリアス:-95dBc (fPD = 100MHz)
    • 高い位相検出器周波数
      • 整数モード:400MHz
      • 分数モード:300MHz
    • プログラマブル入力マルチプライヤ
    • 直接 PDF 入力によりオフセット・ミキシングをサポートし、PLL N デバイダを超低ジッタに
  • 2.5µs の高速 VCO キャリブレーション時間
  • MUTE ピンにより 200ns でミュート / ミュート解除を実行
  • ダブラがイネーブルの状態で VCO リーク -45dBc
  • 最大 22.6GHz までの外部 VCO をサポート
  • 複数デバイス間の出力位相の同期
  • 2 つの差動 RF 出力と 1 つの差動 SYSREF 出力により JESD204B をサポート

LMX2820 は高性能で広帯域のシンセサイザで、45MHz~22.6GHz の範囲のあらゆる周波数を生成できます。-236dBc/Hz という性能指数を持つ高性能 PLL と高い位相検出器周波数により、帯域内ノイズと積分ジッタを非常に低く抑えることができます。高速 N デバイダにはプリデバイダがないため、スプリアスの振幅と数が大幅に低減されます。整数境界スプリアスを軽減するため、プログラマブル入力マルチプライヤも備えています。

LMX2820 を使用すると、複数のデバイスの出力を同期させることができ、入力と出力の間に決定論的な遅延を必要とするアプリケーションにも対応できます。高速のキャリブレーション・アルゴリズムにより、VCO キャリブレーション時間が大幅に短縮されるため、高速の周波数ホッピングを必要とするシステムを実現できます。LMX2820 は、JESD204B 規格に準拠した SYSREF を生成または反復でき、高速データ・コンバータ向けの低ノイズのクロック源として使用できます。このシンセサイザは、外部 VCO と組み合わせて使用することもできます。PFD の直接入力ピンが搭載され、オフセット・ミキシングをサポートしているため、低スプリアスで伝送を行えます。

このデバイスは単一の 3.3V 電源で動作し、LDO を内蔵しているため、オンボードの低ノイズ LDO は不要です。

LMX2820 は高性能で広帯域のシンセサイザで、45MHz~22.6GHz の範囲のあらゆる周波数を生成できます。-236dBc/Hz という性能指数を持つ高性能 PLL と高い位相検出器周波数により、帯域内ノイズと積分ジッタを非常に低く抑えることができます。高速 N デバイダにはプリデバイダがないため、スプリアスの振幅と数が大幅に低減されます。整数境界スプリアスを軽減するため、プログラマブル入力マルチプライヤも備えています。

LMX2820 を使用すると、複数のデバイスの出力を同期させることができ、入力と出力の間に決定論的な遅延を必要とするアプリケーションにも対応できます。高速のキャリブレーション・アルゴリズムにより、VCO キャリブレーション時間が大幅に短縮されるため、高速の周波数ホッピングを必要とするシステムを実現できます。LMX2820 は、JESD204B 規格に準拠した SYSREF を生成または反復でき、高速データ・コンバータ向けの低ノイズのクロック源として使用できます。このシンセサイザは、外部 VCO と組み合わせて使用することもできます。PFD の直接入力ピンが搭載され、オフセット・ミキシングをサポートしているため、低スプリアスで伝送を行えます。

このデバイスは単一の 3.3V 電源で動作し、LDO を内蔵しているため、オンボードの低ノイズ LDO は不要です。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと類似の機能
LMX1204 アクティブ JESD204B/C 対応、SYSREF サポート、位相同期機能搭載、12.8GHz RF バッファ、逓倍器、分周器 Up to 12.8-GHz clock buffer, multiplier and divider and five-channel JESD support

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
20 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート LMX2820 位相同期と JESD204B をサポートした 22.6GHz の広帯域 PLLatinum RF シンセサイザ データシート (Rev. C 翻訳版) PDF | HTML 英語版 (Rev.C) PDF | HTML 2022年 12月 6日
アプリケーション・ノート LMX2820 でインスタント キャリブレーションを使用する方法 PDF | HTML 英語版 PDF | HTML 2025年 8月 18日
アプリケーション・ノート 次世代の高速コンバータ設計に優位性をもたらす実用的なクロッキ ングに関する考慮事項 (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2025年 5月 1日
アプリケーション・ノート Combining More than Two Signals for Better Noise PDF | HTML 2025年 3月 24日
アプリケーション概要 Compilation of RF Synthesizer Resources PDF | HTML 2024年 10月 22日
アプリケーション・ノート Sine to Square Wave Conversion Using Clock Buffers PDF | HTML 2024年 9月 3日
アプリケーション概要 Common Mistakes While Designing With Rf Clock Synthesizers and How To Mitigate the Same PDF | HTML 2024年 8月 8日
回路設計 MASH_SEED Optimization and Impact on Spurs (LMX2820) PDF | HTML 2024年 8月 8日
アプリケーション概要 High-Frequency Clock (> 20GHz) Skew Variation Between Two RF Synthesizers Across Temperature PDF | HTML 2024年 4月 26日
アプリケーション概要 High-Frequency Delay Adjustments Between Two RF Synthesizers PDF | HTML 2024年 4月 26日
アプリケーション概要 LMX2820 with Internal Doubler versus LMX2594 PDF | HTML 2024年 1月 16日
アプリケーション・ノート LMX2820 RF Synthesizer Phase Noise Improvement With Alternative Topologies (Rev. A) PDF | HTML 2023年 5月 22日
アプリケーション・ノート External Doubler Extends LMX2820 Operation to 44 GHz PDF | HTML 2023年 3月 31日
ユーザー・ガイド How to Phase Synchronize Multiple LMX2820 Devices PDF | HTML 2022年 12月 19日
アプリケーション・ノート High Isolation, Fast Frequency Switching With LMX2820 in Ping-Pong Architecture PDF | HTML 2022年 9月 20日
アプリケーション・ノート Combining Two LMX2820 Synthesizer Outputs for Improved Phase Noise (Rev. A) PDF | HTML 2022年 3月 3日
ユーザー・ガイド LMX2820 Register Map (Rev. A) 2020年 12月 9日
アプリケーション・ノート Impact of PLL Jitter to GSPS ADC's SNR and Performance Optimization 2020年 11月 11日
アプリケーション・ノート Dramatically Improve Your Lock Time with VCO Instant Calibration PDF | HTML 2020年 9月 17日
証明書 LMX2820EVM EU Declaration of Conformity (DoC) 2020年 6月 9日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

LMX2820EVM — LMX2820 22.6GHz 広帯域 RF シンセサイザの評価基板

この評価基板は、22.6GHz の広帯域 RF シンセサイザである LMX2820 向けです。このシンセサイザは、JESD204B に準拠した SYSREF 信号のバッファリングと生成をサポートしています。LMX2820 を採用すると、このデバイスの複数のインスタンスからの出力を同期することができます。
ユーザー ガイド: PDF | HTML
TI.com で取り扱いなし
サポート・ソフトウェア

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
シミュレーション・モデル

LMX2820 IBIS model

SNAM245.ZIP (45 KB) - IBIS Model
設計ツール

CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング ソフトウェア

Clock tree architect はクロック ツリーの合成ツールであり、開発中システムの要件に基づいてクロック ツリー ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム レベルのマルチチップ クロック供給ソリューションを生成します。
設計ツール

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
リファレンス・デザイン

TIDA-010230 — レーダーと EW (電子戦) の各アプリケーション向け、マルチチャネル RF トランシーバ、低ノイズ クロック処理のリファレンス デザイン

最新のレーダー システムと電子戦 (EW) システムは多くの場合、アクティブ電子スキャン アレイ (AESA) アンテナ システムを、高速マルチチャネル RF トランシーバと組み合わせて使用します。このようなシステムは、超低ノイズのクロック処理ソリューションを必要とします。このソリューションは、チャネル間スキューを高精度調整し、信号対雑音比 (SNR)、スプリアス フリー ダイナミック レンジ (SFDR)、IMD3 (3 次相互変調歪み)、実効ビット数 (ENOB) などのシステム性能を最適化することができます。このリファレンス デザインは、LMX2820 と LMK04832 (...)
設計ガイド: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
VQFNP (RTC) 48 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ