LMK05028

アクティブ

低ジッタ デュアルチャネル ネットワーク シンクロナイザ クロック

製品詳細

Function Clock network synchronizer Number of outputs 8 Output type CML, HCSL, LVCMOS, LVDS, LVPECL RMS jitter (fs) 150 Features I2C, Integrated EEPROM, Pin programmable, SPI Output frequency (min) (MHz) 0.000000000001 Output frequency (max) (MHz) 750 Input type LVCMOS, LVDS, LVPECL, XTAL Supply voltage (min) (V) 3.3 Supply voltage (max) (V) 3.6 Operating temperature range (°C) -40 to 85 Number of input channels 4
Function Clock network synchronizer Number of outputs 8 Output type CML, HCSL, LVCMOS, LVDS, LVPECL RMS jitter (fs) 150 Features I2C, Integrated EEPROM, Pin programmable, SPI Output frequency (min) (MHz) 0.000000000001 Output frequency (max) (MHz) 750 Input type LVCMOS, LVDS, LVPECL, XTAL Supply voltage (min) (V) 3.3 Supply voltage (max) (V) 3.6 Operating temperature range (°C) -40 to 85 Number of input channels 4
VQFN (RGC) 64 81 mm² 9 x 9
  • 2 つの独立した PLL チャネル:
    • ジッタ:150fs RMS (出力 ≥ 100MHz)
    • 位相ノイズ:–112dBc/Hz (122.88MHz 信号の 100Hz オフセット時)
    • ヒットレス スイッチング:位相キャンセレーションによる 50ps の位相過渡応答
    • プログラミング可能な Fastlock によるループ帯域幅
    • 低コストの TCXO/OCXO を使用する規格準拠の同期およびホールドオーバー
    • 任意の入力周波数から任意の出力周波数への変換
  • 4 系統のリファレンスクロック入力
    • 優先度に基づくリファレンス選択
    • 基準喪失時のデジタル ホールドオーバー
  • プログラマブル ドライバによる8つのクロック出力
    • 最大 6 種類の出力周波数に対応
    • AC-LVDS、AC-CML、AC-LVPECL、HCSL、および 1.8V か2.5V の LVCMOS 出力フォーマット
  • 起動時のカスタムクロック用 EEPROM/ROM
  • 柔軟な構成オプション
    • 入力および出力で最大 750MHz
    • XO:10~100MHz、TCXO:10~54MHz
    • DCO モード:1ppt/ステップ未満で周波数と位相の精密なステアリングを実現 (IEEE 1588スレーブ)
    • 決定性位相オフセットのゼロ遅延
    • 安定したクロック監視とステータス
    • I2Cまたは SPI インターフェイス
  • 高い電源ノイズ除去性能 (PSNR)
  • 3.3V 電源、1.8V、2.5V、または 3.3V 出力に対応
  • 産業用温度範囲:-40°C~+85°C
  • 2 つの独立した PLL チャネル:
    • ジッタ:150fs RMS (出力 ≥ 100MHz)
    • 位相ノイズ:–112dBc/Hz (122.88MHz 信号の 100Hz オフセット時)
    • ヒットレス スイッチング:位相キャンセレーションによる 50ps の位相過渡応答
    • プログラミング可能な Fastlock によるループ帯域幅
    • 低コストの TCXO/OCXO を使用する規格準拠の同期およびホールドオーバー
    • 任意の入力周波数から任意の出力周波数への変換
  • 4 系統のリファレンスクロック入力
    • 優先度に基づくリファレンス選択
    • 基準喪失時のデジタル ホールドオーバー
  • プログラマブル ドライバによる8つのクロック出力
    • 最大 6 種類の出力周波数に対応
    • AC-LVDS、AC-CML、AC-LVPECL、HCSL、および 1.8V か2.5V の LVCMOS 出力フォーマット
  • 起動時のカスタムクロック用 EEPROM/ROM
  • 柔軟な構成オプション
    • 入力および出力で最大 750MHz
    • XO:10~100MHz、TCXO:10~54MHz
    • DCO モード:1ppt/ステップ未満で周波数と位相の精密なステアリングを実現 (IEEE 1588スレーブ)
    • 決定性位相オフセットのゼロ遅延
    • 安定したクロック監視とステータス
    • I2Cまたは SPI インターフェイス
  • 高い電源ノイズ除去性能 (PSNR)
  • 3.3V 電源、1.8V、2.5V、または 3.3V 出力に対応
  • 産業用温度範囲:-40°C~+85°C

LMK05028は高性能のネットワーク同期クロックであり、ジッタクリーニング、クロック生成、高度なクロック監視、優れたヒットレススイッチング性能により、通信インフラおよび産業機器の厳しいタイミング要件を満たすことができます。デバイスの低ジッタおよび高 PSNR により、高速シリアルリンクにおけるビットエラーレート (BER) を低減します。

2つの PLL チャネルを備えており、150fs RMS のジッタで最大 8 つの出力クロックを生成できます。各 PLL 領域は 4 つの基準入力のいずれかを選択して、出力を同期できます。

LMK05028は高性能のネットワーク同期クロックであり、ジッタクリーニング、クロック生成、高度なクロック監視、優れたヒットレススイッチング性能により、通信インフラおよび産業機器の厳しいタイミング要件を満たすことができます。デバイスの低ジッタおよび高 PSNR により、高速シリアルリンクにおけるビットエラーレート (BER) を低減します。

2つの PLL チャネルを備えており、150fs RMS のジッタで最大 8 つの出力クロックを生成できます。各 PLL 領域は 4 つの基準入力のいずれかを選択して、出力を同期できます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
6 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート LMK05028 EEPROM 搭載の低ジッタ デュアルチャネル ネットワーク同期クロック データシート (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2025年 3月 25日
デベロッパー・ネットワーク資料 Intel® Stratix® 10 SX SoC Development Kit User Guide 2019年 4月 12日
技術記事 How to achieve network synchronization clocks with TI digital PLLs PDF | HTML 2018年 6月 21日
アプリケーション・ノート TI Network Synchronizer Clock Value Adds in Communications and Industrial Applic 2018年 4月 12日
アプリケーション・ノート ITU-T G.8262 Compliance Test Results for the LMK05028 Digital PLL Network 2018年 4月 10日
ユーザー・ガイド LMK05028 Registers 2018年 4月 10日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

LMK05028EVM — LMK05028 ネットワーク クロック ジェネレータ / シンクロナイザの評価基板

LMK05028EVM は、LMK05028 ネットワーク クロック ジェネレータ / シンクロナイザの評価基板 (EVM) です。この EVM は、デバイスの評価、準拠試験、システム プロトタイピングに使用できます。
LMK05028 は、ジッタ減衰と入力ワンダーの帯域幅がプログラマブルである 2 個のデジタル PLL (DPLL) を統合しています。この EVM は、上記のデバイスと、50Ω の試験装置のインターフェイスを確立するために、クロック入力、発振器入力、クロック出力向けの SMA コネクタを複数搭載しています。XO と TCXO (...)

ユーザー ガイド: PDF
サポート・ソフトウェア

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
シミュレーション・モデル

LMK05028 IBIS Model

SNAM222.ZIP (213 KB) - IBIS Model
設計ツール

CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング ソフトウェア

Clock tree architect はクロック ツリーの合成ツールであり、開発中システムの要件に基づいてクロック ツリー ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム レベルのマルチチップ クロック供給ソリューションを生成します。
設計ツール

PLLATINUMSIM-SW PLLatinum Sim Tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
VQFN (RGC) 64 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ