LMK61E0M

アクティブ

EEPROM 内蔵、LVCMOS、超低ジッタ プログラマブル発振器

製品詳細

Output type LVCMOS Output frequency (MHz) 200 Stability (ppm) 25 Supply voltage (V) 3.3 Operating temperature range (°C) -40 to 85 Jitter (ps) 0.5
Output type LVCMOS Output frequency (MHz) 200 Stability (ppm) 25 Supply voltage (V) 3.3 Operating temperature range (°C) -40 to 85 Jitter (ps) 0.5
QFM (SIA) 8 12.25 mm² 3.5 x 3.5
  • 超低ノイズ、高性能
    • ジッタ: 500fs RMS (標準値、LMK61E0M、fOUT > 50MHz)
  • LMK61E0Mは200MHzまでの3.3V LVCMOS出力をサポート
  • 合計周波数許容誤差: ±25ppm
  • システム・レベルの特長
    • グリッチなしの周波数マージン処理: 公称値から最大±1000ppm
    • EEPROM内蔵: スタートアップ設定をユーザーが構成可能
  • その他の特長
    • デバイス制御: 最大1000kHzのファースト・モードI2C
    • 動作電圧: 3.3V
    • 工業用温度範囲: (-40℃~+85℃)
    • 7mm×5mmの8ピン・パッケージ
  • デフォルト周波数: 70.656MHz
  • 超低ノイズ、高性能
    • ジッタ: 500fs RMS (標準値、LMK61E0M、fOUT > 50MHz)
  • LMK61E0Mは200MHzまでの3.3V LVCMOS出力をサポート
  • 合計周波数許容誤差: ±25ppm
  • システム・レベルの特長
    • グリッチなしの周波数マージン処理: 公称値から最大±1000ppm
    • EEPROM内蔵: スタートアップ設定をユーザーが構成可能
  • その他の特長
    • デバイス制御: 最大1000kHzのファースト・モードI2C
    • 動作電圧: 3.3V
    • 工業用温度範囲: (-40℃~+85℃)
    • 7mm×5mmの8ピン・パッケージ
  • デフォルト周波数: 70.656MHz

LMK61E0ファミリの超低ジッタPLLatinumTMプログラマブル発振器は、fractional-N周波数シンセサイザと内蔵VCOを使用して、一般的に使用されるリファレンス・クロックを生成します。LMK61E0Mは、3.3V LVCMOS出力をサポートしています。このデバイスは、オンチップのEEPROMにより自己スタートアップし、工場でプログラムされたデフォルト出力周波数を生成します。また、デバイスのレジスタとEEPROM設定は、I2Cシリアル・インターフェイス経由でシステム内で完全にプログラム可能です。このデバイスは、I2Cシリアル・インターフェイスにより細かい/粗い周波数マージン処理を実行でき、デジタル制御の発振器(DCXO)となります。

PLL帰還分周値の更新により、スパイクやグリッチなしに出力周波数を調整できます。xDSLの要件との互換のためには12.5MHzのPFD (R分周値 = 4、ダブラー無効)で1ppb未満の刻みで、放送ビデオの要件との互換のためには100MHzのPFD (R分周値 = 1、ダブラー有効)で5.2ppb未満の刻みで調整が可能です。また、周波数マージン処理機能により、標準への準拠やシステムのタイミング・マージン・テストなどのシステム設計検証テスト(DVT)が容易になります。

LMK61E0ファミリの超低ジッタPLLatinumTMプログラマブル発振器は、fractional-N周波数シンセサイザと内蔵VCOを使用して、一般的に使用されるリファレンス・クロックを生成します。LMK61E0Mは、3.3V LVCMOS出力をサポートしています。このデバイスは、オンチップのEEPROMにより自己スタートアップし、工場でプログラムされたデフォルト出力周波数を生成します。また、デバイスのレジスタとEEPROM設定は、I2Cシリアル・インターフェイス経由でシステム内で完全にプログラム可能です。このデバイスは、I2Cシリアル・インターフェイスにより細かい/粗い周波数マージン処理を実行でき、デジタル制御の発振器(DCXO)となります。

PLL帰還分周値の更新により、スパイクやグリッチなしに出力周波数を調整できます。xDSLの要件との互換のためには12.5MHzのPFD (R分周値 = 4、ダブラー無効)で1ppb未満の刻みで、放送ビデオの要件との互換のためには100MHzのPFD (R分周値 = 1、ダブラー有効)で5.2ppb未満の刻みで調整が可能です。また、周波数マージン処理機能により、標準への準拠やシステムのタイミング・マージン・テストなどのシステム設計検証テスト(DVT)が容易になります。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品
LMK6C アクティブ 低ジッタ、高性能、バルク弾性波 (BAW)、固定周波数、LVCMOS、発振器 Small package, improved performance, fixed-frequency LVCMOS oscillator with BAW technology

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート LMK61E0M EEPROM内蔵、超低ジッタのプログラマブル発振器 データシート (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2018年 2月 28日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

LMK61E0MEVM — LMK61E0M 超低ジッタ プログラマブル発振回路の評価基板

LMK61E0MEVM 評価基板は、EEPROM と周波数マージニング機能を内蔵したテキサス インスツルメンツの LMK61E0M 超低ジッタ プログラマブル発振回路のジッタ性能と構成可能性を評価するための包括的なプラットフォームを提供します。

LMK61E0MEVM は、ジッタが重要なアプリケーションの高性能クロック ソースとして使用でき、ユーザーが希望する周​​波数に簡単にカスタマイズできます。USB から I2C に接続するオンボード インターフェイスを搭載しているため、ソフトウェア グラフィカル ユーザー インターフェイス (GUI) (...)

ユーザー ガイド: PDF
サポート・ソフトウェア

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
設計ツール

CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング ソフトウェア

Clock tree architect はクロック ツリーの合成ツールであり、開発中システムの要件に基づいてクロック ツリー ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム レベルのマルチチップ クロック供給ソリューションを生成します。
設計ツール

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
QFM (SIA) 8 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ