LMK03806

アクティブ

14 出力を搭載した超低ジッタ クロック ジェネレータ

製品詳細

Number of outputs 14 Output type LVCMOS, LVDS, LVPECL Output frequency (max) (MHz) 2600 Core supply voltage (V) 3.3 Output supply voltage (V) 3.3 Input type LVCMOS, LVDS, LVPECL, XTAL Operating temperature range (°C) -40 to 85 Features uWire Rating Catalog
Number of outputs 14 Output type LVCMOS, LVDS, LVPECL Output frequency (max) (MHz) 2600 Core supply voltage (V) 3.3 Output supply voltage (V) 3.3 Input type LVCMOS, LVDS, LVPECL, XTAL Operating temperature range (°C) -40 to 85 Features uWire Rating Catalog
WQFN (NKD) 64 81 mm² 9 x 9
  • 高性能、超低ジッタ クロック ジェネレータ
  • 低ジッタ:
    • 312.5MHz の出力周波数で 50fs 未満のジッタ (1.875MHz~20MHz)
    • 312.5MHz の出力周波数で 150fs 未満のジッタ (12kHz~20MHz)
  • 低コストの水晶振動子または外部クロックから複数のクロックを生成
  • プログラマブル出力フォーマット (LVDS、LVPECL、CMOS) による 14 の出力
  • 最大 8 つの固有の出力周波数。
  • 産業用温度範囲:-40℃~85℃
  • 調節可能な VCO 周波数:2.37 GHz ~ 2.6 GHz
  • プログラミング可能な分周器により、低コストの水晶振動子から複数のクロックを生成。
  • 3.15V~3.45V で動作
  • 高性能、超低ジッタ クロック ジェネレータ
  • 低ジッタ:
    • 312.5MHz の出力周波数で 50fs 未満のジッタ (1.875MHz~20MHz)
    • 312.5MHz の出力周波数で 150fs 未満のジッタ (12kHz~20MHz)
  • 低コストの水晶振動子または外部クロックから複数のクロックを生成
  • プログラマブル出力フォーマット (LVDS、LVPECL、CMOS) による 14 の出力
  • 最大 8 つの固有の出力周波数。
  • 産業用温度範囲:-40℃~85℃
  • 調節可能な VCO 周波数:2.37 GHz ~ 2.6 GHz
  • プログラミング可能な分周器により、低コストの水晶振動子から複数のクロックを生成。
  • 3.15V~3.45V で動作

LMK03806は、高性能かつ超低ジッタのマルチレート・クロック・ジェネレータであり、最高2.6GHzの周波数で14の出力において8つの異なる周波数を同時生成できます。各出力クロックはLVDS、LVPECL、またはLVCMOSフォーマットでプログラミング可能です。LMK03806は高性能な整数N PLL、低ノイズVCO、プログラマブル出力分周器を内蔵しており、低コストの水晶振動子からSONET、イーサネット、ファイバ・チャネル、XAUI、バックプレーン、PCIe、SATA、ネットワーク・プロセッサ用に複数の基準クロックを生成できます。

LMK03806は、高性能かつ超低ジッタのマルチレート・クロック・ジェネレータであり、最高2.6GHzの周波数で14の出力において8つの異なる周波数を同時生成できます。各出力クロックはLVDS、LVPECL、またはLVCMOSフォーマットでプログラミング可能です。LMK03806は高性能な整数N PLL、低ノイズVCO、プログラマブル出力分周器を内蔵しており、低コストの水晶振動子からSONET、イーサネット、ファイバ・チャネル、XAUI、バックプレーン、PCIe、SATA、ネットワーク・プロセッサ用に複数の基準クロックを生成できます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート LMK03806 超低ジッタ・クロック・ジェネレータ、14のプログラマブル出力付き データシート (Rev. K 翻訳版) PDF | HTML 英語版 (Rev.K) PDF | HTML 2023年 12月 20日
アプリケーション・ノート Crystal or Crystal Oscillator Replacement with Silicon Devices 2014年 6月 18日
その他の技術資料 クロック&タイミング・ソリューション (Rev. A 翻訳版) 2013年 12月 11日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

LMK03806BEVAL — LMK03806B 評価ボード

LMK03806 評価ボードを使用すると、超低ジッタ・クロック・ジェネレータである LMK03806 の機能と性能の検証を実行できます。

ユーザー ガイド: PDF
ソフトウェア・プログラミング・ツール

CODELOADER CodeLoader Device Register Programming v4.19.0

The CodeLoader 4 software is used to program the LMX PLLs and LMK timing devices through either the USB or line print terminal (LPT) port of a computer. This software also provides information on how to program the device by showing the bits that are actually sent.

Which software do I use?

Product

(...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

サポート・ソフトウェア

CLOCKDESIGNTOOL Clock Design Tool Software

The Clock Design Tool software helps with part selection, loop filter design and simulation of timing device solutions. When you enter desired output frequencies and a reference frequency (optional), the tool provides TI devices to meet the specified requirements, divider values and a recommended (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

サポート・ソフトウェア

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
シミュレーション・モデル

LMK03806 IBIS Model (Rev. B)

SNAM102B.ZIP (101 KB) - IBIS Model
設計ツール

CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング ソフトウェア

Clock tree architect はクロック ツリーの合成ツールであり、開発中システムの要件に基づいてクロック ツリー ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム レベルのマルチチップ クロック供給ソリューションを生成します。
設計ツール

PLLATINUMSIM-SW PLLatinum Sim Tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
WQFN (NKD) 64 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ