PLLATINUMSIM-SW — PLLatinum Sim Tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
LMX8410Lは、LOおよびIFアンプを内蔵した、高性能な広帯域(RF周波数入力4~10GHz)のI/Q復調器です。28dBmのIIP3と15dBのNF(いずれも5GHz時)により、高性能アプリケーションで優れたダイナミック・レンジが得られます。高データレートのアプリケーションで、2.7GHzの広大な複合帯域を実現します。
LMX8410Lは自動DCオフセット補正アルゴリズムを採用しているため、オフセットを±2mV未満まで低減できます。SPIインターフェイスを使用して、IおよびQチャネルのゲインと位相の微調整を有効にすることにより、高いイメージ除去率を達成できます。
LMX8410Lは高度な統合により、高性能を実現しながら基板面積を縮小し、複雑さを低減します。広帯域RF入力バランを内蔵しているため外付けバランは必要なく、高性能PLLおよびVCOを内蔵しているため外付けLOおよびLOドライバも必要ありません。また、IFアンプといくつかの低ノイズLDOも内蔵しているため、基板をさらに簡素化できます。
LMX8410Lは超低ノイズのシンセサイザを搭載し、PLL FOMが-236dBc/Hzであることから、5GHz搬送波でのDSB積算ノイズが最大56.5dBcとなります。LOにより、複数デバイスでの位相同期が可能です。高性能シンセサイザの出力を引き出して、別の段またはデータ・コンバータを駆動できます。共通の外付けLOを共有するアプリケーションでは、内蔵LOを迂回できます。
| 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
|---|---|---|---|---|---|---|
| * | データシート | LMX8410L 高性能ミキサ、シンセサイザ内蔵 データシート (Rev. A 翻訳版) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2019年 1月 23日 |
| アプリケーション・ノート | Designing a High Performance 4-12GHz Direct Conversion Receiver with LMX8410L | 2019年 2月 18日 | ||||
| EVM ユーザー ガイド (英語) | LMX8410LEVM User's Guide (Rev. A) | 2018年 11月 27日 | ||||
| 技術記事 | Can a clock generator act as a jitter cleaner? | PDF | HTML | 2017年 3月 23日 | |||
| 技術記事 | Don’t let bad reference signals destroy the phase noise in your PLL/synthesizer | PDF | HTML | 2017年 1月 10日 | |||
| 技術記事 | A survival guide to scaling your PLL loop filter design | PDF | HTML | 2016年 11月 22日 | |||
| 技術記事 | What to do when your PLL does not lock | PDF | HTML | 2016年 7月 12日 | |||
| 技術記事 | Issues with jitter, phase noise, lock time or spurs? Check the loop-filter bandwid | PDF | HTML | 2016年 6月 6日 |
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
| パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
|---|---|---|
| VQFN (RGZ) | 48 | Ultra Librarian |
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。
Bug fixes