LMX2615-SP

アクティブ

宇宙グレード、位相同期機能搭載、JESD204B サポート、40MHz ~ 15GHz 広帯域シンセサイザ

製品詳細

Frequency (max) (MHz) 15000 Frequency (min) (MHz) 40 Normalized PLL phase noise (dBc/Hz) -236 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -129 Features Phase synchronization, Programmable output power, SYSREF support (Compliant to JESD204B standard), Space grade Current consumption (mA) 360 Integrated VCO Yes Operating temperature range (°C) -55 to 125 Rating Space Lock time (µs) (typ) (s) Loop BW dependent
Frequency (max) (MHz) 15000 Frequency (min) (MHz) 40 Normalized PLL phase noise (dBc/Hz) -236 1/f noise (10-kHz offset at 1-GHz carrier) (dBc/Hz) -129 Features Phase synchronization, Programmable output power, SYSREF support (Compliant to JESD204B standard), Space grade Current consumption (mA) 360 Integrated VCO Yes Operating temperature range (°C) -55 to 125 Rating Space Lock time (µs) (typ) (s) Loop BW dependent
CFP (HBD) 64 400 mm² 20 x 20
  • 放射仕様:
    • シングル イベント ラッチアップ:120MeV-cm2/mg 超
    • 総照射線量:100krad (Si)
    • SMD 5962R1723601VXC
  • 出力周波数:40MHz~15.2GHz
  • 15GHz 搬送波周波数使用時に、100kHz のオフセットで -110dBc/Hz の位相ノイズ
  • 8GHz でのジッタ:45fs RMS (100Hz~100MHz)
  • 出力電力をプログラム可能
  • 主な PLL 仕様
    • 性能指数:-236dBc/Hz
    • 正規化 1/f ノイズ:-129dBc/Hz
    • 最高 200MHz の位相検出周波数
  • 複数デバイス間の出力位相の同期
  • プログラマブル遅延を備えた SYSREF のサポート
  • 3.3V 単一電源動作
  • 71 の事前選択ピン モード
  • 11 × 11mm²、64 ピン CQFP セラミック パッケージ
  • 動作温度範囲:–55°C ~ +125°C
  • 放射仕様:
    • シングル イベント ラッチアップ:120MeV-cm2/mg 超
    • 総照射線量:100krad (Si)
    • SMD 5962R1723601VXC
  • 出力周波数:40MHz~15.2GHz
  • 15GHz 搬送波周波数使用時に、100kHz のオフセットで -110dBc/Hz の位相ノイズ
  • 8GHz でのジッタ:45fs RMS (100Hz~100MHz)
  • 出力電力をプログラム可能
  • 主な PLL 仕様
    • 性能指数:-236dBc/Hz
    • 正規化 1/f ノイズ:-129dBc/Hz
    • 最高 200MHz の位相検出周波数
  • 複数デバイス間の出力位相の同期
  • プログラマブル遅延を備えた SYSREF のサポート
  • 3.3V 単一電源動作
  • 71 の事前選択ピン モード
  • 11 × 11mm²、64 ピン CQFP セラミック パッケージ
  • 動作温度範囲:–55°C ~ +125°C

LMX2615-SP は、電圧制御発振器 (VCO) と電圧レギュレータを内蔵した高性能 広帯域のフェーズ ロック ループ (PLL) で、ダブラーなしで 40MHz~15.2GHz のあらゆる周波数を出力できることから、½ 低調波フィルタが不要になります。このデバイスの VCO は、1 オクターブの範囲をカバーしているため、最低 40MHz までのすべての周波数を出力できます。-236dBc/Hz という性能指数を持つ高性能 PLL と高い位相検出周波数により、帯域内ノイズと積分ジッタを非常に低く抑えることができます。

LMX2615-SP では、複数のデバイスの出力を同期できます。このため、フラクショナル エンジンまたは出力デバイダを使用した場合を含め、あらゆる利用ケースでデバイスから決定性位相を取得できます。このデバイスは、SYSREF (JESD204B 規格に準拠) の生成および中継サポートが追加されており、高速データ コンバータ向けの低ノイズ クロック ソースとして設計されています。

LMX2615-SP は、電圧制御発振器 (VCO) と電圧レギュレータを内蔵した高性能 広帯域のフェーズ ロック ループ (PLL) で、ダブラーなしで 40MHz~15.2GHz のあらゆる周波数を出力できることから、½ 低調波フィルタが不要になります。このデバイスの VCO は、1 オクターブの範囲をカバーしているため、最低 40MHz までのすべての周波数を出力できます。-236dBc/Hz という性能指数を持つ高性能 PLL と高い位相検出周波数により、帯域内ノイズと積分ジッタを非常に低く抑えることができます。

LMX2615-SP では、複数のデバイスの出力を同期できます。このため、フラクショナル エンジンまたは出力デバイダを使用した場合を含め、あらゆる利用ケースでデバイスから決定性位相を取得できます。このデバイスは、SYSREF (JESD204B 規格に準拠) の生成および中継サポートが追加されており、高速データ コンバータ向けの低ノイズ クロック ソースとして設計されています。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと類似の機能
LMK04832-SP アクティブ 放射線耐性保証 (RHA)、超低ノイズ、3.2GHz、15 出力、クロック ジッタ クリーナ Lower frequency space synthesizer plus added jitter cleaner and clock distribution.
LMX1906-SP アクティブ 放射線耐性保証 (RHA)、SYSREF と FPGA クロック搭載、15GHz バッファ、逓倍器、分周器 Ultra low noise clock buffer to fan out the RF clock and for JESD204 data converters.
LMX2694-SEP アクティブ 耐放射線特性、15GHz 広帯域 PLLatinum™ RF シンセサイザ Variant with lower radiation rating for LEO applications.

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
17 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート LMX2615-SP 宇宙グレード 40MHz~15GHz 広帯域シンセサイザ (位相同期および JESD204B 対応) データシート (Rev. E 翻訳版) PDF | HTML 英語版 (Rev.E) PDF | HTML 2026年 1月 7日
* SMD LMX2615-SP SMD 5962-17236 2020年 5月 19日
* 放射線と信頼性レポート LMX2615-SP Enhanced Low Dose Rate Sensitivity (ELDRS) Characterization Radiation 2019年 8月 30日
* 放射線と信頼性レポート Single Event Effect Report: LMX2615-SP 40MHz to 15 GHz Wideband Synthesizer 2019年 8月 30日
アプリケーション概要 LMX2615 および LMX2624 からのアラン偏差測定データ PDF | HTML 英語版 2025年 8月 28日
アプリケーション概要 QML 製品に対する DLA 承認済みの最適化内容 (Rev. C 翻訳版) PDF | HTML 英語版 (Rev.C) PDF | HTML 2025年 8月 18日
アプリケーション・ノート 重イオン軌道環境単一事象効果の推定 (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2025年 7月 7日
アプリケーション・ノート 次世代の高速コンバータ設計に優位性をもたらす実用的なクロッキ ングに関する考慮事項 (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2025年 5月 1日
セレクション・ガイド TI Space Products (Rev. K) 2025年 4月 4日
その他の技術資料 TI Engineering Evaluation Units vs. MIL-PRF-38535 QML Class V Processing (Rev. B) 2025年 2月 20日
アプリケーション概要 Compilation of RF Synthesizer Resources PDF | HTML 2024年 10月 22日
回路設計 MASH_SEED Optimization and Impact on Spurs (LMX2820) PDF | HTML 2024年 8月 8日
証明書 LMX2615EVM-CVAL EU Declaration of Conformity (DoC) 2023年 9月 20日
アプリケーション・ノート Single-Event Effects Confidence Interval Calculations (Rev. A) PDF | HTML 2022年 10月 19日
アプリケーション・ノート Streamline RF Synthesizer VCO Calibration and Optimize PLL Lock Time (Rev. A) 2021年 8月 27日
技術記事 Why component integration carries weight for space-based PLL synthesizers PDF | HTML 2020年 2月 10日
e-Book(PDF) Radiation Handbook for Electronics (Rev. A) 2019年 5月 21日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

LMX2615EVM-CVAL — 宇宙グレード シンセサイザの評価基板

LMX2615EVM-CVAL 評価基板 (EVM) は、LMX2615-SP 製品を評価するための設計を採用しています。組み立て済み PCB を採用しており、Reference Pro を使用してボードのプログラム (書き込み) を行うほか、100MHz の入力リファレンスも搭載しています。この基板は、LMX2615W-MPR のエンジニアリング サンプル (量産開始前) を使用して組み立てたもので、その目的は、すべての主な電気的仕様と宇宙レベルのデバイス (5962R1723601VXC) (...)
ユーザー ガイド: PDF | HTML
シミュレーション・モデル

LMX2615 IBIS Model

SNAM229.ZIP (45 KB) - IBIS Model
設計ツール

CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング ソフトウェア

Clock tree architect はクロック ツリーの合成ツールであり、開発中システムの要件に基づいてクロック ツリー ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム レベルのマルチチップ クロック供給ソリューションを生成します。
設計ツール

PLLATINUMSIM-SW PLL loop filter, phase noise, lock time, and spur simulation tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
リファレンス・デザイン

TIDA-010191 — 宇宙グレード、マルチチャネルの JESD204B 15GHz クロック処理のリファレンス デザイン

フェーズド アレイ アンテナとデジタル ビーム フォーミングは、将来の宇宙空間で、レーダー画像処理と広帯域の人工衛星通信システムの性能向上に役立つ重要なテクノロジーです。デジタル ビーム フォーミングは、アナログ ビーム フォーミングとは異なり、通常はアンテナ素子ごとに一連のデータ コンバータが必要です。これらのコンバータは、特定の位相関係を定義した複数のクロックを必要とします。このリファレンス デザインが提示するのは、定義済みの位相関係と調整可能な位相関係を使用し、メガヘルツ単位からギガヘルツ単位の低ノイズ (...)
設計ガイド: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
CFP (HBD) 64 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ