LMX1204

アクティブ

JESD204B/C 対応、SYSREF サポート、位相同期機能搭載、12.8GHz RF バッファ、逓倍器、分周器

製品詳細

Frequency (max) (MHz) 12800 Frequency (min) (MHz) 300 Features Integrated multiplier and divider modes, JESD204B/C SYSREF support, Phase synchronization, RF clock distribution, Ultra-low additive jitter Current consumption (mA) 405 Integrated VCO No Operating temperature range (°C) -40 to 85 Rating Catalog Lock time (µs) (typ) (s) Loop BW dependent
Frequency (max) (MHz) 12800 Frequency (min) (MHz) 300 Features Integrated multiplier and divider modes, JESD204B/C SYSREF support, Phase synchronization, RF clock distribution, Ultra-low additive jitter Current consumption (mA) 405 Integrated VCO No Operating temperature range (°C) -40 to 85 Rating Catalog Lock time (µs) (typ) (s) Loop BW dependent
VQFN (RHA) 40 36 mm² 6 x 6
  • 出力周波数:300MHz~12.8GHz
  • 超低ノイズ
    • ノイズ フロア (‌6GHz 出力):-161dBc/Hz
    • 1/f ノイズ (6GHz 出力、10kHz オフセット):-154dBc/Hz
    • ジッタ (12kHz~20MHz):‌5fS
    • 付加ジッタ (DC~f‌CLK‌):<30fs
  • 対応する SYSREF 出力を備えた 4 つの高周波クロック
    • ÷1 (バッファ モード)、÷2、3、4、5、6、7、8 をサポートする共有デバイダ
    • ×1 (フィルタ モード)、×2、×3、×4 をサポートする共有 PLL ベースのマルチプライヤ
  • LOGICLK 出力と対応する SYSREF 出力
    • 個別の分周バンク上
    • ÷1、2、4 プリデバイダ
    • ÷1 (バイパス)、2、…、1023 ポストデバイダ
  • 8 つのプログラム可能な出力電力レベル
  • 同期された SYSREF クロック出力
    • 508 遅延ステップの調整は、12.8GHz でそれぞれ 2.5ps 未満
    • ジェネレータモードとリピータモード
    • SYSREFREQ ピンのウィンドウ処理機能によりタイミングを最適化します
  • すべてのデバイダおよび複数のデバイスに対する SYNC 機能
  • 2.5V の動作電圧
  • 動作温度:-40℃~85℃
  • 出力周波数:300MHz~12.8GHz
  • 超低ノイズ
    • ノイズ フロア (‌6GHz 出力):-161dBc/Hz
    • 1/f ノイズ (6GHz 出力、10kHz オフセット):-154dBc/Hz
    • ジッタ (12kHz~20MHz):‌5fS
    • 付加ジッタ (DC~f‌CLK‌):<30fs
  • 対応する SYSREF 出力を備えた 4 つの高周波クロック
    • ÷1 (バッファ モード)、÷2、3、4、5、6、7、8 をサポートする共有デバイダ
    • ×1 (フィルタ モード)、×2、×3、×4 をサポートする共有 PLL ベースのマルチプライヤ
  • LOGICLK 出力と対応する SYSREF 出力
    • 個別の分周バンク上
    • ÷1、2、4 プリデバイダ
    • ÷1 (バイパス)、2、…、1023 ポストデバイダ
  • 8 つのプログラム可能な出力電力レベル
  • 同期された SYSREF クロック出力
    • 508 遅延ステップの調整は、12.8GHz でそれぞれ 2.5ps 未満
    • ジェネレータモードとリピータモード
    • SYSREFREQ ピンのウィンドウ処理機能によりタイミングを最適化します
  • すべてのデバイダおよび複数のデバイスに対する SYNC 機能
  • 2.5V の動作電圧
  • 動作温度:-40℃~85℃

このデバイスは高い周波数に対応し、ジッタが非常に小さいため、信号対雑音比の劣化なく、高精度クロック、高周波データ コンバータを容易に実現できます。4 つの高周波クロック出力のそれぞれと、より大きな分周器範囲を持つ追加の LOGICLK 出力は、SYSREF 出力クロック信号と対になります。JESD インターフェイスの SYSREF 信号は、内部で生成するか、入力として渡されて、デバイス クロックに再度クロックされます。データ コンバータのクロック供給アプリケーションでは、クロックのジッタをデータ コンバータのアパーチャ ジッタよりも小さくすることが重要です。4 つより多いデータ コンバータにクロックを供給する必要があるアプリケーションでは、複数のデバイスを使用して、必要なすべての高周波クロックと SYSREF 信号を分配する、さまざまなカスケード接続アーキテクチャを開発できます。このデバイスはジッタが小さくノイズ フロアが低いため、超低ノイズのリファレンス クロック ソースと組み合わせると、特にサンプリングが 3GHz を超える場合に、データ コンバータのクロック供給用の模範的な選択肢になります。

このデバイスは高い周波数に対応し、ジッタが非常に小さいため、信号対雑音比の劣化なく、高精度クロック、高周波データ コンバータを容易に実現できます。4 つの高周波クロック出力のそれぞれと、より大きな分周器範囲を持つ追加の LOGICLK 出力は、SYSREF 出力クロック信号と対になります。JESD インターフェイスの SYSREF 信号は、内部で生成するか、入力として渡されて、デバイス クロックに再度クロックされます。データ コンバータのクロック供給アプリケーションでは、クロックのジッタをデータ コンバータのアパーチャ ジッタよりも小さくすることが重要です。4 つより多いデータ コンバータにクロックを供給する必要があるアプリケーションでは、複数のデバイスを使用して、必要なすべての高周波クロックと SYSREF 信号を分配する、さまざまなカスケード接続アーキテクチャを開発できます。このデバイスはジッタが小さくノイズ フロアが低いため、超低ノイズのリファレンス クロック ソースと組み合わせると、特にサンプリングが 3GHz を超える場合に、データ コンバータのクロック供給用の模範的な選択肢になります。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと類似の機能
LMK04832 アクティブ 超低ノイズ、3.2GHz、15 出力、JESD204B クロック ジッタ クリーナ、デュアル ループ PLL 付き Up to 3.2-GHz clock generator and jitter cleaner, 14 outputs, JESD support
LMX1205 アクティブ JESD204 のサポートとプログラマブル クロック遅延機能搭載、低ノイズ、高周波バッファ / 逓倍器 / 分周器 Additional programmable clock delay functionality
LMX1214 アクティブ 補助クロック搭載、1:5、18GHz RF バッファ / 分周器 RF buffer version without the JESD204 SYSREF functionality
LMX2820 アクティブ 位相同期機能と誤差 5μs 未満の周波数キャリブレーション機能搭載、JESD 対応、22.6GHz 広帯域 RF シンセサイザ Up to 22.6-GHz synthesizer and JESD support

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
7 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート LMX1204 低ノイズ、高周波 JESD バッファ / 逓倍器 / 分周器 データシート (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2024年 2月 20日
アプリケーション・ノート 次世代の高速コンバータ設計に優位性をもたらす実用的なクロッキ ングに関する考慮事項 (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2025年 5月 1日
設計ガイド カスケード接続のクロック分配リファレンス デザイン、16 の高周波 数出力をサポート PDF | HTML 英語版 PDF | HTML 2024年 4月 17日
アプリケーション・ノート Cascaded LMX1204 Phase-Error Analysis PDF | HTML 2023年 1月 12日
アプリケーション・ノート LMX1204 Multiplier Clock Distribution Drives Large Phased-Array Systems PDF | HTML 2022年 10月 31日
ユーザー・ガイド LMX1204 Register Map (Rev. A) PDF | HTML 2022年 9月 28日
アプリケーション・ノート Getting the Most of Your Data Converter Clocking System Using LMX1204 PDF | HTML 2022年 6月 23日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

LMX1204EVM — LMX1204 JESD204B/C 対応、SYSREF サポート、RF バッファ、逓倍器、分周器の評価基板

LMX1204 評価基板 (EVM) は、4 出力、超低付加ジッタの RF (無線周波数) バッファ、分周器、逓倍器である LMX1204 の性能評価に適した設計を採用しています。この評価基板 (EVM) は、最大 12.8GHz の RF クロック入力をバッファリングし、3.2GHz ~ 6.4GHz の出力範囲で 2 倍、3 倍、または 4 倍に逓倍することや、入力を最大 8 分周することができます。

FPGA (フィールド プログラマブル ゲート アレイ) とロジックのクロック処理に適した個別の補助クロック (...)

ユーザー ガイド: PDF | HTML
サポート・ソフトウェア

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
シミュレーション・モデル

LMX1204 IBIS Model

SNAM255.ZIP (44 KB) - IBIS Model
設計ツール

CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング ソフトウェア

Clock tree architect はクロック ツリーの合成ツールであり、開発中システムの要件に基づいてクロック ツリー ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム レベルのマルチチップ クロック供給ソリューションを生成します。
設計ツール

PLLATINUMSIM-SW PLLatinum Sim Tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ダウンロードオプション
リファレンス・デザイン

TIDA-010259 — カスケード型 LMX1204 のリファレンス デザイン

カスケード型 LMX1204 のリファレンス デザインは、単一のクロック入力を 16 個のクロック出力に分配します。  最高 12.8GHz の高周波動作に適しており、クロック信号に対する位相ノイズの影響は無視できる範囲です。  大規模フェーズド アレイ システム内の高速データ コンバータに関連するクロック処理に最適です。
設計ガイド: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
VQFN (RHA) 40 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ