ADS54J64

アクティブ

クワッド チャネル、14 ビット、1GSPS、2x オーバーサンプリング A/D コンバータ(ADC)

製品詳細

Sample rate (max) (Msps) 500, 1000 Resolution (Bits) 14 Number of input channels 4 Interface type JESD204B Analog input BW (MHz) 1000 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 1.1 Power consumption (typ) (mW) 2500 Architecture Pipeline SNR (dB) 69 ENOB (Bits) 11.6 SFDR (dB) 86 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 500, 1000 Resolution (Bits) 14 Number of input channels 4 Interface type JESD204B Analog input BW (MHz) 1000 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 1.1 Power consumption (typ) (mW) 2500 Architecture Pipeline SNR (dB) 69 ENOB (Bits) 11.6 SFDR (dB) 86 Operating temperature range (°C) -40 to 85 Input buffer Yes
VQFNP (RMP) 72 100 mm² 10 x 10
  • クワッド・チャネル、14ビット分解能
  • 最大サンプリング・レート: 1GSPS
  • 最大出力サンプル・レート: 500MSPS
  • 高インピーダンスのアナログ入力バッファ
  • アナログ入力帯域幅(-3dB): 1GHz
  • 出力オプション
    • 16ビットNCIによるデジタル・ダウンコンバート(DDC)
    • 最大出力レート500MSPSのDDCバイパス
  • 差動フルスケール入力: 1.1VPP
  • JESD204Bインターフェイス
    • サブクラス1のサポート
    • ADCごとに1レーンで、最高10Gbps
    • チャネル・ペアごとに専用のSYNCピン
  • マルチチップの同期をサポート
  • スペクトル性能
    • -1dBFSにおいてfIN = 190MHz
      • SNR: 69dBFS
      • NSD: -153dBFS/Hz
      • SFDR: 86dBc (HD2、HD3)、
        95dBFS (非HD2、HD3)
    • -3dBFSにおいて、fIN = 370MHz
      • SNR: 68.5dBFS
      • NSD: -152.5dBFS/Hz
      • SFDR: 80dBc (HD2、HD3)、
        86dBFS (非HD2、HD3)
  • 72ピンのVQFNパッケージ(10mm×10mm)
  • 消費電力: 625mW/Ch、合計2.5W
  • 電源電圧: 1.15V、1.15V、1.9V
  • クワッド・チャネル、14ビット分解能
  • 最大サンプリング・レート: 1GSPS
  • 最大出力サンプル・レート: 500MSPS
  • 高インピーダンスのアナログ入力バッファ
  • アナログ入力帯域幅(-3dB): 1GHz
  • 出力オプション
    • 16ビットNCIによるデジタル・ダウンコンバート(DDC)
    • 最大出力レート500MSPSのDDCバイパス
  • 差動フルスケール入力: 1.1VPP
  • JESD204Bインターフェイス
    • サブクラス1のサポート
    • ADCごとに1レーンで、最高10Gbps
    • チャネル・ペアごとに専用のSYNCピン
  • マルチチップの同期をサポート
  • スペクトル性能
    • -1dBFSにおいてfIN = 190MHz
      • SNR: 69dBFS
      • NSD: -153dBFS/Hz
      • SFDR: 86dBc (HD2、HD3)、
        95dBFS (非HD2、HD3)
    • -3dBFSにおいて、fIN = 370MHz
      • SNR: 68.5dBFS
      • NSD: -152.5dBFS/Hz
      • SFDR: 80dBc (HD2、HD3)、
        86dBFS (非HD2、HD3)
  • 72ピンのVQFNパッケージ(10mm×10mm)
  • 消費電力: 625mW/Ch、合計2.5W
  • 電源電圧: 1.15V、1.15V、1.9V

ADS54J64デバイスは、クワッド・チャネル、14ビット、1GSPSのアナログ/デジタル・コンバータ(ADC)で、広い帯域幅、2xオーバーサンプリング、高SNRの特長があります。

ADS54J64はJESD204Bシリアル・インターフェイスをサポートし、チャネルごとに1レーンで10Gbpsまでのデータ速度に対応しています。アナログ・バッファ入力により、広い周波数帯域にわたってインピーダンスが均一で、サンプルとホールドのグリッチ・エネルギーが最小化されます。ADS54J64は、広い入力周波数範囲にわたって、非常に優れたスプリアス・フリー・ダイナミック・レンジ(SFDR)を実現し、消費電力も非常にわずかです。デジタル信号処理ブロックには複合ミキサーが内蔵され、その後段のローパス・フィルタにより2倍または4倍のデシメーションが可能で、最大200MHzの受信帯域幅をサポートします。また、ADS54J64は14ビット、500MSPSの出力を、DDCバイパス・モードでサポートします。

4レーンのJESD204Bインターフェイスによりコネクティビティが簡素化され、高いシステム統合密度が可能になります。内蔵のフェーズ・ロック・ループ(PLL)は、入力されたADCサンプリング・クロックを逓倍して、各チャネルの14ビットのデータをシリアル化するため使用するビット・クロックを生成します。

ADS54J64デバイスは、クワッド・チャネル、14ビット、1GSPSのアナログ/デジタル・コンバータ(ADC)で、広い帯域幅、2xオーバーサンプリング、高SNRの特長があります。

ADS54J64はJESD204Bシリアル・インターフェイスをサポートし、チャネルごとに1レーンで10Gbpsまでのデータ速度に対応しています。アナログ・バッファ入力により、広い周波数帯域にわたってインピーダンスが均一で、サンプルとホールドのグリッチ・エネルギーが最小化されます。ADS54J64は、広い入力周波数範囲にわたって、非常に優れたスプリアス・フリー・ダイナミック・レンジ(SFDR)を実現し、消費電力も非常にわずかです。デジタル信号処理ブロックには複合ミキサーが内蔵され、その後段のローパス・フィルタにより2倍または4倍のデシメーションが可能で、最大200MHzの受信帯域幅をサポートします。また、ADS54J64は14ビット、500MSPSの出力を、DDCバイパス・モードでサポートします。

4レーンのJESD204Bインターフェイスによりコネクティビティが簡素化され、高いシステム統合密度が可能になります。内蔵のフェーズ・ロック・ループ(PLL)は、入力されたADCサンプリング・クロックを逓倍して、各チャネルの14ビットのデータをシリアル化するため使用するビット・クロックを生成します。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
5 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート ADS54J64 クワッド・チャネル、14ビット、1GSPS、2xオーバーサンプリングのアナログ/デジタル・コンバータ データシート PDF | HTML 英語版 PDF | HTML 2017年 10月 10日
アプリケーション・ノート 高速データ変換 英語版 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新英語版 (Rev.A) PDF | HTML 2009年 8月 5日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 2009年 4月 22日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新英語版 (Rev.B) 2008年 1月 18日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADS54J64EVM — ADS54J64 クワッドチャネル、14 ビット、1GSPS、2x オーバーサンプリング ADC の評価基板

ADS54J64 評価基板 (EVM) は、クワッドチャネル、14 ビット、1GSPS、2x オーバーサンプリング A/Dコンバータ (ADC) である ADS54J64 の評価に使用できます。この評価基板 (EVM) は、トランス結合型のアナログ入力を複数採用しており、多様な信号源と広い周波数範囲に対応できます。この EVM は、TSW14J56EVM や TSW14J50EVM など、TI の各種データ キャプチャ ツールに直接接続できる設計を採用しています。ADS58J64EVM GUI と高速データ コンバータ Pro ソフトウェア (DATACONVERTERPRO-SW) (...)

ユーザー ガイド: PDF
ファームウェア

TI204C-IP Request for JESD204 rapid design IP

The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

評価基板 (EVM) 向けの GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・モデル

ADS54J64 IBIS Model

SBAM345.ZIP (38 KB) - IBIS Model
シミュレーション・モデル

ADS54J64 IBIS-AMI Model

SBAM344.ZIP (2273 KB) - IBIS-AMI Model
計算ツール

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
VQFNP (RMP) 72 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ