ADC12DJ3200

アクティブ

12 ビット、デュアル 3.2GSPS またはシングル 6.4GSPS、RF サンプリング A/D コンバータ(ADC)

製品詳細

Sample rate (max) (Msps) 3200, 6400 Resolution (Bits) 12 Number of input channels 1, 2 Interface type JESD204B Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 3000 Architecture Folding Interpolating SNR (dB) 57.6 ENOB (Bits) 9 SFDR (dB) 75 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 3200, 6400 Resolution (Bits) 12 Number of input channels 1, 2 Interface type JESD204B Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 3000 Architecture Folding Interpolating SNR (dB) 57.6 ENOB (Bits) 9 SFDR (dB) 75 Operating temperature range (°C) -40 to 85 Input buffer Yes
FCCSP (AAV) 144 100 mm² 10 x 10 FCCSP (ZEG) 144 100 mm² 10 x 10
  • ADC コア
    • 12 ビットの分解能
    • シングル・チャネル・モードで最大 6.4GSPS
    • デュアル・チャネル・モードで最大 3.2GSPS
  • 性能仕様
    • ノイズ・フロア (信号なし、VFS = 1.0VPP-DIFF)
      • デュアル・チャネル・モード:–151.8dBFS/Hz
      • シングル・チャネル・モード:–154.6dBFS/Hz
    • HD2、HD3:最高 3GHz まで -65dBc
  • バッファ付きアナログ入力、VCMI = 0V
    • アナログ入力帯域幅 (-3dB):8.0GHz
    • 使用可能な入力周波数範囲: >10GHz
    • フルスケール入力電圧 (VFS、デフォルト):0.8VPP
    • アナログ入力同相 (VICM):0V
  • ノイズなしのアパーチャ遅延 (TAD) 調整
    • 高精度のサンプリング制御: 19fsステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能
    • SYSREFタイミングの自動較正
    • サンプル・マーキング用のタイムスタンプ
  • JESD204B シリアル・データ・インターフェイス
    • サブクラス0および1をサポート
    • 最大レーン速度: 12.8Gbps
    • 最大16レーンを使用できるためレーン速度を低減可能
  • デュアル・チャネル・モードのデジタル・ダウン・コンバータ
    • 実数出力:DDC バイパスまたは 2x 間引き
    • 複素数出力:4x、8x、または 16x 間引き
    • DDC ごとに 4 つの独立した 32 ビット NCO
  • 消費電力:3W
  • 電源:1.1V、1.9V
  • ADC コア
    • 12 ビットの分解能
    • シングル・チャネル・モードで最大 6.4GSPS
    • デュアル・チャネル・モードで最大 3.2GSPS
  • 性能仕様
    • ノイズ・フロア (信号なし、VFS = 1.0VPP-DIFF)
      • デュアル・チャネル・モード:–151.8dBFS/Hz
      • シングル・チャネル・モード:–154.6dBFS/Hz
    • HD2、HD3:最高 3GHz まで -65dBc
  • バッファ付きアナログ入力、VCMI = 0V
    • アナログ入力帯域幅 (-3dB):8.0GHz
    • 使用可能な入力周波数範囲: >10GHz
    • フルスケール入力電圧 (VFS、デフォルト):0.8VPP
    • アナログ入力同相 (VICM):0V
  • ノイズなしのアパーチャ遅延 (TAD) 調整
    • 高精度のサンプリング制御: 19fsステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能
    • SYSREFタイミングの自動較正
    • サンプル・マーキング用のタイムスタンプ
  • JESD204B シリアル・データ・インターフェイス
    • サブクラス0および1をサポート
    • 最大レーン速度: 12.8Gbps
    • 最大16レーンを使用できるためレーン速度を低減可能
  • デュアル・チャネル・モードのデジタル・ダウン・コンバータ
    • 実数出力:DDC バイパスまたは 2x 間引き
    • 複素数出力:4x、8x、または 16x 間引き
    • DDC ごとに 4 つの独立した 32 ビット NCO
  • 消費電力:3W
  • 電源:1.1V、1.9V

ADC12DJ3200デバイスはRFサンプリング、ギガ・サンプルのアナログ/デジタル・コンバータ(ADC)で、DCから10GHz超までの入力周波数を直接サンプリングできます。ADC12DJ3200はデュアル・チャネル・モードで最大3200MSPS、シングル・チャネル・モードで最大6400MSPSをサンプリングできます。チャネル数(デュアル・チャネル・モード)とナイキスト帯域幅(シングル・チャネル・モード)のトレードオフをプログラム可能なため、多くのチャネル数や広い瞬間的な信号帯域幅を必要とするアプリケーションの両方の要求に対応できる、柔軟なハードウェアを開発できます。フルパワー入力帯域幅(-3dB)は8.0GHzで、使用可能な周波数はデュアル・チャネルとシングル・チャネル・モードの両方で-3dBのポイントを超えて拡大されるため、Lバンド、Sバンド、Cバンド、Xバンドを直接RFサンプリングでき、周波数の機動性が高いシステムを実現できます。

ADC12DJ3200は高速のJESD204B出力インターフェイスを使用し、最大16の直列化されたレーンを持ち、決定論的レイテンシとマルチデバイス同期についてサブクラス1に準拠しています。シリアル出力レーンは最高12.8Gbpsをサポートし、ビット・レートとレーン数のトレードオフを設定可能です。 革新的な同期機能として、ノイズなしのアパーチャ遅延(TAD)調整、SYSREFのウィンドウ処理などがあり、位相アレイ・レーダーやMIMO通信のシステム設計を簡素化できます。 デュアル・チャネル・モードのオプションのデジタル・ダウンコンバータ(DDC)により、インターフェイス速度(実数および複素数間引きモード)の低減と、信号のデジタル・ミキシング(複素数間引きモードのみ)が可能です。

ADC12DJ3200デバイスはRFサンプリング、ギガ・サンプルのアナログ/デジタル・コンバータ(ADC)で、DCから10GHz超までの入力周波数を直接サンプリングできます。ADC12DJ3200はデュアル・チャネル・モードで最大3200MSPS、シングル・チャネル・モードで最大6400MSPSをサンプリングできます。チャネル数(デュアル・チャネル・モード)とナイキスト帯域幅(シングル・チャネル・モード)のトレードオフをプログラム可能なため、多くのチャネル数や広い瞬間的な信号帯域幅を必要とするアプリケーションの両方の要求に対応できる、柔軟なハードウェアを開発できます。フルパワー入力帯域幅(-3dB)は8.0GHzで、使用可能な周波数はデュアル・チャネルとシングル・チャネル・モードの両方で-3dBのポイントを超えて拡大されるため、Lバンド、Sバンド、Cバンド、Xバンドを直接RFサンプリングでき、周波数の機動性が高いシステムを実現できます。

ADC12DJ3200は高速のJESD204B出力インターフェイスを使用し、最大16の直列化されたレーンを持ち、決定論的レイテンシとマルチデバイス同期についてサブクラス1に準拠しています。シリアル出力レーンは最高12.8Gbpsをサポートし、ビット・レートとレーン数のトレードオフを設定可能です。 革新的な同期機能として、ノイズなしのアパーチャ遅延(TAD)調整、SYSREFのウィンドウ処理などがあり、位相アレイ・レーダーやMIMO通信のシステム設計を簡素化できます。 デュアル・チャネル・モードのオプションのデジタル・ダウンコンバータ(DDC)により、インターフェイス速度(実数および複素数間引きモード)の低減と、信号のデジタル・ミキシング(複素数間引きモードのみ)が可能です。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
ADC08DJ5200RF アクティブ デュアルチャネル 5.2GSPS またはシングルチャネル 10.4GSPS、RF サンプリング 8 ビット ADC ADC08DJ5200RF offers higher speed, lower resolution, and no DDC.
ADC12DJ4000RF アクティブ デュアルチャネル 4GSPS またはシングルチャネル 8GSPS、RF サンプリング 12 ビット ADC ADC12DJ4000RF offers higher speed, DDC in both single and dual modes, and internal dither.

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
10 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート ADC12DJ3200 6.4GSPS シングル・チャネルまたは 3.2GSPS デュアル・チャネル、12 ビット、RF サンプリングのアナログ / デジタル・コンバータ (ADC) データシート (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2020年 7月 11日
アプリケーション・ノート Comparing Active vs. Passive High-Speed/RF A/D Converter Front Ends PDF | HTML 2025年 3月 28日
アプリケーション・ノート Evaluating High-Speed, RF ADC Converter Front-end Architectures PDF | HTML 2025年 3月 26日
技術記事 So, what's a VNA anyway? PDF | HTML 2019年 8月 23日
技術記事 So, what's the deal with frequency response? PDF | HTML 2019年 8月 23日
技術記事 So, what are S-parameters anyway? PDF | HTML 2019年 5月 23日
アプリケーション・ノート Intel Stratix 10 GX 16-Lane RX JESD204B-ADC12DJ3200 Interoperability Reference Design 2018年 5月 30日
技術記事 Preparing for 5G applications: sync your multichannel JESD204B data acquisition sy PDF | HTML 2017年 8月 28日
技術記事 High-speed data converter clocking for JESD204B PDF | HTML 2017年 7月 7日
Analog Design Journal Designing a modern power supply for RF sampling converters 2017年 4月 26日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADC12DJ3200EVM — ADC12DJ3200 12 ビット、デュアル 3.2GSPS またはシングル 6.4GSPS、RF サンプリング ADC の評価基板

ADC12DJ3200 評価モジュール (EVM) は、ADC12DJ3200 ファミリの高速アナログ/デジタル コンバータ (ADC) を評価するために設計されています。この評価基板は、JESD204B インターフェイス付きの 12 ビット、デュアル チャネル 3.2GSPS またはシングル チャネル 6.4GSPS ADC、ADC12DJ3200 を実装しており、ファミリのすべての分解能およびサンプル レートのデバイスを評価できます。
ユーザー ガイド: PDF
評価ボード

ABACO-3P-FMC134 — Abaco Systems® ダイレクト RF 変換 4 チャネル 3.2GSPS または 2 チャネル 6.4GSPS ADC FPGA メザニン カード

Abaco FMC134 は、4 個の 12 ビット 3.2GSPS または 2 個の 12 ビット 6.4GSPS A/D コンバータ (ADC) を提供します。このモジュールは、JEDEC JESD204B データ コンバータ デジタル インターフェイスを使用する FPGA メザニン カード (FMC) コネクタを搭載したドーターカード内のテキサス インスツルメンツ ADC12DJ3200 2 チャネル、12 ビット、3.2GSPS の ADC (2 個) を強調しています。

FMC134 は、FMC+ 規格 (ANSI/VITA 57.4) (...)

購入先:Abaco Systems
評価ボード

ANNAP-3P-WWDM60 — Annapolis Microsystems 4-channel ADC, 2-channel DAC FPGA mezzanine card up to 10GSPS

This high performance WILD FMC+ DM60 ADC & DAC has two input bandwidth options, internal sample clock options and internal 10MHz reference clock options. The WWDM60 has a choice of speed grades that utilize the ADC12DJ2700, ADC12DJ3200 and ADC12DJ5200RF up to 10GSPS. It allows for ADC and DAC (...)
評価ボード

PENTEK-3P-71141-XMC — Pentek Model 71141 1-Ch. 6.4 GHz or 2-Ch. 3.2 GHz ADC, 2-Ch 6.4 GHz DAC Kintex UltraScale - XMC

ADC12DJ3200 を搭載した、すぐに使用できる完成度の高いボードの検討で、開発中のプロジェクトを迅速化できます。Pentek Jade® Model 71141 は、TI (テキサス・インスツルメンツ) の ADC12DJ3200 ADC を採用した、レーダーおよびソフトウェア無線のインターフェイス・ソリューションに最適な製品です。Pentek のこのソリューションは、複数の 6.4GSPS DAC に加えて、1 チャネルの 6.4GSPS 12 ビット ADC、または 2 チャネルの 3.2GSPS 12 ビット ADC を採用しています。この製品は、VITA 42.0 (...)

購入先:Pentek Inc.
ファームウェア

SLAC748 Arria10 + ADC12DJ3200 JMODE0 Design Firmware

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ファームウェア

SLVC698 Xilinx KCU105 + ADC12DJ3200 JMODE0/JMODE2 Design Firmware

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ファームウェア

TI204C-IP Request for JESD204 rapid design IP

The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

評価基板 (EVM) 向けの GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

評価基板 (EVM) 向けの GUI

SLAC745 ADC12DJxx00 GUI

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・モデル

ADC12DJ3200 S-Parameter Model

SLVMD69.ZIP (10 KB) - S-Parameter Model
シミュレーション・モデル

ADC12DJ3200 and ADC12DJ3200QML-SP IBIS and IBIS-AMI Model

SLVMDV3.ZIP (47828 KB) - IBIS-AMI Model
計算ツール

FREQ-DDC-FILTER-CALC RF-Sampling Frequency Planner, Analog Filter, and DDC Excel Calculator

This Excel calculator provides system designers a way to simplify the design and debugging of direct RF-sampling receivers. It offers three functions: frequency planning, analog filtering, and decimation filter spur location.

In the concept phase, a frequency-planning tool enables fine tuning of (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
リファレンス・デザイン

TIDA-01021 — DSO、レーダ、5G 無線テスタ向けのマルチチャネル JESD204B 15GHz クロック リファレンス デザイン

高速マルチチャネル アプリケーションはシステムの SNR、SFDR(スプリアス フリー ダイナミック レンジ)、ENOB(実効ビット数)を最適化するために、チャネル間スキューを管理可能な高精度クロッキング ソリューションを必要とします。このリファレンス デザインは TI の VCO 内蔵 LMX2594 広帯域 PLL の使用により個別のボード上で 2 個の高速チャネルをサポートでき、10MHz ~ 15GHz のクロックと JESD204B インターフェイス用 SYSREF を生成します。15GHz のクロック周波数の場合、10KHz のオフセット位相ノイズは -104dBc/Hz (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01022 — DSO、レーダー、5G ワイヤレス テスト システム向けのフレキシブルな 3.2GSPS マルチチャネル AFE のリファレンス デザイン

この高速マルチ チャネル データ キャプチャ リファレンス デザインにより、最適なシステム性能が実現します。システム設計者は、高速マルチ チャネル クロック生成のクロック ジッタやスキューなどの重要な設計パラメータを考慮する必要があります。これらのパラメータは、システム全体の SNR、SFDR、チャネル間のスキュー、確定的レイテンシに影響します。このリファレンス デザインは、JESD204B 対応の高速データ コンバータ、高速アンプ、高性能クロック、低ノイズ電源ソリューションを使用して、最適なシステム性能を実現するマルチ チャネル AFE およびクロック ソリューションを実証するものです。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01023 — レーダー / 5G ワイヤレス テスタ向け、チャネル数の多い JESD204B クロック生成のリファレンス デザイン

高速マルチチャネル アプリケーションは、システムの SNR (信号対雑音比)、SFDR (スプリアス フリー ダイナミック レンジ)、ENOB (実効ビット数) を最適化するために、チャネル間スキューを正確に調整できる低ノイズでスケーラブルなクロッキング ソリューションが必要です。このリファレンス デザインは、1 つのマスタと複数のスレーブのクロック処理デバイスを使用して、チャネル数の多い、JESD204B に同期したクロックをサポートします。このデザインは、TI の LMK04828 クロック ジッタ クリーナ、および VCO を内蔵した LMX2594 広帯域 PLL (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01024 — レーダー / 5G ワイヤレス テスタ向け、チャネル数の多い JESD204B デイジーチェーン クロックのリファレンス デザイン

高速マルチチャネル アプリケーションは、システムの SNR (信号対雑音比)、SFDR (スプリアス フリー ダイナミック レンジ)、ENOB (実効ビット数) を最適化するために、チャネル間スキューを正確に調整できる低ノイズでスケーラブルなクロッキング ソリューションが必要です。このリファレンス デザインは、JESD204B に同期したクロックをデイジーチェーン構成でスケーリングできます。このデザインは、TI の LMK04828 クロック ジッタ クリーナ、および VCO を内蔵した LMX2594 広帯域 PLL を使用して、マルチチャネルの JESD204B (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01027 — 12.8GSPS データ アクイジション システムの性能を最大化する低ノイズ電源のリファレンス デザイン

このリファレンス デザインでは、12.8GSPS を超える超高速データ アクイジション (DAQ) システム用の、効率的で低ノイズな 5 レールの電源の設計を示します。入力電流リップルを最小化し、周波数成分を制御するために、電源の DC/DC コンバータは周波数同期および位相シフトされます。高性能 HotRod™ パッケージング技術を使用することで、潜在的な放射電磁妨害 (EMI) を最小限に抑えています。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01028 — 高速オシロスコープおよび広帯域デジタイザ向けの 12.8GSPS アナログ フロント エンドのリファレンス デザイン

このリファレンス デザインは、インターリーブ型 RF サンプリング A/D コンバータ(ADC)を使用して、12.8GSPS のサンプリング速度を実現します。これは、タイム インターリーブを行う 2 個の RF サンプリング ADC を使用して行われます。インターリーブを行うには、これらの ADC 間で位相シフトを実現する必要があります。このリファレンス デザインは、ADC12DJ3200 のノイズレス アパーチャ遅延調整(tAD Adjust)機能を使用して位相シフトを実現します。この機能は、インターリーブ型の ADC に特有の不一致を最小化し、SNR、ENOB、SFDR (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-010122 — マルチチャネル AFE システム向け、データ コンバータの DDC と NCO の同期機能のリファレンス デザイン

このリファレンス デザインは、mMIMO (massive multiple input multiple output、マッシブ MIMO)、フェーズド アレイ レーダー、通信ペイロードなど、新登場の 5G 採用アプリケーションに関係する同期設計の課題解決に役立ちます。一般的な RF フロント エンドの場合、アンテナ、低ノイズ アンプ (LNA)、ミキサ、局部発振器 (LO) はアナログ領域に、また、A/D コンバータ、数値制御発振器 (NCO)、デジタル ダウン コンバータ (DDC) はデジタル領域にあります。システム全体の同期を実現するには、これらのデジタル ブロックをシステム (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01442 — ADC12DJ3200 を使用する L-、S-、C-、X- バンド用の直接 RF- サンプリングレーダーレシーバのリファレンスデザイン

このリファレンス デザインは ADC12DJ3200 評価基板 (EVM) を使用し、HF、VHF、UHF、L、S、C の各バンドと X バンドの一部で動作するレーダーの RF 直接サンプリング レシーバを提示します。この A/D コンバータ (ADC) には広いアナログ入力帯域幅と高いサンプリング レート (6.4GSPS) という特長があるので、単一のレシーバまたは ADC でマルチバンドに対応できます。ADC に RF 直接サンプリング能力があるので、いくつかのダウンコンバージョン段が不要になり、部品数が減って、システム全体の複雑性を低減できます。
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
FCCSP (AAV) 144 Ultra Librarian
FCCSP (ZEG) 144 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ