ADS54J66

アクティブ

4 チャネル、14 ビット、500MSPS AD コンバータ(ADC)

この製品には新バージョンがあります

open-in-new 代替品と比較
比較対象デバイスと類似の機能
ADC3669 アクティブ LVDS インターフェイスと最大 32,768 倍のデシメーション機能搭載、16 ビット、2 チャネル、500MSPS ADC Lower power, higher SNR, smaller package size, LVDS interface

製品詳細

Sample rate (max) (Msps) 500 Resolution (Bits) 14 Number of input channels 4 Interface type JESD204B Analog input BW (MHz) 900 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 1.9 Power consumption (typ) (mW) 2700 Architecture Pipeline SNR (dB) 74.1 ENOB (Bits) 11.4 SFDR (dB) 97 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 500 Resolution (Bits) 14 Number of input channels 4 Interface type JESD204B Analog input BW (MHz) 900 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 1.9 Power consumption (typ) (mW) 2700 Architecture Pipeline SNR (dB) 74.1 ENOB (Bits) 11.4 SFDR (dB) 97 Operating temperature range (°C) -40 to 85 Input buffer Yes
VQFNP (RMP) 72 100 mm² 10 x 10
  • クワッド・チャネル
  • 14 ビット分解能
  • 最大クロック・レート:500MSPS
  • 入力帯域幅 (3dB):900MHz
  • オンチップ・ディザリング
  • 高インピーダンス入力を備えたアナログ入力バッファ
  • 出力オプション:
    • Rx: 2 倍および 4 倍のデシメーション・オプションと ローパス・フィルタ
    • 200MHz の複合帯域幅、または 100MHz の実帯域幅をサポート
    • DPD FB:500MSPS
  • 1.9VPP の差動フルスケール入力
  • JESD204B インターフェイス:
    • サブクラス 1 のサポート
    • ADC ごとに 1 レーンで、最高 10Gbps
    • チャネル・ペアごとに専用の SYNC ピン
  • マルチチップ同期のサポート
  • 72 ピン VQFN パッケージ (10mm × 10mm)
  • 主な仕様
    • 消費電力:675mW/ch
    • スペクトル性能 (デシメーションなし)
      • -1dBFS において、fIN = 190MHz:
        • SNR:69.5dBFS
        • NSD:-153.5dBFS/Hz
        • SFDR:86dBc (HD2、HD3)、 93dBFS (非 HD2、HD3)
      • -3dBFSにおいて、fIN = 370MHz:
        • SNR:68.5dBFS
        • NSD:-152.5dBFS/Hz
        • SFDR:81dBc (HD2、HD3)、 86dBFS (非 HD2、HD3)
  • クワッド・チャネル
  • 14 ビット分解能
  • 最大クロック・レート:500MSPS
  • 入力帯域幅 (3dB):900MHz
  • オンチップ・ディザリング
  • 高インピーダンス入力を備えたアナログ入力バッファ
  • 出力オプション:
    • Rx: 2 倍および 4 倍のデシメーション・オプションと ローパス・フィルタ
    • 200MHz の複合帯域幅、または 100MHz の実帯域幅をサポート
    • DPD FB:500MSPS
  • 1.9VPP の差動フルスケール入力
  • JESD204B インターフェイス:
    • サブクラス 1 のサポート
    • ADC ごとに 1 レーンで、最高 10Gbps
    • チャネル・ペアごとに専用の SYNC ピン
  • マルチチップ同期のサポート
  • 72 ピン VQFN パッケージ (10mm × 10mm)
  • 主な仕様
    • 消費電力:675mW/ch
    • スペクトル性能 (デシメーションなし)
      • -1dBFS において、fIN = 190MHz:
        • SNR:69.5dBFS
        • NSD:-153.5dBFS/Hz
        • SFDR:86dBc (HD2、HD3)、 93dBFS (非 HD2、HD3)
      • -3dBFSにおいて、fIN = 370MHz:
        • SNR:68.5dBFS
        • NSD:-152.5dBFS/Hz
        • SFDR:81dBc (HD2、HD3)、 86dBFS (非 HD2、HD3)

ADS54J66 は低消費電力で帯域幅の広い、14 ビット、500MSPS、クワッド・チャネルのテレコム・レシーバ・デバイスです。ADS54J66 は JESD204B シリアル・インターフェイスをサポートし、チャネルごとに 1 レーンで 10Gbps までのデータ速度に対応しています。アナログ・バッファ入力により、広い周波数帯域にわたって入力インピーダンスが均一で、サンプルとホールドのグリッチ・エネルギーが最小化されます。ADS54J66 は、広い入力周波数範囲にわたって、非常に優れたスプリアス・フリー・ダイナミック・レンジ (SFDR) を実現し、消費電力も非常にわずかです。デジタル信号処理ブロックには複合ミキサーが内蔵され、その後段のローパス・フィルタにより 2 倍または 4 倍のデシメーションが可能で、最高 200MHz の受信帯域幅に対応しています。

JESD204B インターフェイスにより、インターフェイス・ラインの数を削減でき、システムの集積密度を高めることができます。内蔵のフェーズ・ロック・ループ (PLL) は、入力された A/D コンバータ (ADC) サンプリング・クロックを逓倍してビット・クロックを生成します。このビット・クロックは、各チャネルの 14 ビット・データをシリアル化するために使用します。

ADS54J66 は低消費電力で帯域幅の広い、14 ビット、500MSPS、クワッド・チャネルのテレコム・レシーバ・デバイスです。ADS54J66 は JESD204B シリアル・インターフェイスをサポートし、チャネルごとに 1 レーンで 10Gbps までのデータ速度に対応しています。アナログ・バッファ入力により、広い周波数帯域にわたって入力インピーダンスが均一で、サンプルとホールドのグリッチ・エネルギーが最小化されます。ADS54J66 は、広い入力周波数範囲にわたって、非常に優れたスプリアス・フリー・ダイナミック・レンジ (SFDR) を実現し、消費電力も非常にわずかです。デジタル信号処理ブロックには複合ミキサーが内蔵され、その後段のローパス・フィルタにより 2 倍または 4 倍のデシメーションが可能で、最高 200MHz の受信帯域幅に対応しています。

JESD204B インターフェイスにより、インターフェイス・ラインの数を削減でき、システムの集積密度を高めることができます。内蔵のフェーズ・ロック・ループ (PLL) は、入力された A/D コンバータ (ADC) サンプリング・クロックを逓倍してビット・クロックを生成します。このビット・クロックは、各チャネルの 14 ビット・データをシリアル化するために使用します。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
5 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート ADS54J66 4 チャネル、14 ビット、500MSPS ADC、DDC 内蔵 データシート (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2023年 6月 30日
アプリケーション・ノート 高速データ変換 英語版 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新英語版 (Rev.A) PDF | HTML 2009年 8月 5日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 2009年 4月 22日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新英語版 (Rev.B) 2008年 1月 18日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADS54J66EVM — ADS54J66 クワッドチャネル、14 ビット、500MSPS、A/D コンバータの評価基板

ADS54J66EVM は、ADS54J66 と、TI (テキサス・インスツルメンツ) のクロック・ジッタ・クリーナである LMK04828 を評価するための評価基板 (EVM) です。ADS54J66 は、低消費電力、14 ビット、500MSPS の A/D コンバータ (ADC) であり、バッファ付きアナログ入出力に加えて、JESD204B インターフェイスを実装しています。この評価基板 (EVM) は、トランス結合型のアナログ入力を複数採用しており、多様な信号源と広い周波数範囲に対応できます。LMK04828 は、超低ジッタで超低位相ノイズの ADC (...)

ユーザー ガイド: PDF
ファームウェア

TI204C-IP Request for JESD204 rapid design IP

The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

評価基板 (EVM) 向けの GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

評価基板 (EVM) 向けの GUI

SLAC594 ADS54Jxx EVM GUI

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・モデル

ADS54J66 IBIS-AMI Model

SBAM313.ZIP (2639 KB) - IBIS-AMI Model
計算ツール

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ガーバー・ファイル

ADS54Jxx Design File (Rev. A)

SBAC155A.ZIP (3977 KB)
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
VQFNP (RMP) 72 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ