DAC38RF93

アクティブ

デュアルチャネル、14 ビット、9GSPS、12x ~ 24x 補間、6 / 9GHz PLL D/A コンバータ(DAC)

製品詳細

Resolution (Bits) 14 Number of DAC channels 2 Interface type JESD204B Sample/update rate (Msps) 9000 Features Ultra High Speed Rating Catalog Interpolation 12x, 16x, 18x, 20x, 24x Power consumption (typ) (mW) 3800 SFDR (dB) 97 Architecture Current Source Operating temperature range (°C) -40 to 85 Reference type Ext, Int
Resolution (Bits) 14 Number of DAC channels 2 Interface type JESD204B Sample/update rate (Msps) 9000 Features Ultra High Speed Rating Catalog Interpolation 12x, 16x, 18x, 20x, 24x Power consumption (typ) (mW) 3800 SFDR (dB) 97 Architecture Current Source Operating temperature range (°C) -40 to 85 Reference type Ext, Int
FCCSP (AAV) 144 100 mm² 10 x 10
  • 14 ビット分解能
  • 最大 DAC サンプリング レート:9GSPS
  • 主な仕様
    • 2.1GHz における RF フルスケール出力電力:
      • DAC38RF80/90/84:0dBm
      • DAC38RF83/93/85:3dBm (2:1 バルンの場合)
    • スペクトル性能 (オンチップ PLL、DIFF):
      • fDAC = 5898.24MSPS、fOUT = 2.14GHz
        • WCDMA ACLR:75dBc
        • WCDMA alt-ACLR:77dBc
      • fDAC = 8847.36MSPS、fOUT = 3.7GHz
        • 20MHz LTE ACLR:63dBc
      • fDAC = 9GSPS、fOUT = 1.8GHz
        • IMD3 = 70dBc (-6dBFS、10MHzトーン間隔)
        • NSD = -157dBc/Hz
  • DAC ごとのデュアル バンドのデジタル昇圧コンバータ
    • 6、8、10、12、16、18、20、24x の補間
    • 48 ビット分解能を持つ 4 つの独立 NCO
  • JESD204B インターフェイス、サブクラス 1
    • マルチチップの同期をサポート
    • 最大レーン速度:12.5Gbps
  • バルン内蔵のシングル エンド出力(DAC38RF80/90/84)、700MHz~3800MHz に対応
  • PLL および VCO 内蔵、バイパス付き
    • fC(VCO) = 5.9 または 8.9GHz
  • 消費電力:1.4~2.2W/チャネル
  • 電源:–1.8V、1V、1.8V
  • パッケージ:10 × 10mm BGA、0.8mm ピッチ、144 ボール
  • 14 ビット分解能
  • 最大 DAC サンプリング レート:9GSPS
  • 主な仕様
    • 2.1GHz における RF フルスケール出力電力:
      • DAC38RF80/90/84:0dBm
      • DAC38RF83/93/85:3dBm (2:1 バルンの場合)
    • スペクトル性能 (オンチップ PLL、DIFF):
      • fDAC = 5898.24MSPS、fOUT = 2.14GHz
        • WCDMA ACLR:75dBc
        • WCDMA alt-ACLR:77dBc
      • fDAC = 8847.36MSPS、fOUT = 3.7GHz
        • 20MHz LTE ACLR:63dBc
      • fDAC = 9GSPS、fOUT = 1.8GHz
        • IMD3 = 70dBc (-6dBFS、10MHzトーン間隔)
        • NSD = -157dBc/Hz
  • DAC ごとのデュアル バンドのデジタル昇圧コンバータ
    • 6、8、10、12、16、18、20、24x の補間
    • 48 ビット分解能を持つ 4 つの独立 NCO
  • JESD204B インターフェイス、サブクラス 1
    • マルチチップの同期をサポート
    • 最大レーン速度:12.5Gbps
  • バルン内蔵のシングル エンド出力(DAC38RF80/90/84)、700MHz~3800MHz に対応
  • PLL および VCO 内蔵、バイパス付き
    • fC(VCO) = 5.9 または 8.9GHz
  • 消費電力:1.4~2.2W/チャネル
  • 電源:–1.8V、1V、1.8V
  • パッケージ:10 × 10mm BGA、0.8mm ピッチ、144 ボール

DAC38RFxxは高性能、デュアル/シングル チャネル、14ビット、9GSPS、RFサンプリングのデジタル/アナログ コンバータ(DAC)のファミリで、0~4.5GHzの広帯域の信号を合成できます。DAC38RFxxファミリはダイナミック レンジが広いため、ワイヤレス基地局やレーダー用の3G/4G信号など、広範なアプリケーション用の信号を生成できます。

このデバイスには低消費電力のJESD204Bインターフェイスが搭載され、8つまでのレーンで最大12.5Gbpsのビット速度をサポートするため、チャネルごとに1.25GSPSの複素数データを入力できます。DAC38RFxxにはチャネルごとに2つのデジタル アップ コンバータが搭載されており、複数の補間レート オプションを選択できます。独立した、柔軟な周波数を選択できるNCOを持つ、デジタル直交変調器が利用可能で、マルチ バンドの動作に対応できます。オプションの低ジッタ PLL/VCO により、低い周波数の基準クロックを使用できるため、DAC サンプリング クロックの生成が簡単になります。

DAC38RFxxは高性能、デュアル/シングル チャネル、14ビット、9GSPS、RFサンプリングのデジタル/アナログ コンバータ(DAC)のファミリで、0~4.5GHzの広帯域の信号を合成できます。DAC38RFxxファミリはダイナミック レンジが広いため、ワイヤレス基地局やレーダー用の3G/4G信号など、広範なアプリケーション用の信号を生成できます。

このデバイスには低消費電力のJESD204Bインターフェイスが搭載され、8つまでのレーンで最大12.5Gbpsのビット速度をサポートするため、チャネルごとに1.25GSPSの複素数データを入力できます。DAC38RFxxにはチャネルごとに2つのデジタル アップ コンバータが搭載されており、複数の補間レート オプションを選択できます。独立した、柔軟な周波数を選択できるNCOを持つ、デジタル直交変調器が利用可能で、マルチ バンドの動作に対応できます。オプションの低ジッタ PLL/VCO により、低い周波数の基準クロックを使用できるため、DAC サンプリング クロックの生成が簡単になります。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
8 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート DAC38RFxx デュアルまたはシングル チャネル、シングル エンドまたは差動出力、14 ビット、9GSPS、RF サンプリング DAC、JESD204B インターフェイスとオンチップ PLL 搭載 データシート (Rev. D 翻訳版) PDF | HTML 英語版 (Rev.D) PDF | HTML 2024年 1月 12日
アプリケーション・ノート Impact of Power-Supply Noise on Phase Noise Performance of RF DACs 2018年 6月 13日
アプリケーション・ノート Eye Scan Testing with the DAC38RFxx 2017年 8月 10日
アプリケーション・ノート Quick-Start Methods in Simulating the DAC38RF8x Input/Output Buffer Information 2017年 8月 2日
アプリケーション・ノート DAC38RF8x Test Modes 2017年 7月 25日
設計ガイド Efficient Power Supply Scheme for RF-Sampling DAC Reference Design 2016年 8月 22日
アプリケーション・ノート 高速データ変換 英語版 2009年 12月 11日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 2009年 4月 22日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

DAC38RF82EVM — DAC38RF82 デュアルチャネル、14 ビット、9GSPS、1x ~ 24x 補間、6GHz と 9GHz PLL DAC の評価基板

DAC38RF82EVM は、DAC38RF82/83/85/93 D/A コンバータ (DAC) を評価するための回路基板です。この EVM により、最大 9GSPS のサンプリング レートの DAC の性能を評価できます。また、TSW14J56 EVM との組み合わせが可能です。使用可能な FMC コネクタにより、DAC から、サード パーティー ベンダの FPGA 開発ボードへのインターフェイスが可能になります。また、DAC とオンボードの LMK04828 クロック チップを SPI 経由で制御するための使いやすいソフトウェア インターフェイスも用意されています。
ユーザー ガイド: PDF
ファームウェア

SLAC779 DAC38RF8x KCU105 Firmware

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

ファームウェア

TI204C-IP Request for JESD204 rapid design IP

The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

評価基板 (EVM) 向けの GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・モデル

DAC38RF80 IBIS Model

SLAM304.ZIP (70 KB) - IBIS Model
シミュレーション・モデル

DAC38RF8x IBIS-AMI Model (Rev. A)

SLAM343A.ZIP (24658 KB) - IBIS-AMI Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
リファレンス・デザイン

TIDA-01215 — 電源装置リファレンス デザイン、RF サンプリング DAC のスプリアスおよび位相ノイズの最適化用

このリファレンス デザインでは、性能を犠牲にせずに、RF サンプリング DAC38RF8x D/A データ コンバータ (DAC) をパワーアップし、基板面積と BOM を低減する効率的な電源方式を紹介します。このリファレンス デザインは、DC/DC スイッチャと LDO の両方を使用して DAC38RF8x をパワーアップすると同時に、(スプリアスと位相ノイズにおいて) 高アナログ性能を実現し、電力効率とのトレードオフを最小化します。ここで概要を説明する設計方法は、他の RF サンプリング データ コンバータの電源設計に拡張できます。
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
FCCSP (AAV) 144 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ