ADS5294

アクティブ

8 チャネル、14 ビット、80MSPS AD コンバータ(ADC)

製品詳細

Sample rate (max) (Msps) 80 Resolution (Bits) 12, 14 Number of input channels 8 Interface type Serial LVDS Analog input BW (MHz) 550 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 464 Architecture Pipeline SNR (dB) 78.2 ENOB (Bits) 12.2 SFDR (dB) 84 Operating temperature range (°C) -40 to 85 Input buffer No
Sample rate (max) (Msps) 80 Resolution (Bits) 12, 14 Number of input channels 8 Interface type Serial LVDS Analog input BW (MHz) 550 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 464 Architecture Pipeline SNR (dB) 78.2 ENOB (Bits) 12.2 SFDR (dB) 84 Operating temperature range (°C) -40 to 85 Input buffer No
HTQFP (PFP) 80 196 mm² 14 x 14
  • 最大サンプリング速度: 80MSPS/14ビット
  • 高い信号対雑音比
    • 5MHz/80MSPSで75.5dBFS SNR
    • 5MHz/80MSPSおよびデシメーション・フィルタが有効な状態で78.2dBFS
    • 5MHz/80MSPSで84dBc SFDR
  • 低消費電力
    • 50MSPSで58mW/チャネル
    • 80MSPSで77mW/チャネル (チャネルごとに2本のLVDSワイヤ)
  • デジタル処理ブロック
    • プログラム可能なFIRデシメーション・フィルタおよびオーバーサンプリングにより、高調波の干渉を最小化
    • プログラム可能なIIRハイパス・フィルタによりDCオフセットを最小化
    • デジタル・ゲインを0dB~12dBにプログラム可能
    • 2チャネルまたは4チャネルの平均化
  • 柔軟なシリアル化LVDS出力
    • ADCサンプリング速度に応じて、チャネルごとに1または2本のLVDS出力ライン
    • ADC入力チャネルとLVDS出力ピンとの間のマッピングをプログラム可能なため、基板設計が簡素化
    • 各種のテスト・パターンにより、FPGA/レシーバによるデータのキャプチャを検証
  • 内部および外部の基準電圧
  • 1.8V動作による低消費電力
  • 低周波ノイズの抑制
  • 6dBの過負荷から1クロック・サイクル以内に回復
  • パッケージ: 12mm×12mmの80ピンQFP
  • 最大サンプリング速度: 80MSPS/14ビット
  • 高い信号対雑音比
    • 5MHz/80MSPSで75.5dBFS SNR
    • 5MHz/80MSPSおよびデシメーション・フィルタが有効な状態で78.2dBFS
    • 5MHz/80MSPSで84dBc SFDR
  • 低消費電力
    • 50MSPSで58mW/チャネル
    • 80MSPSで77mW/チャネル (チャネルごとに2本のLVDSワイヤ)
  • デジタル処理ブロック
    • プログラム可能なFIRデシメーション・フィルタおよびオーバーサンプリングにより、高調波の干渉を最小化
    • プログラム可能なIIRハイパス・フィルタによりDCオフセットを最小化
    • デジタル・ゲインを0dB~12dBにプログラム可能
    • 2チャネルまたは4チャネルの平均化
  • 柔軟なシリアル化LVDS出力
    • ADCサンプリング速度に応じて、チャネルごとに1または2本のLVDS出力ライン
    • ADC入力チャネルとLVDS出力ピンとの間のマッピングをプログラム可能なため、基板設計が簡素化
    • 各種のテスト・パターンにより、FPGA/レシーバによるデータのキャプチャを検証
  • 内部および外部の基準電圧
  • 1.8V動作による低消費電力
  • 低周波ノイズの抑制
  • 6dBの過負荷から1クロック・サイクル以内に回復
  • パッケージ: 12mm×12mmの80ピンQFP

ADS5294は低消費電力の80MSPS、8チャネルADCで、CMOSプロセス・テクノロジと革新的な回路技法を採用しています。低消費電力、高いSNR、低いSFDR、一貫した過負荷からの回復により、ユーザーは高性能のシステムを設計できます。

ADS5294のデジタル処理ブロックには、システム性能の向上のため、一般的に使用されるいくつかのデジタル機能が内蔵されています。このデバイスにはデジタル・フィルタ・モジュールが含まれており、デシメーション・フィルタが組み込まれています(ローパス、ハイパス、バンドパス特性)。フィルタの間引き率もプログラム可能です(2、4、8単位)。この比率はナローバンド・アプリケーションに有用であり、このフィルタを使用することで、SNRを高め、高調波を除去すると同時に、出力データ・レートも低減できます。このデバイスには平均化モードがあり、2チャネル(または4チャネル)を平均化してSNRを向上できます。

シリアルLVDS出力によりインターフェイスのライン数が削減されるため、高度なシステム統合が可能になります。各チャネルのADCからのデジタル・データは、ADCのサンプリング速度に応じて1または2線式のLVDS出力ラインから出力されます。この2線式インターフェイスによりシリアル・データ・レートが低く維持され、高いサンプリング速度でも低コストのFPGAベースのレシーバを使用できます。ADCの分解能は、レジスタによって12ビットまたは14ビットにプログラムされます。独自の機能としてプログラム可能なマッピング・モジュールがあり、入力チャネルとLVDS出力ピンとの間で柔軟なマッピングが可能です。このモジュールによりLVDS出力配線の複雑性が大幅に低減し、さらにPCBのレイヤ数を減らせるため、システム基板のコスト削減が可能です。

このデバイスには、デバイス間で正確に一致するよう調整された内部基準電圧が組み込まれています。内部基準モードを使用すると、最高の性能が得られます。外部基準電圧でデバイスを駆動することもできます。

このデバイスは、12mm×12mm、80ピンのQFPパッケージで供給されます。デバイスは、-40℃~85℃の動作温度範囲で動作が規定されています。ADS5294は、ADS5292と完全にピンおよびレジスタ互換です。

ADS5294は低消費電力の80MSPS、8チャネルADCで、CMOSプロセス・テクノロジと革新的な回路技法を採用しています。低消費電力、高いSNR、低いSFDR、一貫した過負荷からの回復により、ユーザーは高性能のシステムを設計できます。

ADS5294のデジタル処理ブロックには、システム性能の向上のため、一般的に使用されるいくつかのデジタル機能が内蔵されています。このデバイスにはデジタル・フィルタ・モジュールが含まれており、デシメーション・フィルタが組み込まれています(ローパス、ハイパス、バンドパス特性)。フィルタの間引き率もプログラム可能です(2、4、8単位)。この比率はナローバンド・アプリケーションに有用であり、このフィルタを使用することで、SNRを高め、高調波を除去すると同時に、出力データ・レートも低減できます。このデバイスには平均化モードがあり、2チャネル(または4チャネル)を平均化してSNRを向上できます。

シリアルLVDS出力によりインターフェイスのライン数が削減されるため、高度なシステム統合が可能になります。各チャネルのADCからのデジタル・データは、ADCのサンプリング速度に応じて1または2線式のLVDS出力ラインから出力されます。この2線式インターフェイスによりシリアル・データ・レートが低く維持され、高いサンプリング速度でも低コストのFPGAベースのレシーバを使用できます。ADCの分解能は、レジスタによって12ビットまたは14ビットにプログラムされます。独自の機能としてプログラム可能なマッピング・モジュールがあり、入力チャネルとLVDS出力ピンとの間で柔軟なマッピングが可能です。このモジュールによりLVDS出力配線の複雑性が大幅に低減し、さらにPCBのレイヤ数を減らせるため、システム基板のコスト削減が可能です。

このデバイスには、デバイス間で正確に一致するよう調整された内部基準電圧が組み込まれています。内部基準モードを使用すると、最高の性能が得られます。外部基準電圧でデバイスを駆動することもできます。

このデバイスは、12mm×12mm、80ピンのQFPパッケージで供給されます。デバイスは、-40℃~85℃の動作温度範囲で動作が規定されています。ADS5294は、ADS5292と完全にピンおよびレジスタ互換です。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
10 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート ADS5294 8チャネル、14ビット、80MSPS、高SNR、低消費電力ADC データシート (Rev. E 翻訳版) PDF | HTML 英語版 (Rev.E) PDF | HTML 2018年 6月 6日
アプリケーション・ノート High Speed ADCs and Amplifiers for Flow Cytometry Applications 2020年 10月 12日
アプリケーション・ノート Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat (Rev. A) 2015年 5月 22日
EVM ユーザー ガイド (英語) ADS5294, 8-Channel ADC Evaluation Module (Rev. A) 2015年 3月 5日
アプリケーション・ノート Why Use Oversampling when Undersampling Can Do the Job? (Rev. A) 2013年 7月 19日
アプリケーション・ノート Understanding Serial LVDS Capture in High-Speed ADCs 2013年 7月 10日
アプリケーション・ノート 高速データ変換 英語版 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新英語版 (Rev.A) PDF | HTML 2009年 8月 5日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 2009年 4月 22日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新英語版 (Rev.B) 2008年 1月 18日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADS5294EVM — ADS5294 の評価基板

ADS5294 評価基板 (EVM) を採用すると、さまざまなクロック条件と入力条件を使用して ADS5294 をテストするためのフレキシブルな環境を実現できます。この EVM を使用すると、お客様は独自のフィルタを設計して対応する部品を EVM に実装し、EVM 自体の性能を検証することができます。

ADS5294EVM を評価するには、TSW1400EVM (生産中止品) が必要です。TSW1400EVM をすでにお持ちでない場合、ADS5294EVM のご購入はお勧めしません。

ユーザー ガイド: PDF
評価基板 (EVM) 向けの GUI

SLAC509 ADS5294EVM GUI Installer

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・モデル

ADS5294 IBIS Model

SLAM122.ZIP (14 KB) - IBIS Model
計算ツール

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
HTQFP (PFP) 80 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ