ADS5409

アクティブ

デュアルチャネル、12 ビット、900-MSPS、A/D コンバータ (ADC)

製品詳細

Sample rate (max) (Msps) 900 Resolution (Bits) 12 Number of input channels 2 Interface type DDR LVDS Analog input BW (MHz) 1200 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 1 Power consumption (typ) (mW) 2180 Architecture Pipeline SNR (dB) 61.5 ENOB (Bits) 9.8 SFDR (dB) 76 Operating temperature range (°C) -40 to 85 Input buffer No
Sample rate (max) (Msps) 900 Resolution (Bits) 12 Number of input channels 2 Interface type DDR LVDS Analog input BW (MHz) 1200 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 1 Power consumption (typ) (mW) 2180 Architecture Pipeline SNR (dB) 61.5 ENOB (Bits) 9.8 SFDR (dB) 76 Operating temperature range (°C) -40 to 85 Input buffer No
NFBGA (ZAY) 196 144 mm² 12 x 12
  • Dual Channel
  • 12-Bit Resolution
  • Maximum Clock Rate: 900 Msps
  • Low Swing Full-Scale Input: 1.0 Vpp
  • Analog Input Buffer with High Impedance Input
  • Input Bandwidth (3dB): >1.2GHz
  • Data Output Interface: DDR LVDS
  • Optional 2x Decimation with Low Pass or
    High Pass Filter
  • 196-Pin BGA Package (12x12mm)
  • KEY SPECIFICATIONS
    • Power Dissipation: 1.1W/ch
    • Spectral Performance at fin = 230 MHz IF
      • SNR: 61.0 dBFS
      • SFDR: 76 dBc
    • Spectral Performance at fin = 700 MHz IF
      • SNR: 59.4 dBFS
      • SFDR: 70 dBc
  • Dual Channel
  • 12-Bit Resolution
  • Maximum Clock Rate: 900 Msps
  • Low Swing Full-Scale Input: 1.0 Vpp
  • Analog Input Buffer with High Impedance Input
  • Input Bandwidth (3dB): >1.2GHz
  • Data Output Interface: DDR LVDS
  • Optional 2x Decimation with Low Pass or
    High Pass Filter
  • 196-Pin BGA Package (12x12mm)
  • KEY SPECIFICATIONS
    • Power Dissipation: 1.1W/ch
    • Spectral Performance at fin = 230 MHz IF
      • SNR: 61.0 dBFS
      • SFDR: 76 dBc
    • Spectral Performance at fin = 700 MHz IF
      • SNR: 59.4 dBFS
      • SFDR: 70 dBc

The ADS5409 is a high linearity dual channel 12-bit, 900 Msps analog-to-digital converter (ADC) easing front end filter design for wide bandwidth receivers. The analog input buffer isolates the internal switching of the on-chip track-and-hold from disturbing the signal source as well as providing a high-impedance input. Optionally the output data can be decimated by two. Designed for high SFDR, the ADC has low-noise performance and outstanding spurious-free dynamic range over a large input-frequency range. The device is available in a 196pin BGA package and is specified over the full industrial temperature range (–40°C to 85°C).

The ADS5409 is a high linearity dual channel 12-bit, 900 Msps analog-to-digital converter (ADC) easing front end filter design for wide bandwidth receivers. The analog input buffer isolates the internal switching of the on-chip track-and-hold from disturbing the signal source as well as providing a high-impedance input. Optionally the output data can be decimated by two. Designed for high SFDR, the ADC has low-noise performance and outstanding spurious-free dynamic range over a large input-frequency range. The device is available in a 196pin BGA package and is specified over the full industrial temperature range (–40°C to 85°C).

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
7 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート Dual Channel 12-Bit 900Msps Analog-to-Digital Converter データシート (Rev. A) 2014年 1月 8日
アプリケーション・ノート Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat (Rev. A) 2015年 5月 22日
アプリケーション・ノート Why Use Oversampling when Undersampling Can Do the Job? (Rev. A) 2013年 7月 19日
アプリケーション・ノート 高速データ変換 英語版 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新英語版 (Rev.A) PDF | HTML 2009年 8月 5日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 2009年 4月 22日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新英語版 (Rev.B) 2008年 1月 18日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADS5409EVM — ADS5409 デュアルチャネル、最大 900MSPS に対応する評価基板

ADS540x と ADS54T0x の各評価基板 (EVM) は、シングルチャネル / デュアルチャネル、12 ビット、500/800/900MSPS の A/D コンバータである TI (テキサス・インスツルメンツ) の ADS5401/02/03/04/07/09 と、シングルチャネル / デュアルチャネル、500/750MSPS の BTS (基地局) フィードバック / レシーバ IC である ADS54T01/T04/T02 の各性能を評価するための回路基板です。この ADC は複数のパラレル DDR LVDS 出力を採用しています。この評価基板 (EVM) (...)

ユーザー ガイド: PDF
シミュレーション・モデル

ADS540X IBIS Model

SLAM182.ZIP (56 KB) - IBIS Model
計算ツール

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
NFBGA (ZAY) 196 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ