ホーム パワー・マネージメント ゲート ドライバ 絶縁型ゲート ドライバ

UCC5390

アクティブ

GND または分割出力を基準とする UVLO 搭載、3K/5kVrms、±10A シングルチャネル絶縁型ゲート ドライバ

製品詳細

Number of channels 1 Isolation rating Basic, Reinforced Withstand isolation voltage (VISO) (Vrms) 3000, 5000 Working isolation voltage (VIOWM) (Vrms) 990, 2121 Transient isolation voltage (VIOTM) (VPK) 4242, 7000 Power switch IGBT, MOSFET, SiCFET Peak output current (A) 17 Features Active miller clamp, Emitter-referenced UVLO, Split output Output VCC/VDD (min) (V) 13.2 Output VCC/VDD (max) (V) 33 Input supply voltage (min) (V) 3 Input supply voltage (max) (V) 15 Propagation delay time (µs) 0.065 Input threshold CMOS Operating temperature range (°C) -40 to 125 Rating Catalog Rise time (ns) 10 Fall time (ns) 10 Undervoltage lockout (typ) (V) 12
Number of channels 1 Isolation rating Basic, Reinforced Withstand isolation voltage (VISO) (Vrms) 3000, 5000 Working isolation voltage (VIOWM) (Vrms) 990, 2121 Transient isolation voltage (VIOTM) (VPK) 4242, 7000 Power switch IGBT, MOSFET, SiCFET Peak output current (A) 17 Features Active miller clamp, Emitter-referenced UVLO, Split output Output VCC/VDD (min) (V) 13.2 Output VCC/VDD (max) (V) 33 Input supply voltage (min) (V) 3 Input supply voltage (max) (V) 15 Propagation delay time (µs) 0.065 Input threshold CMOS Operating temperature range (°C) -40 to 125 Rating Catalog Rise time (ns) 10 Fall time (ns) 10 Undervoltage lockout (typ) (V) 12
SOIC (D) 8 29.4 mm² 4.9 x 6 SOIC (DWV) 8 67.275 mm² 5.85 x 11.5
  • 機能オプション
    • 分割出力 (UCC53x0S)
    • GND2 を基準とする UVLO (UCC53x0E)
    • ミラー クランプ オプション (UCC53x0M)
  • 8 ピン D (沿面距離 4mm) および DWV (沿面距離 8.5mm) パッケージ
  • 60ns(代表値)の伝搬遅延時間
  • 最小 CMTI:100kV/ns
  • 絶縁バリアの寿命:>40 年
  • 入力電圧範囲:3V~15V
  • 最大 33V のドライバ電源電圧
    • 8V および 12V UVLO オプション
  • 負の 5V に対応可能な入力ピン
  • 安全関連認証:
    • DIN V VDE V 0884-11:2017-01 と DIN EN 61010-1 に準拠した絶縁耐圧:7000VPK (DWV、予定)、4242VPK (D)
    • UL 1577 に準拠した絶縁耐圧定格 (1 分間):5000VRMS (DWV)、3000VRMS (D)
    • GB4943.1-2011 準拠の CQC 認定:D および DWV (予定)
  • CMOS 入力
  • 動作温度:-40℃~+125℃
  • 機能オプション
    • 分割出力 (UCC53x0S)
    • GND2 を基準とする UVLO (UCC53x0E)
    • ミラー クランプ オプション (UCC53x0M)
  • 8 ピン D (沿面距離 4mm) および DWV (沿面距離 8.5mm) パッケージ
  • 60ns(代表値)の伝搬遅延時間
  • 最小 CMTI:100kV/ns
  • 絶縁バリアの寿命:>40 年
  • 入力電圧範囲:3V~15V
  • 最大 33V のドライバ電源電圧
    • 8V および 12V UVLO オプション
  • 負の 5V に対応可能な入力ピン
  • 安全関連認証:
    • DIN V VDE V 0884-11:2017-01 と DIN EN 61010-1 に準拠した絶縁耐圧:7000VPK (DWV、予定)、4242VPK (D)
    • UL 1577 に準拠した絶縁耐圧定格 (1 分間):5000VRMS (DWV)、3000VRMS (D)
    • GB4943.1-2011 準拠の CQC 認定:D および DWV (予定)
  • CMOS 入力
  • 動作温度:-40℃~+125℃

UCC53x0 は、MOSFET、IGBT、SiC MOSFET、GaN FET (UCC5350SBD) を駆動するように設計されたシングル チャネル絶縁型ゲート ドライバのファミリです。UCC53x0S には分割出力があり、立ち上がりと立ち下がりの時間を別々に制御できます。UCC53x0M は、トランジスタのゲートを内部的なクランプへ接続することで、ミラー電流により誤って電源オンが発生することを防止します。UCC53x0E には、GND2 を基準とする UVLO2 があり、真の UVLO 読み取り値を得られます。

UCC53x0 は、4mm SOIC-8 (D) または 8.5mm SOIC-8 (DWV) パッケージで供給され、それぞれ最大 3kVRMS および 5kVRMS の絶縁電圧をサポートできます。これらの各種のオプションを取りそろえた UCC53x0 ファミリは、モータ ドライブや産業用電源に適しています。

フォトカプラと比較して、UCC53x0 ファミリは部品間スキューが小さく、伝搬遅延時間が短く、より高い温度でも動作し、CMTI が高いという特長があります。

UCC53x0 は、MOSFET、IGBT、SiC MOSFET、GaN FET (UCC5350SBD) を駆動するように設計されたシングル チャネル絶縁型ゲート ドライバのファミリです。UCC53x0S には分割出力があり、立ち上がりと立ち下がりの時間を別々に制御できます。UCC53x0M は、トランジスタのゲートを内部的なクランプへ接続することで、ミラー電流により誤って電源オンが発生することを防止します。UCC53x0E には、GND2 を基準とする UVLO2 があり、真の UVLO 読み取り値を得られます。

UCC53x0 は、4mm SOIC-8 (D) または 8.5mm SOIC-8 (DWV) パッケージで供給され、それぞれ最大 3kVRMS および 5kVRMS の絶縁電圧をサポートできます。これらの各種のオプションを取りそろえた UCC53x0 ファミリは、モータ ドライブや産業用電源に適しています。

フォトカプラと比較して、UCC53x0 ファミリは部品間スキューが小さく、伝搬遅延時間が短く、より高い温度でも動作し、CMTI が高いという特長があります。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
21 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート UCC53x0 シングル チャネル絶縁ゲート ドライバ データシート (Rev. I 翻訳版) PDF | HTML 最新英語版 (Rev.J) PDF | HTML 2024年 3月 27日
証明書 VDE Certificate for Basic Isolation for DIN EN IEC 60747-17 (Rev. X) 2025年 1月 8日
ホワイト・ペーパー アイソレータの故障モードについて (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2024年 4月 15日
ホワイト・ペーパー Circuit Board Insulation Design According to IEC60664 for Motor Drive Apps PDF | HTML 2023年 8月 31日
証明書 UCC5310 CQC Certificate of Product Certification 2023年 8月 16日
証明書 UCC53xx CQC Certificate of Product Certification (Rev. A) 2023年 8月 16日
証明書 UL Certification E181974 Vol 4. Sec 7 (Rev. C) 2022年 12月 2日
アプリケーション概要 The Use and Benefits of Ferrite Beads in Gate Drive Circuits PDF | HTML 2021年 12月 16日
技術記事 The impact of an isolated gate driver’s input stage for motor-drive applications PDF | HTML 2020年 9月 29日
e-Book(PDF) E-book:産業用ロボット設計に関するエンジニア・ガイド 英語版 2020年 3月 25日
e-Book(PDF) E-book: An engineer’s guide to industrial robot designs.. 2020年 3月 25日
アプリケーション概要 External Gate Resistor Selection Guide (Rev. A) 2020年 2月 28日
アプリケーション概要 Understanding Peak IOH and IOL Currents (Rev. A) 2020年 2月 28日
アプリケーション概要 Enable Function with Unused Differential Input 2018年 7月 11日
機能安全情報 Isolation in solar power converters: Understanding the IEC62109-1 safety standar (Rev. A) 2018年 5月 18日
ユーザー・ガイド UCC5390SCD With Isolated Bias Supply (Rev. A) 2018年 2月 7日
EVM ユーザー ガイド (英語) UCC5390ECDWV Isolated Gate Driver Evaluation Module User's Guide 2018年 1月 25日
技術記事 Why capacitive isolation: a vital building block for sensors in smart cities PDF | HTML 2018年 1月 16日
ユーザー・ガイド UCC53x0xD Evaluation Module 2017年 6月 21日
Analog Design Journal Common-mode transient immunity for isolated gate drivers 2015年 10月 30日
ホワイト・ペーパー High-voltage reinforced isolation: Definitions and test methodologies 2014年 10月 16日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

UCC5320SCEVM-058 — UCC5320SC 絶縁型ゲート ドライバの評価基板

UCC5320SCEVM は、UCC53xx デバイス ファミリの評価に使用できる評価基板であり、使用するデバイスに応じて分割出力、ミラー クランプ、UVLO (低電圧ロックアウト) を行うドライバをフレキシブルに構成できます。この EVM は十分な数のテスト ポイントとジャンパ オプションを備えており、外付け部品点数を最小に抑えながらデバイスを評価することができます。
ユーザー ガイド: PDF
評価ボード

UCC5390ECDWVEVM — UCC5390ECDWV 10A、10A 5kVRMS 絶縁型シングルチャネル ゲート ドライバの評価基板

UCC5390ECDWVEVM は、UCC53xxDWV ファミリの評価を目的として設計された評価モジュールです。このファミリは、5.0kVRMS の絶縁を備えた単一チャネルのゲート ドライバであり、ピーク 10A のソース電流およびシンク電流に対応しています。この評価基板 (EVM) は、該当データシートを基準としてこのドライバ IC を評価する目的でも使用できます。また、ドライバ IC コンポーネントのセレクション ガイドという目的で、この EVM を使用することも可能です。この EVM は、PCB のレイアウトがゲート ドライバの性能に及ぼす影響を判断する目的での使用も可能です。
ユーザー ガイド: PDF
評価ボード

UCC5390SCDEVM-010 — 小型、シングルチャネル 3kVrms 絶縁型 17A ゲート ドライブ バイアス電源の評価基板

UCC5390SCDEVM-010 は、包括的なシングル チャネル絶縁型ゲート ドライブ ボードであり、広い範囲のドライブ電圧を実現するための再構成可能なバイアス電源を搭載しています。この評価基板 (EVM) は、SOIC-8 パッケージに封止した 17-A 分割出力基本絶縁型 UCC5390SCD ドライバをベースにしています。また、このデザインは SN6505B をベースとするバイアス電源も搭載しており、11V ~ 33V のシングルまたは分割レール ドライブ電圧に構成でき、広範な Si および SiC FET と IGBT に対応できます。
ユーザー ガイド: PDF
シミュレーション・モデル

UCC5390ECD PSpice Transient Model

SLLM366.ZIP (53 KB) - PSpice Model
シミュレーション・モデル

UCC5390ECD Unencrypted PSpice Transient Model

SLLM369.ZIP (3 KB) - PSpice Model
シミュレーション・モデル

UCC5390SCD PSpice Transient Model

SLLM370.ZIP (52 KB) - PSpice Model
シミュレーション・モデル

UCC5390SCD Unencrypted PSpice Transient Model

SLLM371.ZIP (3 KB) - PSpice Model
計算ツール

SLURAY7 UCC53x0 Gate Resistor and Thermal Calculator Tool

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
絶縁型ゲート ドライバ
UCC5310 ミラー クランプ機能と 12V UVLO 機能搭載、D または DWV の各パッケージ封止、3kVrms/5kVrms、2A/1A、シングルチャネル絶縁型ゲート ドライバ UCC5320 GND または分割出力を基準とする UVLO 搭載、3K/5kVrms、2A/2A シングルチャネル絶縁型ゲート ドライバ UCC5350 ミラー クランプまたは分割出力採用、8V または 12V UVLO 搭載、5A/5A、シングルチャネル、絶縁型ゲート ドライバ UCC5350-Q1 SiC/IGBT 用ミラー クランプまたは分割出力を備えた車載用 ±5A シングル チャネル絶縁ゲート ドライバ UCC5390 GND または分割出力を基準とする UVLO 搭載、3K/5kVrms、±10A シングルチャネル絶縁型ゲート ドライバ UCC5390-Q1 車載対応、17A、5KV RMS、シングルチャネル絶縁型ゲート・ドライバ
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
リファレンス・デザイン

TIDA-00914 — 小型デルタ シグマ変調器搭載、強化絶縁型位相電流センスのリファレンス デザイン

このリファレンス デザインは、絶縁 IGBT ゲート ドライバと絶縁型の電流 / 電圧センサを使用して、強化絶縁型 3 相インバータ サブシステムを実現します。AMC1306E25 デルタ シグマ変調器を使用し、高精度の並列シャント ベースでモーターの相電流センシングを実施します。この変調器の出力はマンチェスター符号化済みであり、マイコン (MCU) と変調器の間でのクロックとデータ信号の取り回しの簡素化に貢献しています。この変調器の CMTI が高いので、インバータのスイッチング (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01420 — 産業用ドライブ向けの基本的な絶縁三相、小型電力段のリファレンス デザイン

この小型 3 相電力段を示すリファレンス デザインは産業用ドライブ向けであり、UCC53xx ゲート ドライバを使用して静電容量性の基本絶縁要件をサポートし、フォトカプラに比べて寿命の延長と伝搬遅延の整合性を改善するほか、インバータのデッドバンド歪みと損失を最小化します。必要に応じて、コントローラ間に別のレベルの基本絶縁を使用することにより、システム レベルで強化絶縁を達成できます。この手法により、システムの絶縁コストが最適化され、小型化できるという新たな利点が加わります。このデザインでは、ゲート ドライバのインターロック機能を使用した 貫通電流に対する IGBT (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOIC (D) 8 Ultra Librarian
SOIC (DWV) 8 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ