产品详情

Sample rate (max) (Msps) 5200, 10400 Resolution (Bits) 12 Number of input channels 1, 2 Interface type JESD204B, JESD204C Analog input BW (MHz) 7900 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.825 Power consumption (typ) (mW) 4000 Architecture Folding Interpolating SNR (dB) 55.6 ENOB (Bits) 8.8 SFDR (dB) 65 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 5200, 10400 Resolution (Bits) 12 Number of input channels 1, 2 Interface type JESD204B, JESD204C Analog input BW (MHz) 7900 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.825 Power consumption (typ) (mW) 4000 Architecture Folding Interpolating SNR (dB) 55.6 ENOB (Bits) 8.8 SFDR (dB) 65 Operating temperature range (°C) -40 to 85 Input buffer Yes
FCCSP (AAV) 144 100 mm² 10 x 10 FCCSP (ZEG) 144 100 mm² 10 x 10
  • ADC 内核:
    • 12 位分辨率
    • 单通道模式下的采样率高达 10.4GSPS
    • 双通道模式下的采样率高达 5.2GSPS
  • 性能规格:
    • 本底噪声(–20dBFS,VFS = 1VPP-DIFF):
      • 双通道模式: –151.8dBFS/Hz
      • 单通道模式: –154.4dBFS/Hz
    • ENOB(双通道,FIN = 2.4GHz):8.6 位
  • VCMI 为 0V 时的缓冲模拟输入:
    • 模拟输入带宽 (-3dB):8GHz
    • 可用输入频率范围:> 10GHz
    • 满量程输入电压(VFS,默认值):0.8VPP
  • 无噪声孔径延迟 (tAD) 调节:
    • 精确采样控制:19fs 步长
    • 简化同步和交错
    • 温度和电压不变延迟
  • 简便易用的同步特性:
    • 自动 SYSREF 计时校准
    • 样片标记时间戳
  • JESD204C 串行数据接口:
    • 最大通道速率:17.16Gbps
    • 支持 64b/66b 和 8b/10b 编码
    • 8b/10b 模式兼容 JESD204B
  • 可选数字下变频器 (DDC):
    • 4 倍、8 倍、16 倍和 32 倍复杂抽取
    • 每个 DDC 均具有四个独立的 32 位 NCO
  • 峰值射频输入功率 (Diff):+26.5dBm(+27.5dBFS,560x 满量程功率)
  • 可实现均衡的可编程 FIR 滤波器
  • 功耗:4W
  • 电源:1.1V、1.9V
  • ADC 内核:
    • 12 位分辨率
    • 单通道模式下的采样率高达 10.4GSPS
    • 双通道模式下的采样率高达 5.2GSPS
  • 性能规格:
    • 本底噪声(–20dBFS,VFS = 1VPP-DIFF):
      • 双通道模式: –151.8dBFS/Hz
      • 单通道模式: –154.4dBFS/Hz
    • ENOB(双通道,FIN = 2.4GHz):8.6 位
  • VCMI 为 0V 时的缓冲模拟输入:
    • 模拟输入带宽 (-3dB):8GHz
    • 可用输入频率范围:> 10GHz
    • 满量程输入电压(VFS,默认值):0.8VPP
  • 无噪声孔径延迟 (tAD) 调节:
    • 精确采样控制:19fs 步长
    • 简化同步和交错
    • 温度和电压不变延迟
  • 简便易用的同步特性:
    • 自动 SYSREF 计时校准
    • 样片标记时间戳
  • JESD204C 串行数据接口:
    • 最大通道速率:17.16Gbps
    • 支持 64b/66b 和 8b/10b 编码
    • 8b/10b 模式兼容 JESD204B
  • 可选数字下变频器 (DDC):
    • 4 倍、8 倍、16 倍和 32 倍复杂抽取
    • 每个 DDC 均具有四个独立的 32 位 NCO
  • 峰值射频输入功率 (Diff):+26.5dBm(+27.5dBFS,560x 满量程功率)
  • 可实现均衡的可编程 FIR 滤波器
  • 功耗:4W
  • 电源:1.1V、1.9V

ADC12DJ5200RF 器件是一款射频采样千兆采样模数转换器 (ADC),可对从直流到 10GHz 以上的输入频率进行直接采样。ADC12DJ5200RF 可配置为双通道 5.2GSPS ADC 或单通道 10.4GSPS ADC。支持高达 10GHz 的可用输入频率范围,可对频率捷变系统的 L、S、C 和 X 频带进行直接射频采样。

ADC12DJ5200RF 使用具有多达 16 个串行通道的高速 JESD204C 输出接口,支持高达 17.16Gbps 的线路速率。通过 JESD204C 子类 1 支持确定性延迟和多器件同步。JESD204C 接口可进行配置,对线路速率和通道数进行权衡。支持 8b/10b 和 64b/66b 数据编码方案。64b/66b 编码支持前向纠错 (FEC),可改进误码率。此接口向后兼容 JESD204B 接收器。

无噪声孔径延迟调节和 SYSREF 窗口等创新的同步特性可简化多通道应用的系统设计。提供可选的数字下变频器 (DDC),以便将数字信号频谱下变频到基带信号并降低接口速率。可编程 FIR 滤波器可实现片上均衡。

ADC12DJ5200RF 器件是一款射频采样千兆采样模数转换器 (ADC),可对从直流到 10GHz 以上的输入频率进行直接采样。ADC12DJ5200RF 可配置为双通道 5.2GSPS ADC 或单通道 10.4GSPS ADC。支持高达 10GHz 的可用输入频率范围,可对频率捷变系统的 L、S、C 和 X 频带进行直接射频采样。

ADC12DJ5200RF 使用具有多达 16 个串行通道的高速 JESD204C 输出接口,支持高达 17.16Gbps 的线路速率。通过 JESD204C 子类 1 支持确定性延迟和多器件同步。JESD204C 接口可进行配置,对线路速率和通道数进行权衡。支持 8b/10b 和 64b/66b 数据编码方案。64b/66b 编码支持前向纠错 (FEC),可改进误码率。此接口向后兼容 JESD204B 接收器。

无噪声孔径延迟调节和 SYSREF 窗口等创新的同步特性可简化多通道应用的系统设计。提供可选的数字下变频器 (DDC),以便将数字信号频谱下变频到基带信号并降低接口速率。可编程 FIR 滤波器可实现片上均衡。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能优于所比较器件的普遍直接替代产品
ADC12DJ5200-EP 正在供货 具有双通道 5.2GSPS 或单通道 10.4GSPS 的增强型 12 位 ADC ADC12DJ5200-EP extends the temperature range and has further controls in place for single-site production, testing and assembly.
ADC12DJ5200-SP 正在供货 耐辐射加固保障 (RHA)、300krad、12 位、双通道 5.2GSPS 或单通道 10.4GSPS ADC ADC12DJ5200-SP has qualification and screening completed similar to QML Y.
功能与比较器件相同,且具有相同引脚
ADC08DJ5200RF 正在供货 具有双通道 5.2GSPS 或单通道 10.4GSPS 的射频采样 8 位 ADC ADC08DJ5200RF offers lower resolution and no DDC.
ADC12DJ4000RF 正在供货 具有 4GSPS 双通道或 8GSPS 单通道的射频采样 12 位 ADC ADC12DJ4000RF offers lower power with the same features.

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 15
顶层文档 类型 标题 格式选项 下载最新的英语版本 日期
* 数据表 ADC12DJ5200RF 10.4GSPS 单通道或 5.2GSPS 双通道 12 位射频采样模数转换器 (ADC) 数据表 (Rev. G) PDF | HTML 英语版 (Rev.G) PDF | HTML 2025年 5月 2日
应用手册 高速模数转换器通带平坦度解析:第 1 部分 (Rev. A) PDF | HTML 英语版 (Rev.A) PDF | HTML 2025年 11月 26日
应用手册 高速数模转换器通带平坦度解析,第 2 部分 PDF | HTML 英语版 PDF | HTML 2025年 11月 24日
应用手册 揭示射频转换器模拟输入的满量程推断方法 (Rev. A) PDF | HTML 英语版 (Rev.A) PDF | HTML 2025年 5月 12日
应用手册 比较有源和无源高速/射频模数转换器前端 PDF | HTML 英语版 PDF | HTML 2025年 4月 22日
应用手册 高速射频 ADC 转换器前端架构评估 PDF | HTML 英语版 PDF | HTML 2025年 4月 4日
应用手册 高速数据转换器测试中的相干采样 PDF | HTML 英语版 PDF | HTML 2025年 3月 12日
应用手册 第三 dB:为什么有损耗的衰减网络焊盘适用于射频 ADC PDF | HTML 英语版 PDF | HTML 2025年 3月 4日
白皮书 通过低噪声功率器件简化电源架构 (Rev. A) PDF | HTML 英语版 (Rev.A) PDF | HTML 2024年 11月 19日
模拟设计期刊 抗混叠滤波器设计技术如何改进有源射频 转换器前端 PDF | HTML 英语版 PDF | HTML 2024年 6月 26日
应用手册 在高速 ADC 中通过校准改进 SFDR PDF | HTML 英语版 PDF | HTML 2023年 6月 15日
应用手册 PLL 抖动对 GSPS ADC SNR 及 性能优化的影响 英语版 2021年 11月 10日
第三方文档 JESD204C Intel® FPGA IP and TI ADC12DJ5200RF Interoperability Report for Intel® Stratix® 10 Devices 2021年 7月 22日
应用手册 通过 TPS62913 低纹波和低噪声降压转换器为敏感型 ADC 设计供电 英语版 PDF | HTML 2021年 2月 5日
技术文章 So, what are S-parameters anyway? PDF | HTML 2019年 5月 23日

设计与开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

ADC12DJ5200RFEVM — ADC12DJ5200RF 射频采样 12 位双通道 5.2GSPS 或单通道 10.4GSPS ADC 评估模块

ADC12DJ5200RF 评估模块 (EVM) 用于评估 ADC12DJ5200RF 系列高速模数转换器 (ADC)。该 EVM 装配了 ADC12DJ5200RF,后者是一款具有 JESD204B 接口的 12 位双通道 5.2GSPS 或单通道 10.4GSPS ADC,可评估该系列中的所有分辨率和采样率器件。
用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
评估板

TRF1208-ADC12DJ5200RFEVM — 适用于 TRF1208 具有 ADC12DJ5200RF 的高速射频采样全差动放大器的评估模块

TRF1208-ADC12DJ5200RF 评估模块 (EVM) 用于评估 ADC12DJ5200RF 系列高速模数转换器 (ADC)。该 EVM 装配了 ADC12DJ5200RF,后者是一款具有 JESD204B 接口的 12 位双通道 5.2GSPS 或单通道 10.4GSPS ADC,可评估该系列中的所有分辨率和采样率器件。
用户指南: PDF | HTML
TI.com 上无现货
评估板

ANNAP-3P-WWDM60 — Annapolis Microsystems 4 通道 ADC,2 通道 DAC FPGA 夹层卡,高达 10GSPS

This high performance WILD FMC+ DM60 ADC & DAC has two input bandwidth options, internal sample clock options and internal 10MHz reference clock options. The WWDM60 has a choice of speed grades that utilize the ADC12DJ2700, ADC12DJ3200 and ADC12DJ5200RF up to 10GSPS. It allows for ADC and DAC (...)
固件

SLWC120 TSW14J57 ADC12DJ5200RF Reference Design Firmware

支持的产品和硬件

支持的产品和硬件

固件

TI204C-IP Request for JESD204 rapid design IP

The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)

支持的产品和硬件

支持的产品和硬件

评估模块 (EVM) 用 GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

支持的产品和硬件

支持的产品和硬件

仿真模型

ADC12DJ5200RF IBIS and IBIS-AMI Model (Rev. A)

SLVMD65A.ZIP (49879 KB) - IBIS-AMI Model
仿真模型

ADC12DJ5200RF S-Parameter Model

SLVMDX5.ZIP (1563 KB) - S-Parameter Model
计算工具

ADC12DJ5200RF-CALC ADC12DJ5200RF input network full-scale calculation tool.

Calculation tool referenced in application note SLVAFZ7.
支持的产品和硬件

支持的产品和硬件

计算工具

FREQ-DDC-FILTER-CALC RF-Sampling Frequency Planner, Analog Filter, and DDC Excel Calculator

This Excel calculator provides system designers a way to simplify the design and debugging of direct RF-sampling receivers. It offers three functions: frequency planning, analog filtering, and decimation filter spur location.

In the concept phase, a frequency-planning tool enables fine tuning of (...)

支持的产品和硬件

支持的产品和硬件

设计工具

SLVRBH0 ADC12DJ5200RF-EVM Assembly Package

支持的产品和硬件

支持的产品和硬件

原理图

ADC12DJ5200RFEVM Design Files (Rev. B)

SLVC778B.ZIP (13823 KB)
模拟工具

PSPICE-FOR-TI — PSpice® for TI 设计和仿真工具

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
参考设计

TIDA-01027 — 可最大限度提升 12.8GSPS 数据采集系统性能的低噪声电源参考设计

此参考设计展示了用于能超过 12.8GSPS 的超高速数据采集 (DAQ) 系统的高效率、低噪声五轨电源设计。该电源直流/直流转换器进行了频率同步和相移,从而最大限度降低输入电流纹波并控制频率内容。使用高性能的 HotRod­™ 封装技术可将任何潜在的辐射电磁干扰 (EMI) 降至最低。
设计指南: PDF
原理图: PDF
参考设计

TIDA-01028 — 适用于高速示波器和宽带数字转换器的 12.8GSPS 模拟前端参考设计

此参考设计提供了一个可实现 12.8GSPS 采样率的交错射频采样模数转换器 (ADC) 的实用示例。这一方案可通过时序交错两个射频采样 ADC 来完成。交错处理需要在 ADC 之间进行相移,此参考设计通过 ADC12DJ3200 的无噪声孔径延迟调节(tAD 调节)功能来实现这一点。此功能还可用于最大限度地减少交错 ADC 常见的失配问题,从而尽可能提升 SNR、ENOB 和 SFDR 性能。此参考设计还采用了一套支持 JESD204B 的低相位噪声时钟树。其采用 LMX2594 宽带 PLL 和 LMK04828 合成器以及抖动清除器。
设计指南: PDF
原理图: PDF
参考设计

TIDA-010128 — 适用于 12 位数字转换器的可扩展 20.8GSPS 参考设计

此参考设计介绍采用时序交错配置射频采样模数转换器 (ADC) 的 20.8GSPS 采样系统。时序交错法是一种经实践检验可提高采样率的传统方法,然而,匹配个别 ADC 失调电压、增益和采样时间不匹配是实现性能的关键。随着采样时钟频率的增加,交错复杂性也随之增加。ADC 之间的相位匹配是实现更出色的 SFDR 和 ENOB 的关键规格之一。本参考设计通过采用简化 20.8GSPS 交错实施的 19fs 精确相位控制措施,在 ADC12DJ5200RF 上应用了无噪声孔径延迟调节功能。本参考设计基于符合 12 位系统性能要求的 LMK04828 和 LMX2594,采用了板载低噪声 (...)
设计指南: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
FCCSP (AAV) 144 Ultra Librarian
FCCSP (ZEG) 144 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频