产品详情

Sample rate (max) (Msps) 3000 Resolution (Bits) 14 Number of input channels 2 Interface type JESD204B Analog input BW (MHz) 3200 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 1.35 Power consumption (typ) (mW) 6400 Architecture Pipeline SNR (dB) 63 ENOB (Bits) 10 SFDR (dB) 77 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 3000 Resolution (Bits) 14 Number of input channels 2 Interface type JESD204B Analog input BW (MHz) 3200 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 1.35 Power consumption (typ) (mW) 6400 Architecture Pipeline SNR (dB) 63 ENOB (Bits) 10 SFDR (dB) 77 Operating temperature range (°C) -40 to 85 Input buffer Yes
VQFNP (RMP) 72 100 mm² 10 x 10
  • 14 位双通道 3.0GSPS 模数转换器
  • 噪底:–155dBFS/Hz
  • RF 输入支持的频率最高达 4.0GHz
  • 孔径抖动:90fs
  • 通道隔离:95dB(fIN = 1.8GHz 时)
  • 频谱性能(fIN = 900MHz,–2dBFS):
    • 信噪比 (SNR):60.9dBFS
    • 无杂散动态范围 (SFDR):67dBc(HD2、HD3)
    • SFDR:77dBc(最严重毛刺)
  • 频谱性能(fIN = 1.78GHz,–2dBFS):
    • SNR:58.8dBFS
    • SFDR:66Bc(HD2、HD3)
    • SFDR:75dBc(最严重毛刺)
  • 片上数字下变频器:
    • 最多 4 个 DDC(双频带模式)
    • 每个 DDC 最多 3 个独立的数控振荡器 (NCO)
  • 片上输入钳位,用于过压保护
  • 带有报警引脚的可编程片上功率检测器,支持自动增益控制 (AGC)
  • 片上抖动
  • 片上输入端接电阻
  • 输入满量程:1.35 VPP
  • 支持多芯片同步
  • JESD204B 接口:
    • 基于子类 1 的确定性延迟
    • 12.5Gbps 时每个通道具有 4 条信道
  • 功耗:3.0GSPS 时为 3.2W/通道
  • 72 引脚超薄型四方扁平无引线 (VQFN) 封装 (10mm × 10mm)

应用

  • 多频带、多模式 2G、3G、4G 蜂窝接收器
  • 相控阵列雷达
  • 电子对抗战
  • 线缆基础设施
  • 无线宽带
  • 高速数字转换器
  • 软件定义无线电
  • 通信测试设备
  • 微波和毫米波接收器

All trademarks are the property of their respective owners.

  • 14 位双通道 3.0GSPS 模数转换器
  • 噪底:–155dBFS/Hz
  • RF 输入支持的频率最高达 4.0GHz
  • 孔径抖动:90fs
  • 通道隔离:95dB(fIN = 1.8GHz 时)
  • 频谱性能(fIN = 900MHz,–2dBFS):
    • 信噪比 (SNR):60.9dBFS
    • 无杂散动态范围 (SFDR):67dBc(HD2、HD3)
    • SFDR:77dBc(最严重毛刺)
  • 频谱性能(fIN = 1.78GHz,–2dBFS):
    • SNR:58.8dBFS
    • SFDR:66Bc(HD2、HD3)
    • SFDR:75dBc(最严重毛刺)
  • 片上数字下变频器:
    • 最多 4 个 DDC(双频带模式)
    • 每个 DDC 最多 3 个独立的数控振荡器 (NCO)
  • 片上输入钳位,用于过压保护
  • 带有报警引脚的可编程片上功率检测器,支持自动增益控制 (AGC)
  • 片上抖动
  • 片上输入端接电阻
  • 输入满量程:1.35 VPP
  • 支持多芯片同步
  • JESD204B 接口:
    • 基于子类 1 的确定性延迟
    • 12.5Gbps 时每个通道具有 4 条信道
  • 功耗:3.0GSPS 时为 3.2W/通道
  • 72 引脚超薄型四方扁平无引线 (VQFN) 封装 (10mm × 10mm)

应用

  • 多频带、多模式 2G、3G、4G 蜂窝接收器
  • 相控阵列雷达
  • 电子对抗战
  • 线缆基础设施
  • 无线宽带
  • 高速数字转换器
  • 软件定义无线电
  • 通信测试设备
  • 微波和毫米波接收器

All trademarks are the property of their respective owners.

ADC32RF45器件是一款 14 位 3.0GSPS 双通道模数转换器 (ADC),支持输入频率高达 4GHz 及以上的射频 (RF) 采样。ADC32RF45设计旨在追求高信噪比 (SNR),其在宽输入频率范围内兼具 –155dBFS/Hz 的噪声频谱密度与动态范围,并且可提供通道隔离。经缓冲的模拟输入配有片上端接电阻,可在较宽频率范围内提供统一输入阻抗并最大程度地降低采样和保持毛刺脉冲能量。

每个 ADC 通道均可连接到一个双频带数字下变频器 (DDC),每个 DDC 最多连接三个独立的 16 位数控振荡器 (NCO) 用于相位相干跳频。此外,ADC 还配有前端峰值和 RMS 功率检测器及报警功能,用以支持外部自动增益控制 (AGC) 算法。

ADC32RF45支持 JESD204B 串行接口。该接口具有基于子类 1 的确定性延迟,数据传输速率高达 12.5Gbps,每个 ADC 最多四条信道。该器件采用 72 引脚 VQFN 封装 (10mm × 10mm),支持工业级温度范围(-40℃ 到 +85°C)。

ADC32RF45器件是一款 14 位 3.0GSPS 双通道模数转换器 (ADC),支持输入频率高达 4GHz 及以上的射频 (RF) 采样。ADC32RF45设计旨在追求高信噪比 (SNR),其在宽输入频率范围内兼具 –155dBFS/Hz 的噪声频谱密度与动态范围,并且可提供通道隔离。经缓冲的模拟输入配有片上端接电阻,可在较宽频率范围内提供统一输入阻抗并最大程度地降低采样和保持毛刺脉冲能量。

每个 ADC 通道均可连接到一个双频带数字下变频器 (DDC),每个 DDC 最多连接三个独立的 16 位数控振荡器 (NCO) 用于相位相干跳频。此外,ADC 还配有前端峰值和 RMS 功率检测器及报警功能,用以支持外部自动增益控制 (AGC) 算法。

ADC32RF45支持 JESD204B 串行接口。该接口具有基于子类 1 的确定性延迟,数据传输速率高达 12.5Gbps,每个 ADC 最多四条信道。该器件采用 72 引脚 VQFN 封装 (10mm × 10mm),支持工业级温度范围(-40℃ 到 +85°C)。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 21
顶层文档 类型 标题 格式选项 下载最新的英语版本 日期
* 数据表 ADC32RF45 双通道、14 位 3.0GSPS 模数转换器 数据表 (Rev. C) PDF | HTML 最新英语版本 (Rev.D) PDF | HTML 2017年 1月 27日
应用手册 适用于射频采样模数转换器的时钟优化 (Rev. A) PDF | HTML 英语版 (Rev.A) PDF | HTML 2021年 5月 3日
应用手册 Spurs Analysis in the RF Sampling ADC 2018年 2月 9日
应用手册 Configuration Files for ADC32RF45, ADC32RF83, and ADC32RF80 (Rev. B) 2017年 9月 5日
模拟设计期刊 Designing a modern power supply for RF sampling converters 2017年 4月 26日
技术文章 RF sampling: Learning more about latency PDF | HTML 2017年 2月 9日
技术文章 Why phase noise matters in RF sampling converters PDF | HTML 2016年 11月 28日
技术文章 How to minimize filter loss when you drive an ADC PDF | HTML 2016年 10月 20日
技术文章 RF sampling: analog-to-digital converter linearity sets sensitivity PDF | HTML 2016年 9月 29日
设计指南 Wideband Receiver With 66AK2L06 JESD204B Attach to ADC32RF80 Reference Design 2016年 9月 23日
应用手册 RF Sampling ADC with 800MHz of IBW LTE 2016年 9月 8日
应用手册 ADC32RF45: Amplifier to ADC Interface (Rev. A) 2016年 9月 7日
技术文章 RF sampling: linearity performance is not so straightforward PDF | HTML 2016年 8月 30日
白皮书 Analog advancements make waves in 5G communications 2016年 8月 12日
模拟设计期刊 How unmatched impedance at the clock input of an RF ADC affects SNR and jitter 2016年 7月 21日
技术文章 What’s the fuss about noise in RF sampling converters? PDF | HTML 2016年 7月 20日
技术文章 Blast past interference using digital-down converters in RF sampling receivers PDF | HTML 2016年 6月 23日
技术文章 Push your receiver bandwidths past 1-GHz in high-end applications PDF | HTML 2016年 5月 26日
技术文章 How to complete your RF sampling solution PDF | HTML 2016年 5月 18日
应用手册 S-Parameters for ADC32RF45: Modeling and Application 2016年 5月 16日
应用手册 Implementing JESD204B SYSREF and Achieving Deterministic Latency with ADC32RF45 2016年 5月 10日

设计与开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

TSW40RF80EVM — 具有双通道 14 位 3GSPS ADC/9GSPS DAC 时钟解决方案的 2T2R 射频采样收发器评估模块

TSW40RF80 评估模块 (EVM) 是一种双发双收 (2T2R) 射频采样收发器参考设计。该模块包含 DAC38RF80 双通道射频采样数模转换器 (DAC) 和 ADC32RF45 双通道射频采样模数转换器 (ADC)。

DAC38RF80 采样率高达 9GSPS,包括用于高频时钟生成的板载 PLL/VCO。输出是单端的,便于连接 50Ω 的电路。ADC32RF45 采样率高达 3GSPS。它可以选择在每个通道中使用双数字下变频器,或者通过旁路访问奈奎斯特全带宽。

TSW40RF80EVM 包括 LMK04828 时钟发生器,用于为 DAC PLL 提供参考信号,以及用于生成 (...)

用户指南: PDF
TI.com 上无现货
固件

TI204C-IP Request for JESD204 rapid design IP

The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)

支持的产品和硬件

支持的产品和硬件

评估模块 (EVM) 用 GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

支持的产品和硬件

支持的产品和硬件

评估模块 (EVM) 用 GUI

SBAC148 ADC32RFxxEVM SPI GUI Installer

支持的产品和硬件

支持的产品和硬件

仿真模型

ADC32RF45 IBIS Model

SBAM273.ZIP (46 KB) - IBIS Model
仿真模型

ADC32RF45 IBIS-AMI Model

SBAM274.ZIP (3109 KB) - IBIS-AMI Model
计算工具

FREQ-DDC-FILTER-CALC RF-Sampling Frequency Planner, Analog Filter, and DDC Excel Calculator

This Excel calculator provides system designers a way to simplify the design and debugging of direct RF-sampling receivers. It offers three functions: frequency planning, analog filtering, and decimation filter spur location.

In the concept phase, a frequency-planning tool enables fine tuning of (...)

支持的产品和硬件

支持的产品和硬件

光绘文件

ADC32RFxxEVM Design Package

SBAC147.ZIP (7034 KB)
模拟工具

PSPICE-FOR-TI — PSpice® for TI 设计和仿真工具

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
参考设计

TIDA-01161 — 1GHz 信号带宽射频采样接收器参考设计

射频采样架构为传统超外差架构提供了替代方案。射频采样模数转换器 (ADC) 以高采样率运行,可将射频 (RF) 信号直接转换为数字信号。由于采样率较高,射频采样架构支持很宽的信号带宽。更高的信号带宽可提升系统容量,实现更快的数据传输或支持更多用户接入。

该参考设计的核心器件为 ADC32RF45,这是一款双通道、14 位分辨率的 ADC,采样率最高可达 3GSPS。最大信号带宽由 ADC 采样率除以 2 设定。采用此参考设计,信号带宽可超过 1GHz。最大输入频率由 ADC 输入缓冲器与输入变压器的输入带宽决定。该参考设计支持直接捕获高达 4GHz 的射频信号,该频率适合所有主要电信频带和 S (...)

设计指南: PDF
原理图: PDF
参考设计

TIDA-01435 — 适用于微波回程连线的高带宽、零 IF 参考设计

TSW40RF82EVM 参考设计为连接 DAC38RF82 和高性能调制器 TRF370417EVM 提供了平台。TRF370417EVM 可在高达 6GHz 的频率下调制宽带信号,这属于微波回程应用的典型情况。TRF370417 器件可替代频率更高的适用器件。只需进行极少改动即可连接数模转换器 (DAC) 与调制器。本设计提供了连接 TSW40RF82EVM 与 TRF370417EVM 的方法。
设计指南: PDF
原理图: PDF
参考设计

TIDA-01247 — 射频采样 ADC 的高效、低 LDO 电源网络参考设计

此参考设计展示了一种为 ADC32RFxx 供电的简化、高效网络。使用开关稳压器提供模数转换器 (ADC) 的所有三个电源域,从而在不使用低压降 (LDO) 线性稳压器的情况下使用供电网络。此配置可提高总体能效,减少部件数量,并且不会引起任何 ADC 规格下降。
设计指南: PDF
原理图: PDF
参考设计

TIDA-01163 — 多频段射频采样接收器参考设计

射频采样接收器直接捕获射频 (RF) 频段内的信号。在多频段应用中,所需的信号频段不是很宽,但在频谱中间隔很远。此参考设计捕捉不同射频频段的信号,并以数字方式将其下变频到基带。

此参考设计展示了 ADC32RF80 双通道、14 位、3GSPS 射频采样电信接收器。该器件每个通道均包含两个数字下变频器 (DDC)。DDC 提供 8 至 32 的抽取值,并包括一个 16 位数字控制。借助 ADC32RF80 的高采样率,该参考设计可捕获大量射频频谱,其中包含多个频段的信号和潜在的干扰信号。DDC (...)

设计指南: PDF
原理图: PDF
参考设计

TIDA-01016 — 信号分析仪和无线测试仪中的射频采样 ADC 的时钟参考设计

TIDA-01016 是适用于高动态范围高速 ADC 的时钟解决方案。使用射频采样方法通过高速 ADC 直接捕获射频输入信号。ADC32RF45 是双通道 14 位 3GSPS 射频采样 ADC。3dB 输入带宽为 3.2GHz,可捕获高达 4GHz 的信号。此设计展示了采用 LMX2582 的时钟解决方案,可在微波回程应用中使用的较高输入频率下实现 ADC32RF45 的最佳 SNR 性能。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00814 — 射频采样 S 频段雷达接收器参考设计

使用 ADC32RF45 3-Gsps 14 位模数转换器 (ADC) 展示了一种适用于 S 频带运行的雷达系统的直接射频采样接收器方法。射频采样通过省去下变频环节,降低了系统的复杂度,并且凭借高采样率,能够实现更宽的信号带宽。通过基于 ASR-11 空中交通管制雷达规范搭建接收器,对该方案进行了演示。
设计指南: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
VQFNP (RMP) 72 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频