TLV9022L

アクティブ

セルフラッチを内蔵したデュアル低電圧オープン ドレイン コンパレータ

製品詳細

Number of channels 2 Output type Open-collector, Open-drain Propagation delay time (µs) 0.11 Vs (max) (V) 5.5 Vs (min) (V) 1.65 Rating Catalog Features Fail-safe, Latch, POR Iq per channel (typ) (mA) 0.022 Vos (offset voltage at 25°C) (max) (mV) 1.5 Rail-to-rail In Operating temperature range (°C) -40 to 125 Input bias current (±) (max) (nA) 0.005 VICR (max) (V) 5.5 VICR (min) (V) 0
Number of channels 2 Output type Open-collector, Open-drain Propagation delay time (µs) 0.11 Vs (max) (V) 5.5 Vs (min) (V) 1.65 Rating Catalog Features Fail-safe, Latch, POR Iq per channel (typ) (mA) 0.022 Vos (offset voltage at 25°C) (max) (mV) 1.5 Rail-to-rail In Operating temperature range (°C) -40 to 125 Input bias current (±) (max) (nA) 0.005 VICR (max) (V) 5.5 VICR (min) (V) 0
X2QFN (RUG) 10 3 mm² 1.5 x 2
  • 立ち下がりエッジ トリガ クリア機能付き出力ラッチ
  • 既知のスタートアップ条件でのパワーオン リセット (POR)
  • 起動状態を選択可能:
    • 電源投入時にラッチなし (「L1」 オプション)
    • 電源投入時にラッチあり (「L2」 オプション)
  • 電源電圧範囲:1.65V~5.5V
  • 精密入力オフセット電圧: 300µV
  • フォルト トレランス付きレール ツー レール入力
  • 伝搬遅延時間:110ns (代表値)
  • 低い静止電流:チャネルあたり 22µA
  • 低い入力バイアス電流:5pA
  • オープン ドレイン出力オプション (TLV902xL )
  • プッシュプル出力オプション (TLV903xL )
  • 全温度範囲 (-40℃~+125℃)
  • ESD 保護:2kV
  • 立ち下がりエッジ トリガ クリア機能付き出力ラッチ
  • 既知のスタートアップ条件でのパワーオン リセット (POR)
  • 起動状態を選択可能:
    • 電源投入時にラッチなし (「L1」 オプション)
    • 電源投入時にラッチあり (「L2」 オプション)
  • 電源電圧範囲:1.65V~5.5V
  • 精密入力オフセット電圧: 300µV
  • フォルト トレランス付きレール ツー レール入力
  • 伝搬遅延時間:110ns (代表値)
  • 低い静止電流:チャネルあたり 22µA
  • 低い入力バイアス電流:5pA
  • オープン ドレイン出力オプション (TLV902xL )
  • プッシュプル出力オプション (TLV903xL )
  • 全温度範囲 (-40℃~+125℃)
  • ESD 保護:2kV

TLV902xL および TLV903xL は、 のシングルおよびデュアル チャネル ラッチ コンパレータのファミリです。また、このファミリは低い入力オフセット電圧、パワーオン リセット (POR)、フォルト トレラントのレール ツー レール入力も備えています。これらのデバイスは速度と消費電力の組み合わせが非常に優れており、伝搬遅延は 110ns、チャネルあたりの静止時電流はわずか 22µA です。

TLV90xxL の独自の特長は出力ラッチ機能です。出力は最初のスレッショルド超過時にラッチされるため、システム コントローラの完全な注意を必要とせずにイベントやエラー状態をキャプチャできます。これにより、起動時にシステム コントローラが初期化中、または他のタスクでビジー状態になっているときに、イベントをキャプチャできます。立ち下がりエッジ トリガのクリア入力により、システム コントローラは必要なタスクを実行した後にラッチをリセットし、安全重視の要件を満たすことができます。「L1」および「L2」オプションは、パワーアップ ラッチ動作を定義します。

これらのコンパレータは、出力位相反転なし、損傷なしで最大 6V まで印加可能なフォルト トレラント入力も備えています。このことにより、このファミリのコンパレータは、過酷でノイズの多い環境での高精度電圧監視向けの設計になっています。

TLV902xL は、電源電圧以下またはそれ以上にプルアップ可能なオープンドレイン出力を備え、複数の出力の OR 接続やレベル変換用に設計されています。High から Low への出力遷移時にラッチが発生します。

TLV903xL は、MOSFET ゲートなどの容量性負荷を駆動するために、最大 85mA のシンクおよびソース可能なプッシュプル出力段を備えています。Low から High への出力遷移時にラッチが発生します。

このファミリは 産業用 温度範囲 -40℃ から +125℃ で動作が規定されており、標準のリード付きおよびリードレス パッケージで供給されます。

TLV902xL および TLV903xL は、 のシングルおよびデュアル チャネル ラッチ コンパレータのファミリです。また、このファミリは低い入力オフセット電圧、パワーオン リセット (POR)、フォルト トレラントのレール ツー レール入力も備えています。これらのデバイスは速度と消費電力の組み合わせが非常に優れており、伝搬遅延は 110ns、チャネルあたりの静止時電流はわずか 22µA です。

TLV90xxL の独自の特長は出力ラッチ機能です。出力は最初のスレッショルド超過時にラッチされるため、システム コントローラの完全な注意を必要とせずにイベントやエラー状態をキャプチャできます。これにより、起動時にシステム コントローラが初期化中、または他のタスクでビジー状態になっているときに、イベントをキャプチャできます。立ち下がりエッジ トリガのクリア入力により、システム コントローラは必要なタスクを実行した後にラッチをリセットし、安全重視の要件を満たすことができます。「L1」および「L2」オプションは、パワーアップ ラッチ動作を定義します。

これらのコンパレータは、出力位相反転なし、損傷なしで最大 6V まで印加可能なフォルト トレラント入力も備えています。このことにより、このファミリのコンパレータは、過酷でノイズの多い環境での高精度電圧監視向けの設計になっています。

TLV902xL は、電源電圧以下またはそれ以上にプルアップ可能なオープンドレイン出力を備え、複数の出力の OR 接続やレベル変換用に設計されています。High から Low への出力遷移時にラッチが発生します。

TLV903xL は、MOSFET ゲートなどの容量性負荷を駆動するために、最大 85mA のシンクおよびソース可能なプッシュプル出力段を備えています。Low から High への出力遷移時にラッチが発生します。

このファミリは 産業用 温度範囲 -40℃ から +125℃ で動作が規定されており、標準のリード付きおよびリードレス パッケージで供給されます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TLV902xL および TLV903xL 高精度、自己ラッチ コンパレータ ファミリ データシート PDF | HTML 英語版 PDF | HTML 2025年 5月 15日
アプリケーション概要 Reducing system complexity with self-latching comparators PDF | HTML 2025年 7月 14日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

SMALL-AMP-DIP-EVM — 小型サイズ パッケージに封止したオペアンプの評価基板

SMALL-AMP-DIP-EVM は、多くの業界標準小型パッケージとの接続を迅速かつ簡単に実現できるため、小型パッケージのオペアンプを使用するプロトタイプ製作を迅速化できます。SMALL-AMP-DIP-EVM は、以下の 8 種類の小型パッケージ オプションをサポートしています。DPW-5 (X2SON)、DSG-8 (WSON)、DCN-8 (SOT)、DDF-8 (SOT)、RUG-10 (X2QFN)、RUC-14 (X2QFN)、RGY-14 (VQFN) and RTE-16 (WQFN)。

ユーザー ガイド: PDF
シミュレーション・モデル

TLV9022L PSpice Model

SNOM816.ZIP (77 KB) - PSpice Model
シミュレーション・モデル

TLV9022L TINA-TI Model

SNOM815.ZIP (10 KB) - TINA-TI Spice Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
X2QFN (RUG) 10 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ