TLV9022L

アクティブ

セルフラッチを内蔵したデュアル低電圧オープン ドレイン コンパレータ

製品詳細

Number of channels 2 Output type Open-collector, Open-drain Propagation delay time (µs) 0.11 Vs (max) (V) 5.5 Vs (min) (V) 1.65 Rating Catalog Features Fail-safe, Latch, POR Iq per channel (typ) (mA) 0.022 Vos (offset voltage at 25°C) (max) (mV) 1.5 Rail-to-rail In Operating temperature range (°C) -40 to 125 Input bias current (±) (max) (nA) 0.005 VICR (max) (V) 5.5 VICR (min) (V) 0
Number of channels 2 Output type Open-collector, Open-drain Propagation delay time (µs) 0.11 Vs (max) (V) 5.5 Vs (min) (V) 1.65 Rating Catalog Features Fail-safe, Latch, POR Iq per channel (typ) (mA) 0.022 Vos (offset voltage at 25°C) (max) (mV) 1.5 Rail-to-rail In Operating temperature range (°C) -40 to 125 Input bias current (±) (max) (nA) 0.005 VICR (max) (V) 5.5 VICR (min) (V) 0
X2QFN (RUG) 10 3 mm² 1.5 x 2
  • Output latch with falling-edge triggered clear
  • Power-on Reset (POR) for known start-up
  • Selectable Start-up State:
    • Un-Latched on Power-up ("L1" option)
    • Latched on Power-up ("L2" option)
  • 1.65V to 5.5V supply range
  • Precision input offset voltage: 300µV
  • Rail-to-Rail inputs with fault tolerance
  • 110ns typical propagation delay
  • Low quiescent current: 22µA per channel
  • Low input bias current: 5pA
  • Open-drain output option (TLV902xL )
  • Push-pull output option (TLV903xL )
  • Full -40°C to +125°C temperature range
  • 2kV ESD protection
  • Output latch with falling-edge triggered clear
  • Power-on Reset (POR) for known start-up
  • Selectable Start-up State:
    • Un-Latched on Power-up ("L1" option)
    • Latched on Power-up ("L2" option)
  • 1.65V to 5.5V supply range
  • Precision input offset voltage: 300µV
  • Rail-to-Rail inputs with fault tolerance
  • 110ns typical propagation delay
  • Low quiescent current: 22µA per channel
  • Low input bias current: 5pA
  • Open-drain output option (TLV902xL )
  • Push-pull output option (TLV903xL )
  • Full -40°C to +125°C temperature range
  • 2kV ESD protection

The TLV902xL and TLV903xL are a family of single and dual channel latching comparators. The family also offers low input offset voltage, power on reset (POR), and fault-tolerant rail-to-rail inputs. These devices have an excellent speed-to-power combination with a propagation delay of 110ns with a quiescent supply current of only 22µA per channel.

The unique feature of the TLV90xxL is the output latching capability. The output latches upon the first threshold crossing, allowing capture of an event or error condition without the full attention of a system controller. This allows events to be captured at start up while the system controller is still initializing or busy with other tasks. The falling-edge triggered clear input allows system controller to reset the latch after performing any needed tasks and meets safety-critical requirements. The "L1" and "L2" options define power-up latching behavior.

These comparators also feature fault-tolerant inputs that can go up to 6V without damage with no output phase inversion. This makes this family of comparators designed for precision voltage monitoring in harsh, noisy environments.

The TLV902xL have an open-drain output that can be pulled-up below or beyond the supply voltage, designed for OR’ing multiple outputs or level translation. Latching occurs on the high to low output transition.

The TLV903xL have a push-pull output stage capable of sinking and sourcing up to 85mA to drive a capacitive load such as a MOSFET gate. Latching occurs on the low to high output transition.

The family is specified for the Industrial temperature range of -40°C to +125°C and are available in standard leaded and leadless packages.

The TLV902xL and TLV903xL are a family of single and dual channel latching comparators. The family also offers low input offset voltage, power on reset (POR), and fault-tolerant rail-to-rail inputs. These devices have an excellent speed-to-power combination with a propagation delay of 110ns with a quiescent supply current of only 22µA per channel.

The unique feature of the TLV90xxL is the output latching capability. The output latches upon the first threshold crossing, allowing capture of an event or error condition without the full attention of a system controller. This allows events to be captured at start up while the system controller is still initializing or busy with other tasks. The falling-edge triggered clear input allows system controller to reset the latch after performing any needed tasks and meets safety-critical requirements. The "L1" and "L2" options define power-up latching behavior.

These comparators also feature fault-tolerant inputs that can go up to 6V without damage with no output phase inversion. This makes this family of comparators designed for precision voltage monitoring in harsh, noisy environments.

The TLV902xL have an open-drain output that can be pulled-up below or beyond the supply voltage, designed for OR’ing multiple outputs or level translation. Latching occurs on the high to low output transition.

The TLV903xL have a push-pull output stage capable of sinking and sourcing up to 85mA to drive a capacitive load such as a MOSFET gate. Latching occurs on the low to high output transition.

The family is specified for the Industrial temperature range of -40°C to +125°C and are available in standard leaded and leadless packages.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TLV902xL and TLV903xL Precision, Self-Latching Comparator Family データシート PDF | HTML 2025年 5月 9日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

SMALL-AMP-DIP-EVM — 小型サイズ パッケージに封止したオペアンプの評価基板

SMALL-AMP-DIP-EVM は、多くの業界標準小型パッケージとの接続を迅速かつ簡単に実現できるため、小型パッケージのオペアンプを使用するプロトタイプ製作を迅速化できます。SMALL-AMP-DIP-EVM は、以下の 8 種類の小型パッケージ オプションをサポートしています。DPW-5 (X2SON)、DSG-8 (WSON)、DCN-8 (SOT)、DDF-8 (SOT)、RUG-10 (X2QFN)、RUC-14 (X2QFN)、RGY-14 (VQFN) and RTE-16 (WQFN)。

ユーザー ガイド: PDF
シミュレーション・モデル

TLV9022L PSpice Model

SNOM816.ZIP (77 KB) - PSpice Model
シミュレーション・モデル

TLV9022L TINA-TI Model

SNOM815.ZIP (10 KB) - TINA-TI Spice Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
X2QFN (RUG) 10 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ