UCC21351-Q1
- Universal: dual low-side, dual high-side or half-bridge driver
- AEC-Q100 qualified with the following result
- Device temperature grade 1
- Junction temperature range –40 to +150°C
- Up to 4A peak source and 6A peak sink output
- Common-mode transient immunity (CMTI) greater than 125V/ns
- Up to 25V VDD output drive supply
- 12V and 17V VDD UVLO options
- Switching parameters:
- 33ns typical propagation delay
- 5ns maximum pulse-width distortion
- 10µs maximum VDD power-up delay
- UVLO protection for all power supplies
- Fast enable for power sequencing
The UCC21351-Q1 is an isolated dual channel gate driver family with programmable dead time and wide temperature range. It is designed with 4A peak-source and 6A peak-sink current to drive power MOSFET, SiC, and IGBT transistors.
The UCC21351-Q1 can be configured as two low-side drivers, two high-side drivers, or a half-bridge driver. The input side is isolated from the two output drivers by a 3kVRMS isolation barrier, with a minimum of 125V/ns common-mode transient immunity (CMTI).
Protection features include: resistor programmable dead time, disable feature to shut down both outputs simultaneously, and integrated de-glitch filter that rejects input transients shorter than 5ns. All supplies have UVLO protection.
With all these advanced features, the UCC21351-Q1 device enables high efficiency, high power density, and robustness in a wide variety of power applications.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | UCC21351x-Q1 Automotive 4A, 6A, Basic Isolation Dual-Channel Gate Driver データシート | PDF | HTML | 2025年 7月 11日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
UCC21551CQEVM-079 — UCC21551 4A、6A、デュアルチャネル、絶縁型ゲート ドライバの評価基板
UCC21551CQEVM は、複数のテスト ポイントと複数のジャンパを実装した 2 層 PCB (プリント基板) であり、UCC21551 デバイスの機能を包括的に評価できます。この評価基板 (EVM) は、PWM 入力制御機能、オンボードの調整可能な電源、ディスクリート FET 向けの複数のソケット、ローサイド保護用の外部アクティブ クランプ、ブートストラップ機能搭載のハイサイド、負のゲート電圧への対処能力、構成可能なデッドタイム スイッチ、EN/DIS (イネーブルとディスエーブル) ジャンパ、Wolfspeed XM3 SiC ベースのハーフブリッジ パワー (...)
PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOIC (DWK) | 14 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。