SN74LV221A

アクティブ

デュアル、モノステーブル・マルチバイブレータ

製品詳細

Number of channels 2 Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Technology family LV-A Input type Schmitt-Trigger Output type Push-Pull Supply current (µA) 20 IOL (max) (mA) 12 IOH (max) (mA) -12 Features Balanced outputs, High speed (tpd 10-50ns), Over-voltage tolerant inputs, Partial power down (Ioff) Operating temperature range (°C) -40 to 85 Rating Catalog
Number of channels 2 Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Technology family LV-A Input type Schmitt-Trigger Output type Push-Pull Supply current (µA) 20 IOL (max) (mA) 12 IOH (max) (mA) -12 Features Balanced outputs, High speed (tpd 10-50ns), Over-voltage tolerant inputs, Partial power down (Ioff) Operating temperature range (°C) -40 to 85 Rating Catalog
SOIC (D) 16 59.4 mm² 9.9 x 6 SOP (NS) 16 79.56 mm² 10.2 x 7.8 TSSOP (PW) 16 32 mm² 5 x 6.4 TVSOP (DGV) 16 23.04 mm² 3.6 x 6.4
  • 2V~5.5V の VCC で動作
  • 最大 tpd 11ns (5V 時)
  • すべてのポートで混合モード電圧動作をサポートし、A、B、およびCLR入力には低速入力遷移レート対応のシュミットトリガ回路を搭載しています
  • クリア信号をオーバーライドすることで、出力パルスが終了
  • グリッチが発生しないパワーアップ時の 出力リセット
  • Ioff により部分的パワーダウン モードでの動作をサポート
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • 2V~5.5V の VCC で動作
  • 最大 tpd 11ns (5V 時)
  • すべてのポートで混合モード電圧動作をサポートし、A、B、およびCLR入力には低速入力遷移レート対応のシュミットトリガ回路を搭載しています
  • クリア信号をオーバーライドすることで、出力パルスが終了
  • グリッチが発生しないパワーアップ時の 出力リセット
  • Ioff により部分的パワーダウン モードでの動作をサポート
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能

LV221A デバイスは、2V~5.5V の VCC で動作するように設計されたデュアル マルチバイブレータです。各マルチバイブレータには、ネガティブ遷移トリガ(A)入力とポジティブ遷移トリガ(B)入力があり、どちらも抑制入力として使用できます。

LV221A デバイスは、2V~5.5V の VCC で動作するように設計されたデュアル マルチバイブレータです。各マルチバイブレータには、ネガティブ遷移トリガ(A)入力とポジティブ遷移トリガ(B)入力があり、どちらも抑制入力として使用できます。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと類似の機能
SN74LV123A アクティブ デュアル、再トリガ可能、モノステーブル・マルチバイブレータ Voltage range (2V to 5.5V), average drive strength (12mA), average propagation delay (9ns)

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SNx4LV221A シュミット トリガ入力を備えたデュアル モノステーブル マルチバイブレータ データシート (Rev. H 翻訳版) PDF | HTML 英語版 (Rev.H) PDF | HTML 2025年 1月 30日
製品概要 Configurable Timed Reset Using Discrete Logic (Rev. A) PDF | HTML 2023年 5月 2日
アプリケーション・ノート Designing With the SN74LVC1G123 Monostable Multivibrator (Rev. A) PDF | HTML 2020年 3月 13日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-LOGIC-EVM 評価基板 (EVM) は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
シミュレーション・モデル

HSPICE Model of SN74LV221A

SCEJ252.ZIP (89 KB) - HSpice Model
シミュレーション・モデル

SN74LV221A IBIS Model (Rev. A)

SCEM135A.ZIP (21 KB) - IBIS Model
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOIC (D) 16 Ultra Librarian
SOP (NS) 16 Ultra Librarian
TSSOP (PW) 16 Ultra Librarian
TVSOP (DGV) 16 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ