TIPD149
電力最適化 16ビット 1MSPS データ取得ブロック、最小歪および雑音、リファレンス・デザイン
TIPD149
概要
This TI Verified Design is the realization of a high precision, 16-bit 1MSPS data acquisition system suitable for applications such as digital audio that require front-ends with very low distortion and noise. The circuit uses a high performance Successive Approximation Register Analog to Digital Converter (SAR ADC) and has been optimized to provide superior dynamic performance, without excessive power consumption.
特長
- Verified Design Contains Theory, Component Selection, TINA-TI Simulation, Altium Schematics and PCB Layout, Measurement Results
- 16 bit SAR ADC with 1MSPS sampling rate and full-scale input range (FSR) of 4.096V
- Optmized for AC performance:
- -110dB measured THD
- 91.6dB measured SNR
- Less than ±0.5LSB INL
組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。
設計ファイルと製品
設計ファイル
すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。
TIDR918.PDF (72 KB)
設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト
製品
設計や代替製品候補に TI 製品を含めます。
開発の開始
サポート・ソフトウェア
The design resource accessed as www.ti.com/lit/zip/tidc522 or www.ti.com/lit/xx/tidc522/tidc522.zip has been migrated to a new user experience at www.ti.com/tool/jp/download/TIDC522. Please update any bookmarks accordingly.
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
タイプ | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
技術記事 | When to use an amplifier with rail-to-rail inputs – and what to watch out for | PDF | HTML | 2016/06/30 | |||
ユーザー・ガイド | Power-Optimized 16-Bit 1-MSPS Data Acquisition Block Design Guide | 2013/12/10 |