TIDEP0070
66AK2Gx ベース システムのメモリ信頼性を向上するDDR ECCのリファレンス デザイン
TIDEP0070
概要
このリファレンス デザインは、66AK2Gx マルチコア DSP + ARM プロセッサ システムオンチップ (SoC) をベースに、高信頼性アプリケーション向けのエラー訂正コード (ECC) 対応 Dual Data Rate (DDR) メモリ インターフェイスに関するシステム上の考慮事項を説明します。 システム インターフェイス、ボード ハードウェア、ソフトウェア、スループット性能、診断手順について説明することで、開発者が高信頼性に基づくソリューションを迅速に実装できるようにします。
特長
- 最適化された高速信号ルーティング
- 表面実装 PCIe x1 ソケット
- AC カップリング コンデンサの配置例
- 推奨差動ペア間隔の例
組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。
設計ファイルと製品
設計ファイル
すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。
TIDRLE6A.PDF (119 KB)
設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト
製品
設計や代替製品候補に TI 製品を含めます。
技術資料
=
TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
タイプ | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | 設計ガイド | 66AK2Gxベース・システムのメモリ信頼性を向上するDDR ECCのリファレンス・デザイン (Rev. B 翻訳版) | 英語版 (Rev.B) | 2018/07/12 | ||
* | 設計ガイド | K2G汎用EVM (GP EVM)用のPCI-Express PCB設計上の考慮事項のリファレンス・デザイン (Rev. A 翻訳版) | 英語版 (Rev.A) | 2018/07/12 |