TIDEP0070

66AK2Gx ベース システムのメモリ信頼性を向上するDDR ECCのリファレンス デザイン

TIDEP0070

設計ファイル

概要

このリファレンス デザインは、66AK2Gx マルチコア DSP + ARM プロセッサ システムオンチップ (SoC) をベースに、高信頼性アプリケーション向けのエラー訂正コード (ECC) 対応 Dual Data Rate (DDR) メモリ インターフェイスに関するシステム上の考慮事項を説明します。  システム インターフェイス、ボード ハードウェア、ソフトウェア、スループット性能、診断手順について説明することで、開発者が高信頼性に基づくソリューションを迅速に実装できるようにします。

特長
  • 最適化された高速信号ルーティング
  • 表面実装 PCIe x1 ソケット
  • AC カップリング コンデンサの配置例
  • 推奨差動ペア間隔の例
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

JAJU565B.null (null KB)

リファレンス デザインの概要と検証済みの性能テスト データ

JAJU562A.null (null KB)

リファレンス デザインの概要と検証済みの性能テスト データ

TIDRLE7A.ZIP (151 KB)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRLE6A.PDF (119 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRLE8A.ZIP (12389 KB)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDRLE5A.PDF (1523 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

Arm ベースのプロセッサ

66AK2G121 個の Arm A15 コアと 1 個の C66x DSP コア搭載、高性能マルチコア DSP+Arm

データシート: PDF | HTML
AND ゲート

SN74LVC1G081 チャネル、2 入力、1.65V ~ 5.5V、32mA のドライブ能力、AND ゲート

データシート: PDF | HTML
非反転バッファとドライバ

SN74LVC1G07オープン ドレイン出力、シングル、1.65V ~ 5.5V バッファ

データシート: PDF | HTML
マルチチャネル IC (PMIC)

TPS659114 個の DC/DC、9 個の LDO、1 個の RTC を採用した複合電源 IC(PMIC)

データシート: PDF | HTML
クロック ジェネレータ

CDCM62082:8、超低消費電力、低ジッタ クロック ジェネレータ

データシート: PDF | HTML

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* 設計ガイド 66AK2Gxベース・システムのメモリ信頼性を向上するDDR ECCのリファレンス・デザイン (Rev. B 翻訳版) 英語版 (Rev.B) 2018/07/12
* 設計ガイド K2G汎用EVM (GP EVM)用のPCI-Express PCB設計上の考慮事項のリファレンス・デザイン (Rev. A 翻訳版) 英語版 (Rev.A) 2018/07/12

関連する設計リソース

ハードウェア開発

開発キット
EVMK2GX 66AK2G x 1GHz 評価基板

ソフトウェア開発

ソフトウェア開発キット (SDK)
PROCESSOR-SDK-K2G Linux と TI-RTOS をサポートする、66AK2Gx プロセッサ向けのプロセッサ SDK

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。