PMP40100

HEV/EV 充電管理システム用マルチレール絶縁型出力フライバック リファレンスデザイン

概要

PMP40100 は、5V ~36V の入力電圧を受け入れ、複数の 3kV 絶縁型出力レールを負荷に供給する絶縁型フライバックソリューションです。このリファレンスデザインは、15V・100mA、および各 300mA の 6V レールで設定されています。このリファレンスデザインは、優れたラインおよびロードレギュレーションと良好な放熱性能を特長としています。また、この設計ではPCB内にトランス巻線が内蔵されているため、PCB基板サイズを大幅に削減し、システム基板への統合が容易になります。

特長
  • 広い入力電圧範囲:5VDC 〜 36VDC
  • 複数の 3kV 絶縁型出力レール
  • 良好なライン レギュレーションとロード レギュレーション
  • 片面実装部品
  • PCB の巻線トランス
出力電圧オプション PMP40100.1 PMP40100.2
Vin(最小)(V) 5 5
Vin(最大)(V) 36 36
Vout (Nom) (V) 6 15
Iout(最大)(V) .3 .1
出力電力(W) 1.8 1.5
絶縁/非絶縁 Isolated Isolated
入力タイプ DC DC
トポロジ Flyback- CCM Flyback- CCM
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDUCR5.PDF (672 KB)

効率グラフや試験の前提条件などを含める、このリファレンス デザインに関する試験結果

TIDRP12.PDF (97 KB)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRP11.PDF (46 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRP14.ZIP (28 KB)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCCZ7.ZIP (317 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRP13.PDF (738 KB)

PCB 設計レイアウトを生成するための PCB 基板層のプロット ファイル

TIDRP10.PDF (165 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

AC/DC と DC/DC の各コントローラ (外部 FET)

LM3481-Q1AEC-Q100 認証済み、昇圧、SEPIC、フライバック向け、2.97V ~ 48V の高効率コントローラ

データシート: PDF | HTML
MOSFET

CSD19532Q5B5mm x 6mm の SON 封止、4.9mΩ、シングル、100V、N チャネル NexFET™ パワー MOSFET

データシート: PDF | HTML

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* 試験報告書 PMP40100 Test Results 2016/12/09

関連する設計リソース

リファレンス・デザイン

リファレンス・デザイン
PMP10725 LM3481 採用、複数ポートの絶縁型出力フライバックソリューションのリファレンスデザイン

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。