CDCM7005EVM-CVAL

CDCM7005-SP 評価モジュール

CDCM7005EVM-CVAL

ご注文はこちら

概要

The CDCM7005 is a high-performance, low phase noise and low skew clock synchronizer that synchronizes an on-board voltage controlled crystal oscillator (VC(X)O) frequency to an external reference clock. The device operates up to 2 GHz. The PLL loop bandwidth and damping factor can be adjusted to meet different system requirements by selecting the external VC(X)O, loop filter components, frequency for PFD, and charge pump current. Each of the five differential LVPECL and five LVCMOS pair outputs can be programmed by a serial peripheral interface (SPI). The SPI allows individual control of the frequency and enable/disable state of each output. As the system requires external components like a loop filter and VC(X)O, this EVM provides an easy method to evaluate and modify the performance and parameters of the clock system in conjunction with the specific customer application. Loop bandwidth can be selected as low as 10 Hz or less, allowing the device to clean the system's clock jitter. In non PLL mode, the CDCM7005 can be used as a simple LVPECL or LVCMOS buffer with divider options.

Note: This EVM contains Pb, a necessary component for QML parts

特長
  • High Performance LVPECL and LVCMOS PLL Clock Synchronizer
  • Two Reference Clock Inputs (Primary and Secondary Clock) for Redundancy Support With Manual or Automatic Selection
  • Accepts LVCMOS Input Frequencies Up to 200 MHzVCXO_IN Clock is Synchronized to One of the Two Reference Clocks
  • VCXO_IN Frequencies Up to 2 GHz (LVPECL)
  • Outputs Can Be a Combination of LVPECL and LVCMOS (Up to Five Differential LVPECL Outputs or Up to 10 LVCMOS Outputs)
  • Output Frequency is Selectable by x1, /2, /3, /4, /6, /8, /16 on Each Output Individually
  • Efficient Jitter Cleaning From Low PLL Loop Bandwidth
  • Low Phase Noise PLL Core
  • Programmable Phase Offset (PRI_REF and SEC_REF to Outputs)
  • Wide Charge Pump Current Range From 200 µA to 3 mA
  • Dedicated Charge Pump Supply (VCC_CP) for Wide Tuning Voltage Range VCOs
  • Presets Charge Pump to VCC_CP/2 for Fast Center Frequency Setting of VC(X)O
  • Analog and Digital PLL Lock Indication
  • Provides VBB Bias Voltage Output for Single-Ended Input Signals (VCXO_IN)
  • Frequency Hold Over Mode Improves Fail-Safe Operation
  • Power-Up Control Forces LVPECL Outputs to 3-State at VCC < 1.5 V
  • SPI Controllable Device Setting
  • 3.3-V Power Supply
  • High-Performance 52 Pin Ceramic Quad Flat Pack (HFG)
  • Rad-Tolerant : 50kRad (Si) TID
  • QML-V Qualified, SMD 5962-07230
  • Military Temperature Range (–55°C to 125°C Tcase)
クロック ジッタ クリーナ
CDCM7005-SP 放射線耐性保証 (RHA)、3.3V、高性能クロック・ジッタ・クリーナとシンクロナイザ
ダウンロード 字幕付きのビデオを表示 ビデオ

購入と開発の開始

評価ボード

CDCM7005EVM-CVAL — CDCM7005-SP 評価モジュール

サポート対象の製品とハードウェア
在庫あり
制限:
TI.com で在庫切れ
TI.com で取り扱いなし

CDCM7005EVM-CVAL CDCM7005-SP 評価モジュール

close
バージョン: null
リリース日:
評価基板 (EVM) 向けの GUI

SGLC002 — CDCM7005-SP EVM GUI

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
クロック ジッタ クリーナ
CDCM7005-SP 放射線耐性保証 (RHA)、3.3V、高性能クロック・ジッタ・クリーナとシンクロナイザ
ハードウェア開発
評価ボード
CDCM7005EVM-CVAL CDCM7005-SP 評価モジュール
ダウンロードオプション

SGLC002 CDCM7005-SP EVM GUI

close
バージョン: 01.00.00.00
リリース日: 2018/07/10
lock = 輸出許可が必要 (1 分)
製品
クロック ジッタ クリーナ
CDCM7005-SP 放射線耐性保証 (RHA)、3.3V、高性能クロック・ジッタ・クリーナとシンクロナイザ
ハードウェア開発
評価ボード
CDCM7005EVM-CVAL CDCM7005-SP 評価モジュール

リリース情報

The design resource accessed as www.ti.com/lit/zip/sglc002 or www.ti.com/lit/xx/sglc002/sglc002.zip has been migrated to a new user experience at www.ti.com/tool/jp/download/SGLC002. Please update any bookmarks accordingly.
TI の評価基板に関する標準契約約款が適用されます。

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* EVM ユーザー ガイド (英語) CDCM7005EVM-CVAL Evaluation Module (EVM) User's Guide 2018/09/11

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。