TIPD211

試験 / 計測向け、20 ビット、1MSPS、4 チャネル、小型フォーム・ファクタ設計のリファレンス・デザイン

概要

End equipment such as mixed signal SOC testers, memory testers, battery testers, liquid-crystal display (LCD) testers, benchtop equipment, high-density digital cards, high-density power cards, x-Ray, MRI, and so forth require multiple, fast, simultaneous sampling channels with excellent DC and AC performance but at low power and in small board spaces. The proposed solution in this design uses high-performance SAR ADCs (ADS8910B), precision amplifiers (OPA2625), and a precision voltage reference (REF5050).

特長
  • 18 bit 1 MSPS 4 Channel Simultaneous Sampling Data Acquisition system
  • 18 bit NMC DNL; +/- 0.5 LSB INL linearity performance for each channel
  • 101dB SNR, 124dB THD with 2kHz Sine wave input on each channel
  • >110dB Channel to Channel Isolation
  • This circuit design is tested and includes Getting Started guide.
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDUBW7B.PDF (2610 KB)

リファレンス デザインの概要と検証済みの性能テスト データ

TIDRMU6.PDF (239 KB)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRMU5A.PDF (68 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRMU8.ZIP (1212 KB)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCCG0.ZIP (471 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRMU7.PDF (1330 KB)

PCB 設計レイアウトを生成するための PCB 基板層のプロット ファイル

TIDRMU4A.PDF (1859 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

高精度 ADC

ADS8910BVREF バッファ、LDO、強化 SPI インターフェイス搭載、18 ビット、1MSPS、1 チャネル SAR ADC

データシート: PDF | HTML
高精度 ADC

ADS8920B内部 VREF バッファと内部 LDO と Enhanced SPI (eSPI) 搭載、16 ビット、1MSPS、1 チャネル SAR ADC

データシート: PDF | HTML
高精度 ADC

ADS8912BVREF バッファ、LDO、強化 SPI インターフェイス搭載、18 ビット、500kSPS、1 チャネル SAR ADC

データシート: PDF | HTML
高精度オペアンプ (Vos が 1mV 未満)

OPA376高精度 (0.025mV)、低ノイズ (7.5nV/rtHz)、低静止電流 (760μA) オペアンプ

データシート: PDF | HTML
高精度 ADC

ADS8900B内部 VREF バッファと内部 LDO と Enhanced SPI (eSPI) 搭載、20 ビット、1MSPS、1 チャネル SAR ADC

データシート: PDF | HTML
高精度 ADC

ADS8922B内部 VREF バッファと内部 LDO と Enhanced SPI (eSPI) 搭載、16 ビット、500kSPS、1 チャネル SAR ADC

データシート: PDF | HTML
高精度 ADC

ADS8914BVREF バッファ、LDO、強化 SPI インターフェイス搭載、18 ビット、250kSPS、1 チャネル SAR ADC

データシート: PDF | HTML
高精度 ADC

ADS8902B内部 VREF バッファと内部 LDO と Enhanced SPI (eSPI) 搭載、20 ビット、500kSPS、1 チャネル SAR ADC

データシート: PDF | HTML
高精度 ADC

ADS8924B内部 VREF バッファと内部 LDO と Enhanced SPI (eSPI) 搭載、16 ビット、250kSPS、1 チャネル SAR ADC

データシート: PDF | HTML
高精度 ADC

ADS8904B内部 VREF バッファと内部 LDO と Enhanced SPI (eSPI) 搭載、20 ビット、250kSPS、1 チャネル SAR ADC

データシート: PDF | HTML
高速オペアンプ (50MHz 以上のゲイン帯域幅:GBW)

OPA2625シャットダウン機能搭載、広帯域、高精度、低 THD+N、16 ビットと 18 ビット ADC ドライバ

データシート: PDF | HTML
リニア レギュレータと低ドロップアウト (LDO) レギュレータ

TPS7A47イネーブル搭載、1A、36V、低ノイズ、高 PSRR、低ドロップアウト電圧レギュレータ

データシート: PDF | HTML

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* 設計ガイド 20-Bit, 1-MSPS, 4-Ch Small-Form Factor Design for Test and Measurements (Rev. B) 2016/11/28

関連する設計リソース

リファレンス・デザイン

リファレンス・デザイン
TIPD115 データ取得最適化、最小歪み、最小ノイズ、18 ビット、1Msps

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。