TIDEP0041

TPS544C25 および LM10011 を使用して K2E 用 AVS SmartReflex コア電圧を生成、リファレンス・デザイン

TIDEP0041

設計ファイル

概要

The K2E requires the use of AVS SmartReflex control for the CVDD core voltage. This design provides method of generating the proper voltage without the need for any software. The circuit is currently implemented on the XEVMK2EX.

特長
  • Provides the AVS SmartReflex Core voltage required by the K2E
  • Meets the 5% voltage requirement for CVDD
  • Operates using the VCNTL interface
  • No voltage converters needed for VCNTL interface
  • No software required for operation
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDUA86.PDF (1856 KB)

リファレンス デザインの概要と検証済みの性能テスト データ

TIDRFT8.PDF (68 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDC685.ZIP (26925 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRB27.ZIP (7495 KB)

PCB 設計レイアウトを生成するための PCB 基板層のプロット ファイル

TIDRFT7.PDF (352 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

Arm ベースのプロセッサ

66AK2E054 個の Arm A15 コアと 1 個の C66x DSP コアと NetCP と 10GbE 搭載、高性能マルチコア DSP+Arm

データシート: PDF
Arm ベースのプロセッサ

AM5K2E02Sitara プロセッサ:デュアル Arm Cortex-A15

データシート: PDF
AC/DC および DC/DC コンバータ (FET 内蔵)

TPS544C25PMBus 対応、周波数同期機能搭載、4.5V ~ 18V、30A 同期整流 SWIFT™ 降圧コンバータ

データシート: PDF | HTML
高精度 DAC (≤ 10MSPS)

LM10011POL(ポイント・オブ・ロード)レギュレータ用の高精度(1%)4/6 ビット VID 電圧プログラマ、可変スタートアップ電流

データシート: PDF
Arm ベースのプロセッサ

AM5K2E04Sitara プロセッサ:クワッド Arm Cortex-A15

データシート: PDF

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* 設計ガイド AVS SmartReflex Core Voltage for K2E Using TPS544C25 and LM1001 Design Guide 2015/06/29

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。