TIDEP0026

K2E クロック生成リファレンス・デザイン

TIDEP0026

設計ファイル

概要

66AK2ExやAM5K2ExなどのARM Cortex-A15をベースとした高性能プロセッサ・デバイスのクロック入力の駆動回路では、過大な負荷、信号の反射やノイズが、性能低下を招くことがあるため、単一のクロック信号源を使うべきではありません。この性能低下は、差動クロック・ツリーを使うことで防止できます。このリファレンス・デザインは、66AK2ExやAM5K2ExファミリのKeyStone II ARM A15 + DSP やARMのみのマルチコア・プロセッサ製品向けの差動クロック・ツリーによるクロック信号発生回路のデモンストレーションを提供します。このデザインは、これらのSoCコア群やインターフェイスに必要なすべてのクロック信号を発生する、完備したクロック・ツリーを提供します。

特長
  • 66AK2ExやAM5K2Exの各マルチコアARM Cortex-A15 SoC製品向けの差動クロック・ツリー
  • CDCM6208超低消費電力、低ジッタ・クロック・ジェネレータを搭載、SoCとペリフェラル群に必要な、すべてのクロック信号を発生
  • CDCM6208 EVMコントロールGUIを使って、制御レジスタの設定値を生成
  • 回路図、BOM(部品表)、デザイン・ファイル、ハードウェア・デザイン・ガイドや、テストと評価のために開発されたK2E EVMプラットフォームへの実装を含む、完備したシステム・リファレンスを提供
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU580.PDF (936 KB)

リファレンス デザインの概要と検証済みの性能テスト データ

TIDRB25.PDF (84 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRB28.PDF (2213 KB)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDC686.ZIP (12 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDC685.ZIP (26925 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRB27.ZIP (7495 KB)

PCB 設計レイアウトを生成するための PCB 基板層のプロット ファイル

TIDRB23.PDF (256 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

Arm ベースのプロセッサ

66AK2E054 個の Arm A15 コアと 1 個の C66x DSP コアと NetCP と 10GbE 搭載、高性能マルチコア DSP+Arm

データシート: PDF
Arm ベースのプロセッサ

AM5K2E02Sitara プロセッサ:デュアル Arm Cortex-A15

データシート: PDF
Arm ベースのプロセッサ

AM5K2E04Sitara プロセッサ:クワッド Arm Cortex-A15

データシート: PDF

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* 設計ガイド Reference Clock Generation for 66AK2E0x and AM5K2E0x Design Guide 2014/10/08
Third party document K2E EVM Technical Information [eInfochips] 2014/10/08
アプリケーション・ノート Hardware Design Guide for KeyStone II Devices 2014/03/24

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。