TIDA-010010

産業用ギガビット イーサネットPHY のリファレンス デザイン

TIDA-010010

設計ファイル

概要

PLCアプリケーションには、高速のギガビット イーサネット インターフェイスが必要です。このインターフェイスは、Sitara™ AM5728プロセッサ内のギガビット イーサネットMACペリフェラル ブロックにDP83867IR産業用ギガビット イーサネット物理レイヤ トランシーバを実装したTIのリファレンス デザインを使うことで実現できます。

特長
  • 過酷な産業用環境向けの DP83867IR 産業用ギガビット イーサネット PHY を Sitara™ AM5728 アプリケーション プロセッサに統合
  • 電源コストの削減、RGMII 終端抵抗と PHY クロック ツリーの統合により、ギガビット イーサネット デバイス統合の部品表(BOM)を簡素化
  • MDI 終端抵抗を内蔵することで、BOM の削減、基板面積の削減、レイアウトの単純化を実現できます
  • DP83867IR PHY 内のMII、GMII、RGMII 終端インピーダンスをプログラム可能
  • DP83867IR PHY レジスタ構成例 (ブートストラップ、MDIO ソフトウェア付き)
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDUEF0A.PDF (1316 KB)

リファレンス デザインの概要と検証済みの性能テスト データ

TIDRYA4.ZIP (129 KB)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRYA3.PDF (68 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRYA6.ZIP (7679 KB)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCF54.ZIP (1212 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRYA5.ZIP (555 KB)

PCB 設計レイアウトを生成するための PCB 基板層のプロット ファイル

TIDRYA2.PDF (656 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

マルチチャネル IC (PMIC)

TPS659037ARM Cortex A15 プロセッサ向け、パワー・マネージメント IC (PMIC)

データシート: PDF | HTML
Arm ベースのプロセッサ

AM5728Sitara プロセッサ:デュアル Arm Cortex-A15 とデュアル DSP、マルチメディア

データシート: PDF | HTML
イーサネット PHY

DP83867IR産業用温度範囲、信頼性の高いギガビット イーサネット PHY トランシーバ

データシート: PDF | HTML
AC/DC および DC/DC コンバータ (FET 内蔵)

TPS54531Eco-Mode 搭載、3.5V ~ 28V 入力、5A、570kHz、降圧コンバータ

データシート: PDF | HTML

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* 設計ガイド Industrial Gigabit Ethernet PHY Reference Design (Rev. A) 2021/09/07

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。

ビデオ