TIDA-00429

DevSleep SATA インターフェイス付き eFuse パワー・スイッチ

TIDA-00429

設計ファイル

概要

TPS25940A は、専用の DevSleep インターフェイス端子(DEVSLP)を実装して、デバイスを強制的にローパワー・モードに移行します。DEVSLP ピンには、ホスト・コントローラからアサートされる標準的なハードウェア信号との互換性があります。このピンを "High" にプルアップすると、デバイスはローパワーの DevSleep モードに移行します。このモードでは、TPS25940A による静止時電流の消費は代表値で 95μA に制限されます。TPS25940A の DevSleep 機能が克服する必要のある主要な課題は、デバイスを DeVSleep モードに強制的に移行した場合でもデバイスをアクティブな状態に保ち、出力電圧をアクティブに保つとともに、過電流制限を I(DEVSLP(LIM) に設定することです。また、他のすべての保護機能も引き続きアクティブにし、DevSleep モードであってもシステムの安全性を保証する必要があります。

特長
  • 専用の DevSleep インターフェイス端子(DEVSLP)を実装して、デバイスを強制的にローパワー・モードに移行
  • DevSleep モードの間は静止時電流の消費が 95μA
  • デバイスが DevSleep モードにある間も、出力電圧とその他の保護機能をアクティブなまま維持
  • 外部コントローラと外部回路は不要
出力電圧オプション TIDA-00429.1
Vin(最小)(V) 2.7
Vin(最大)(V) 18
Vout (Nom) (V) 12
Iout(最大)(V) 500
出力電力(W) 6000
絶縁/非絶縁 Non-Isolated
入力タイプ DC
トポロジ Hot Swap
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU792.PDF (301 KB)

効率グラフや試験の前提条件などを含める、このリファレンス デザインに関する試験結果

TIDRD05.PDF (221 KB)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRD04.PDF (62 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDC918.ZIP (207 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRD03.PDF (41 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

eFuse とホット スワップ コントローラ

TPS25940逆電流ブロックおよび DevSleep サポート機能搭載、2.7V ~ 18V、42mΩ、0.6 ~ 5.2A eFuse

データシート: PDF | HTML

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* 試験報告書 TIDA-00429 Test Results 2015/02/20

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。