PMP20850

3.3V / 15A アクティブ クランプ フォワードのリファレンス デザイン

概要

このリファレンス デザインは、二次側に同期整流を備えた 50W アクティブ クランプ フォワード コンバータです。このデザインは、標準的な通信 -36V ~ -72V 入力から 91% を超える効率で、絶縁された 3.3V/15A 出力を出します。PMP20850 は、二次ゲート ドライバを必要としない自己駆動型同期整流器を使用しているため、コストが最小限に抑えられ、効率が向上します。このデバイスにはプログラム可能なデッドタイムも備わっており、設計の効率を最大化するために微調整できます。出力電圧レギュレーションは電流モード制御をベースにしているため、ループ補償が簡素化されます。PMP20850 はカタログ トランスフォーマーを搭載しており、設計における磁気コストを最小限に抑えます。

特長
  • 全入力電圧範囲にわたって 15A 負荷で 90% 以上の効率
  • 自己駆動同期整流器により二次ゲート ドライバが不要になります
  • カタログ トランスは磁気コストを最小限に抑えます
出力電圧オプション PMP20850.1
Vin(最小)(V) -72
Vin(最大)(V) -36
Vout (Nom) (V) 3.3
Iout(最大)(V) 15
出力電力(W) 49.5
絶縁/非絶縁 Isolated
入力タイプ DC
トポロジ Forward- Active Clamp
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDUDA9.PDF (1929 KB)

効率グラフや試験の前提条件などを含める、このリファレンス デザインに関する試験結果

TIDRRF1.PDF (114 KB)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRRF0.PDF (66 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRRF3.ZIP (1154 KB)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCDJ7.ZIP (388 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRRF2.PDF (542 KB)

PCB 設計レイアウトを生成するための PCB 基板層のプロット ファイル

TIDRRE9.PDF (128 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

MOSFET

CSD16414Q55mm x 6mm のシングル SON、2.6mΩ、25V、N チャネル NexFET™ パワー MOSFET

データシート: PDF
シャント電圧リファレンス

TLV431A1% 精度、低電圧、調整可能な高精度シャント レギュレータ

データシート: PDF | HTML
AC/DC と DC/DC の各コントローラ (外部 FET)

UCC2897AP チャネル クランプ FET と OV (過電圧) 保護機能搭載、110V、アクティブ クランプ電流モード PWM コントローラ

データシート: PDF | HTML

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* 試験報告書 PMP20850 Test Results 2017/06/19

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。