PMP20220

Class 4 高効率 PoE フライバック同期コンバータ (5V/3A) のリファレンス デザイン

概要

このリファレンス デザインは、PoE PD コントローラと PWM コントローラを組み合わせた TPS23751 を活用しており、コスト低減とサイズの小型化を実現します。  同期フライバック コンバータは、ワイヤレス アクセス ポイントや IP 電話などの PoE アプリケーションで高い効率を実現します。  PoE PD は補助回路に最大 10W の 1 次側電力を供給することもできます。

特長
  • 高効率 (3A 負荷で 88%)
  • 1500Vrms アイソレータ
  • 補助回路向けのオプションの 10W 1 次側電源
出力電圧オプション PMP20220.1
Vin(最小)(V) 42.5
Vin(最大)(V) 57
Vout (Nom) (V) 5
Iout(最大)(V) 3
出力電力(W) 15
絶縁/非絶縁 Isolated
入力タイプ DC
トポロジ Flyback- Synchronous^POE
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDUDD7.PDF (1041 KB)

効率グラフや試験の前提条件などを含める、このリファレンス デザインに関する試験結果

TIDRRT3A.PDF (162 KB)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRRT2A.PDF (38 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRRT5A.ZIP (879 KB)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCDN0A.ZIP (781 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDCDM9A.ZIP (459 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRRT4A.PDF (755 KB)

PCB 設計レイアウトを生成するための PCB 基板層のプロット ファイル

TIDRRT1A.PDF (207 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

MOSFET

CSD17579Q3A3mm x 3mm の SON 封止、シングル、14.2mΩ、30V、N チャネル NexFET™ パワー MOSFET

データシート: PDF | HTML
電力受電側

TPS23751フライバック DC/DC コントローラ搭載、IEEE 802.3at PoE インターフェイス

データシート: PDF | HTML
シャント電圧リファレンス

TLV431A1% 精度、低電圧、調整可能な高精度シャント レギュレータ

データシート: PDF | HTML

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* 試験報告書 PMP20220 Test Results 2017/07/12

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。