PMP11271

クラス 3、PoE 絶縁型フライバック コンバータ / 降圧 POL コンバータ (5V/1.25A、3.3V/1.075A) のリファレンス デザイン

概要

PMP11271 リファレンス デザインは、IP 電話などのクラス 3 PoE PD アプリケーションに最適です。  TPS23753A 複合 PD コントローラ/PWM コントローラは、両方の機能を 1 つのパッケージにまとめることでコストとサイズを節約しています。  TPS62082 同期降圧コンバータには FET が統合されており、小型で効率的な POL コンバータとなっています。

特長
  • 絶縁型 5V/1.25A 出力
  • 非絶縁型 3.3V/1.075A POL コンバータ
  • 小型、1 x 2 インチ
  • 5.7mm トランス高さ
出力電圧オプション PMP11271.1 PMP11271.2
Vin(最小)(V) 36 4.5
Vin(最大)(V) 57 5.5
Vout (Nom) (V) 5 3.3
Iout(最大)(V) 1.25 1.075
出力電力(W) 6.25 3.5475
絶縁/非絶縁 Isolated Non-Isolated
入力タイプ DC DC
トポロジ POE Buck- Synchronous
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDUDW9.PDF (969 KB)

効率グラフや試験の前提条件などを含める、このリファレンス デザインに関する試験結果

TIDRTT8.PDF (104 KB)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRTT7.PDF (107 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRTU0.ZIP (786 KB)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCE29.ZIP (367 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDCE30.ZIP (788 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRTT9.PDF (790 KB)

PCB 設計レイアウトを生成するための PCB 基板層のプロット ファイル

TIDRTT6.PDF (216 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

AC/DC および DC/DC コンバータ (FET 内蔵)

TPS620821.2A、高効率、降圧コンバータ、2 x 2mm SON パッケージ.3.3Vout (最小)

データシート: PDF | HTML
電力受電側

TPS23753A強化済み ESD ライドスルー機能搭載、IEEE 802.3-2005 PoE インターフェイスと絶縁コンバータ・コントローラ

データシート: PDF
MOSFET

CSD17579Q3A3mm x 3mm の SON 封止、シングル、14.2mΩ、30V、N チャネル NexFET™ パワー MOSFET

データシート: PDF | HTML
シャント電圧リファレンス

TLV431A1% 精度、低電圧、調整可能な高精度シャント レギュレータ

データシート: PDF | HTML

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* 試験報告書 PMP11271 Test Results 2017/11/30

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。