TIDEP0074

适用于 IEC61850 GOOSE 转发的包处理引擎参考设计

TIDEP0074

设计文件

概述

TIDEP0074 参考设计演示了基于 AM572x 的 M4 核心中实现的数据包交换和过滤逻辑,该逻辑根据从 PRU-ICSS 接收的 GOOSE 数据包的 Ethertype、MAC 地址和应用 ID (APPID) 来实现。数据包经过过滤并路由至目标地址,以便将变电站通信标准 IEC 61580 中定义的时间关键事件在专用核心中进行处理。该设计还展示了 AM572x 的 ARM Cortex™-A15、Cortex™-M4 和 DSP C66x™ 内核之间的多核通信,其中 Linux 在 A15 上运行,TI-RTOS 在 M4 和 DSP 内核上运行。

特性
  • 在 AM572x 的 ARM Cortex-M4 内核上实现的以太网数据包交换逻辑和 IEC61850 GOOSE 过滤算法,以判定数据包应路由至 A15 或在 M4 中进一步处理。
  • 在 A15(运行 Linux)以及 M4 和 DSP(运行 TI-RTOS)之间通过 messageQ 实现处理器间通信 (IPC)
  • PRU-ICSS 固件通过 M4 加载和引导以实现以太网数据包传输
  • TIDEP0074 参考设计在 TMDXIDK5728 板上经过了测试,包括文档、软件、演示应用和硬件设计文件。
下载 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和产品

设计文件

下载现成的系统文件,加快您的设计过程。

TIDUBO1.PDF (1370 KB)

参考设计概述和经过验证的性能测试数据

TIDRLH6.ZIP (606 KB)

元件放置方式设计布局的详细原理图

TIDRLH5.ZIP (32 KB)

设计元件、引用标识符和制造商/器件型号的完整列表

TIDRLH7A.PDF (6325 KB)

IC 元件的 3D 模型和 2D 图纸使用的文件

TIDCC42A.ZIP (1496 KB)

包含设计 PCB 物理板层信息的设计文件

TIDRLH4.ZIP (1453 KB)

设计布局和元件的详细原理图

产品

在设计中包括 TI 产品和可能的替代产品。

基于 Arm 的处理器

AM5726Sitara 处理器:双核 Arm Cortex-A15 和双核 DSP

数据表: PDF | HTML
多通道 IC (PMIC)

TPS659037适用于 ARM Cortex A15 处理器的电源管理 IC (PMIC)

数据表: PDF | HTML
时钟发生器

CDCE913具有 2.5V 或 3.3V LVCMOS 输出的可编程 1-PLL VCXO 时钟合成器

数据表: PDF | HTML
基于 Arm 的处理器

AM5716Sitara 处理器: Arm Cortex-A15 和 DSP

数据表: PDF | HTML
基于 Arm 的处理器

AM5728Sitara 处理器:双核 Arm Cortex-A15 和双核 DSP、多媒体

数据表: PDF | HTML
基于 Arm 的处理器

AM5718Sitara 处理器: Arm Cortex-A15 和 DSP、多媒体

数据表: PDF | HTML
RS-485 和 RS-422 收发器

SN65HVD78具有 IEC ESD 保护功能和 50Mbps 的 3.3V 半双工 RS-485

数据表: PDF | HTML
同相缓冲器和驱动器

SN74LVC1G07具有漏极开路输出的单通道 1.65V 至 5.5V 缓冲器

数据表: PDF | HTML
以太网 PHY

TLK105L具有工业级温度范围的单端口 10/100Mbps 以太网物理层收发器

数据表: PDF | HTML

技术文档

star
= TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 1
类型 标题 下载最新的英语版本 日期
* 设计指南 Packet Processing Engine for IEC61850 GOOSE Forwarding Design Guide 2016-4-1

支持和培训

可获得 TI 工程师技术支持的 TI E2E™ 论坛

查看全部论坛主题 查看英文版全部论坛主题

所有内容均由 TI 和社区贡献者按“原样”提供,并不构成 TI 规范。请参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持