TIDA-00078

具有 I/Q 校正的直接降压转换系统

TIDA-00078

设计文件

概述

TSW6011EVM 的现场可编程门阵列 (FPGA) 中实施的 I/Q 校正块可帮助用户在无线系统中采用直接降压转换接收器架构。I/Q 校正块包含一个单头盲算法,该算法可以校正零中频接收器系统中与频率无关的 I/Q 不平衡。除了 I/Q 校正块,FPGA 还包括一个数字增益块、一个数字功率测量块、两个内插块、一个 I/Q 偏移校正块和一个正交混频块。

特性
  1. 带有自动 IQ 校正的直接降压转换接收器信号链
  2. 包括用于实现直接转换至基带的 TRF371125 IQ 解调器
  3. 用于捕获接收信号进行 IQ 处理的 ADS5282
  4. Altera Cyclone III FPGA 上提供的自动盲 IQ 校正 IP 示例
下载 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和产品

设计文件

下载现成的系统文件,加快您的设计过程。

SLWU085.PDF (2312 KB)

参考设计概述和经过验证的性能测试数据

TIDR728.ZIP (2213 KB)

元件放置方式设计布局的详细原理图

TIDR727.PDF (68 KB)

设计元件、引用标识符和制造商/器件型号的完整列表

SLWR040.PDF (350 KB)

设计布局和元件的详细原理图

产品

在设计中包括 TI 产品和可能的替代产品。

IQ 解调器

TRF3711250.7GHz 至 4.0GHz 宽带宽集成式直接降频转换接收器

数据表: PDF
线性和低压降 (LDO) 稳压器

TPS767具有使能和复位延迟功能的 1A、10V、低压降稳压器

数据表: PDF | HTML
AC/DC 和 DC/DC 转换器(集成 FET)

TPS546103V 至 6V 输入、6A 同步降压转换器

数据表: PDF | HTML
高速 DAC (> 10MSPS)

DAC5672双通道、14 位、275MSPS 数模转换器 (DAC)

数据表: PDF
高速 ADC (≥10 MSPS)

ADS5282八通道、12 位、65MSPS 模数转换器 (ADC)

数据表: PDF
线性和低压降 (LDO) 稳压器

TPS760具有使能功能的 50mA、16V、低压降稳压器

数据表: PDF
时钟发生器

CDCE62005具有集成双通道 VCO 的 5/10 路输出时钟发生器/抖动消除器

数据表: PDF | HTML

技术文档

star
= TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 1
类型 标题 下载最新的英语版本 日期
* 设计指南 Direct Down-Conversion System With I/Q Correction (TIDA-00078 CerTIfied Design) 2013-7-23

支持和培训

可获得 TI 工程师技术支持的 TI E2E™ 论坛

查看全部论坛主题 查看英文版全部论坛主题

所有内容均由 TI 和社区贡献者按“原样”提供,并不构成 TI 规范。请参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持