

# TPSI3050M 10V ゲート ドライブとバイアス電源内蔵、拡張温度範囲対応、強化絶縁型スイッチ ドライバ

## 1 特長

- 絶縁型二次電源は不要
- 外部パワートランジスタまたは SCR を駆動
- 5kV<sub>RMS</sub> 強化基本絶縁
- 1.5/2.5A ピークのソースおよびシンク電流の 10V ゲート ドライブ
- 外部補助回路に対して最大 50mW の電力を供給
- AC または DC スイッチングをサポート
- 2 線式または 3 線式モードをサポート
- 7 レベルの電力伝送、抵抗が選択可能
- 機能安全対応**
  - 機能安全システムの設計に役立つ資料を利用可能
- 周囲温度範囲:-55°C ~125°C
- 安全関連認証
  - 予定:DIN EN IEC 60747-17 (VDE 0884-17) に準拠した強化絶縁耐圧:7071V<sub>PK</sub>
  - 予定:UL 1577 に準拠した絶縁耐圧:5kV<sub>RMS</sub> (1 分間)

## 2 アプリケーション

- ソリッドステートリレー (SSR)
- 航空
- バッテリマネージメントシステム
- ハイブリッド車、電気自動車、パワートレインシステム
- ビルオートメーション
- ファクトリオートメーション / 制御

## 3 概要

TPSI3050M は、統合型の絶縁スイッチ ドライバで、外部パワースイッチと組み合わせることにより、完全な絶縁型ソリッドステートリレー (SSR) を形成します。公称ゲート駆動電圧 10V で、1.5/3.0A ピークのソースおよびシンク電流という性能を備えているため、さまざまな外部パワースイッチを選択して、幅広いアプリケーションに対応できます。TPSI3050M は、1 次側から供給された電源によって独自の 2 次バイアス電源を生成するので、絶縁型の 2 次側電源バイアスは不要です。さらに、TPSI3050M は、各種のアプリケーションのニーズに対応する外部のサポート回路に電力を供給することもできます。

TPSI3050M は、必要な入力ピンの数によって 2 つの動作モードをサポートしています。2 線式モードは、通常は機械式リレーの駆動に使用され、スイッチの制御に必要なピンは 2 本のみで、6.5V ~ 48V の幅広い電圧範囲で動作できます。3 線式モードでは、3V ~ 5.5V の主電源が外部から供給され、スイッチは個別のイネーブルによって制御されます。

2 次側は、10V の安定化されたフローティング電源レールを提供し、2 次側バイアス電源を必要とせずに各種パワースイッチを駆動します。このアプリケーションは、DC アプリケーション用のシングルパワー スイッチ、または AC アプリケーション用のデュアルバックツーバックパワー スイッチ、および各種 SCR を駆動できます。TPSI3050M の内蔵絶縁保護は、非常に堅牢で、従来の機械式リレー やフォトカプラに比べて高信頼性、低消費電力で、温度範囲が広くなっています。

TPSI3050M の電力伝送は、PXFR ピンと VSSP の間の外付け抵抗を使って、7 つの電力レベル設定のいずれかを選択することにより調整できます。この操作により、アプリケーションのニーズに応じて、2 次側の供給電力と消費電力とのトレードオフが可能になります。

### パッケージ情報

| 部品番号      | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup> |
|-----------|----------------------|--------------------------|
| TPSI3050M | DWZ (SOIC, 8)        | 11.50mm × 5.85mm         |

- (1) 利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。  
 (2) パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。



TPSI3050M の概略回路図



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

## 目次

|               |    |                        |    |
|---------------|----|------------------------|----|
| 1 特長          | 1  | 7 詳細説明                 | 17 |
| 2 アプリケーション    | 1  | 7.1 概要                 | 17 |
| 3 概要          | 1  | 7.2 機能ブロック図            | 17 |
| 4 ピン構成および機能   | 3  | 7.3 機能説明               | 17 |
| 5 仕様          | 4  | 7.4 デバイスの機能モード         | 24 |
| 5.1 絶対最大定格    | 4  | 8 アプリケーションと実装          | 25 |
| 5.2 ESD 定格    | 4  | 8.1 アプリケーション情報         | 25 |
| 5.3 推奨動作条件    | 4  | 8.2 代表的なアプリケーション       | 25 |
| 5.4 熱に関する情報   | 5  | 8.3 電源に関する推奨事項         | 33 |
| 5.5 電力定格      | 5  | 8.4 レイアウト              | 33 |
| 5.6 絶縁仕様      | 5  | 9 デバイスおよびドキュメントのサポート   | 36 |
| 5.7 安全関連認証    | 6  | 9.1 ドキュメントの更新通知を受け取る方法 | 36 |
| 5.8 安全限界値     | 6  | 9.2 サポート・リソース          | 36 |
| 5.9 電気的特性     | 7  | 9.3 商標                 | 36 |
| 5.10 スイッチング特性 | 10 | 9.4 静電気放電に関する注意事項      | 36 |
| 5.11 絶縁特性曲線   | 12 | 9.5 用語集                | 36 |
| 5.12 代表的特性    | 13 | 10 改訂履歴                | 36 |
| 6 パラメータ測定情報   | 16 | 11 メカニカル、パッケージ、および注文情報 | 36 |

## 4 ピン構成および機能



図 4-1. TPSI3050M DWZ パッケージ、8 ピン SOIC (上面図)

表 4-1. ピンの機能

| ピン |      | I/O | 種類 (1) | 説明                                                                                                                                                                                                                    |
|----|------|-----|--------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 番号 | 名称   |     |        |                                                                                                                                                                                                                       |
| 1  | EN   | I   | —      | アクティブ High ドライバ イネーブル                                                                                                                                                                                                 |
| 2  | PXFR | I   | —      | 電力伝送は、PXFR ピンと VSSP の間の外付け抵抗を使って、7 つの電力レベル設定のいずれかを選択することにより調整できます。3 線式モードでは、選択した抵抗設定によりパワー コンバータのデューティ サイクルが設定され (表 7-1 を参照)、同様に伝送される電力量が設定されます。2 線式モードでは、選択した抵抗設定により EN ピンの電流制限が調整され (表 7-2 を参照)、同様に伝送される電力量が調整されます。 |
| 3  | VDDP | —   | P      | 1 次側の電源                                                                                                                                                                                                               |
| 4  | VSSP | —   | GND    | 1 次側のグランド電源                                                                                                                                                                                                           |
| 5  | VSSS | —   | GND    | 2 次側のグランド電源                                                                                                                                                                                                           |
| 6  | VDDM | —   | P      | 中電圧の生成                                                                                                                                                                                                                |
| 7  | VDDH | —   | P      | 高電圧の生成                                                                                                                                                                                                                |
| 8  | VDRV | O   | —      | アクティブ High ドライバ出力                                                                                                                                                                                                     |

(1) P = 電源、GND = グランド、NC = 未接続

## 5 仕様

### 5.1 絶対最大定格

自由気流での動作温度範囲内 (特に記述のない限り) <sup>(1)</sup>

| パラメータ <sup>(1)</sup>  |             | 最小値  | 最大値 | 単位 |
|-----------------------|-------------|------|-----|----|
| 1 次側電源 <sup>(2)</sup> | VDDP        | -0.3 | 6   | V  |
|                       | EN          | -0.3 | 60  | V  |
|                       | PXFR        | -0.3 | 60  | V  |
| 2 次側電源 <sup>(3)</sup> | VDRV        | -0.3 | 12  | V  |
|                       | VDDH        | -0.3 | 12  | V  |
|                       | VDDM        | -0.3 | 6   | V  |
|                       | VDDH – VDDM | -0.3 | 6   | V  |
| 接合部温度、 $T_J$          |             | -55  | 150 | °C |
| 保管温度、 $T_{stg}$       |             | -65  | 150 | °C |

- (1) 「絶対最大定格」の範囲外の動作は、デバイスの永続的な損傷の原因となる可能性があります。「絶対最大定格」は、これらの条件において、または「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを意味するものではありません。「絶対最大定格」の範囲内であっても「推奨動作条件」の範囲外で使用すると、デバイスが完全に機能しない可能性があり、デバイスの信頼性、機能、性能に影響を及ぼし、デバイスの寿命を縮める可能性があります。
- (2) すべての電圧値は、VSSP を基準としたものです。
- (3) すべての電圧値は、VSSS を基準としたものです。

### 5.2 ESD 定格

|             |      |                                                           |                      | 値          | 単位 |
|-------------|------|-----------------------------------------------------------|----------------------|------------|----|
| $V_{(ESD)}$ | 静電放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 準拠 <sup>(1)</sup>      |                      | $\pm 2000$ | V  |
|             |      | デバイス帶電モデル (CDM)、ANSI/ESDA/JEDEC JS-002 に準拠 <sup>(2)</sup> | コーナー ピン (1, 4, 5, 8) | $\pm 750$  |    |
|             |      |                                                           | その他のピン               | $\pm 500$  |    |

- (1) JEDEC のドキュメント JEP155 に、500V HBM では標準の ESD 管理プロセスで安全な製造が可能であるだと規定されています。必要な予防措置がとられていれば 500V HBM 未満でも製造可能です。
- (2) JEDEC のドキュメント JEP157 に、250V CDM では標準の ESD 管理プロセスで安全な製造が可能であるだと規定されています。必要な予防措置がとられていれば 250V CDM 未満でも製造可能です。

### 5.3 推奨動作条件

自由気流での動作温度範囲内 (特に記述のない限り)

|                            |                                                | 最小値   | 公称値  | 最大値  | 単位      |
|----------------------------|------------------------------------------------|-------|------|------|---------|
| VDDP                       |                                                | 3.0   | 5.5  | 5.5  | V       |
| EN                         | 2 線式モードでイネーブル <sup>(1)</sup>                   | 0     | 48.0 | 48.0 | V       |
|                            | 3 線式モードでイネーブル <sup>(1)</sup>                   | 0     | 5.5  | 5.5  | V       |
| PXFR                       |                                                | 0     | 5.5  | 5.5  | V       |
| $C_{VDDP}$                 | VDDP および VSSP のデカッピング容量、2 線式モード <sup>(3)</sup> | 220   | 330  | 330  | nF      |
|                            | VDDP および VSSP のデカッピング容量、3 線式モード <sup>(3)</sup> | 0.22  | 20   | 20   | $\mu F$ |
| $C_{DIV1}$ <sup>(2)</sup>  | VDDH と VDDM の間のデカッピング容量 <sup>(3)</sup>         | 0.003 | 40   | 40   | $\mu F$ |
| $C_{DIV2}$ <sup>(2)</sup>  | VDDM と VSSS の間のデカッピング容量 <sup>(3)</sup>         | 0.003 | 40   | 40   | $\mu F$ |
| $T_A$                      | 動作時周囲温度                                        | -55   | 125  | 125  | °C      |
| $T_J$                      | 動作時接合部温度                                       | -55   | 150  | 150  | °C      |
| $ \Delta V_{EN}/\Delta t $ | EN の立ち上がりおよび立ち下がりレート、2 線式モード。                  | 65    |      |      | V/ms    |

- (1) すべての電圧値は、VSSP を基準としたものです。
- (2)  $C_{DIV2} \geq C_{DIV1}$ 。 $C_{DIV1}$  と  $C_{DIV2}$  は同じタイプおよび許容誤差にする必要があります。

(3) 容量値はすべて絶対値です。必要に応じてディレーティングを適用する必要があります。

## 5.4 热に関する情報

| 热評価基準 <sup>(1)</sup>        |                   | TPSI3050M  | 単位   |
|-----------------------------|-------------------|------------|------|
|                             |                   | DWZ (SOIC) |      |
|                             |                   | 8 ピン       |      |
| $R_{\Theta JA}$             | 接合部から周囲への熱抵抗      | 89.3       | °C/W |
| $R_{\Theta JC(\text{top})}$ | 接合部からケース(上面)への熱抵抗 | 40.3       | °C/W |
| $R_{\Theta JB}$             | 接合部から基板への熱抵抗      | 45.2       | °C/W |
| $\Psi_{JT}$                 | 接合部から上面への特性パラメータ  | 10.3       | °C/W |
| $\Psi_{JB}$                 | 接合部から基板への特性パラメータ  | 44.4       | °C/W |

(1) 従来および最新の熱評価基準の詳細については、『半導体およびICパッケージの熱評価基準』アプリケーションレポートを参照してください。

## 5.5 電力定格

| パラメータ |              | テスト条件                                                                                                                                                            | 最小値 | 標準値 | 最大値 | 単位 |
|-------|--------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|-----|-----|----|
| $P_D$ | 最大消費電力、VDDP。 | $V_{VDDP} = 5V$ 、<br>$R_{PXFR} = 20k\Omega$ 、3線式モード、<br>$C_{VDRV} = 100pF$ 、<br>$C_{DIV1} = C_{DIV2} = 100nF$ 、<br>$f_{EN} = 1KHz$ 方形波、 $V_{EN} = 5V$ ピーク ツーピーク。 |     | 250 |     | mW |
|       | 最大消費電力、EN。   | $R_{PXFR} = 20k\Omega$ 、2線式モード、<br>$C_{VDRV} = 100pF$ 、<br>$C_{DIV1} = C_{DIV2} = 100nF$ 、<br>$f_{EN} = 1KHz$ 方形波、 $V_{EN} = 48V$ ピーク ツーピーク。                     |     | 350 |     | mW |

## 5.6 絶縁仕様

| パラメータ                                    |                          | テスト条件                                                   | 仕様         | 単位        |
|------------------------------------------|--------------------------|---------------------------------------------------------|------------|-----------|
| <b>一般</b>                                |                          |                                                         |            |           |
| CLR                                      | 外部空間距離 <sup>(1)</sup>    | 空気を介した最短のピン間距離                                          | $\geq 8.5$ | mm        |
| CPG                                      | 外部沿面距離 <sup>(1)</sup>    | パッケージ表面に沿った最短のピン間距離                                     | $\geq 8.5$ | mm        |
| DTI                                      | 絶縁物を介した距離                | 最小内部ギャップ(内部空間距離)                                        | $\geq 120$ | μm        |
| CTI                                      | 比較トラッキングインデックス           | DIN EN 60112 (VDE 0303-11)、IEC 60112                    | $\geq 600$ | V         |
|                                          | 材料グループ                   | IEC 60664-1 に準拠                                         | I          |           |
|                                          | IEC 60664-1 に準拠した過電圧カテゴリ | 定格商用電源 $V_{RMS}$ が 600V 以下                              | I-IV       |           |
|                                          |                          | 定格商用電源 $V_{RMS}$ が 1000V 以下                             | I-III      |           |
| <b>DIN EN IEC 60747-17 (VDE 0884-17)</b> |                          |                                                         |            |           |
| $V_{IORM}$                               | 最大反復ピーク絶縁電圧              | AC 電圧(バイポーラ)                                            | 1414       | $V_{PK}$  |
| $V_{IOWM}$                               | 最大絶縁動作電圧                 | AC 電圧(正弦波)                                              | 1000       | $V_{RMS}$ |
|                                          |                          | DC 電圧                                                   | 1414       | $V_{DC}$  |
| $V_{IOTM}$                               | 最大過渡絶縁電圧                 | $V_{TEST} = V_{IOTM}$ 、 $t = 60s$ (認定試験)                | 7070       | $V_{PK}$  |
|                                          |                          | $V_{TEST} = 1.2 \times V_{IOTM}$ 、 $t = 1s$ (100% 製造試験) | 8484       | $V_{PK}$  |
| $V_{IMP}$                                | 最大インパルス電圧 <sup>(2)</sup> | 気中でテスト、IEC 62638-1 に準拠した 1.2/50μs の波形                   | 9230       | $V_{PK}$  |
| $V_{IOSM}$                               | 最大サージ絶縁電圧 <sup>(3)</sup> | 油中でテスト(認定試験)、IEC 62638-1 に準拠した 1.2/50μs の波形             | 12000      | $V_{PK}$  |

## 5.6 絶縁仕様 (続き)

| パラメータ            |                                | テスト条件                                                                                                                                                                 | 仕様                                          | 単位               |
|------------------|--------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------|------------------|
| q <sub>pd</sub>  | 見掛けの電荷 <sup>(4)</sup>          | 方法 a: I/O 安全テスト サブグループ 2/3 の後、<br>$V_{ini} = V_{IOTM}$ 、 $t_{ini} = 60s$ 、<br>$V_{pd(m)} = 1.2 \times V_{IORM}$ 、 $t_m = 10s$ 。                                       | ≤ 5                                         | pC               |
|                  |                                | 方法 a: 環境テスト サブグループ 1 の後、<br>$V_{ini} = V_{IOTM}$ 、 $t_{ini} = 60s$ 、<br>$V_{pd(m)} = 1.6 \times V_{IORM}$ 、 $t_m = 10s$ 。                                             | ≤ 5                                         |                  |
|                  |                                | 方法 b1: ルーチン テスト (100% 製造試験) および<br>事前条件設定 (タイプ テスト) で、 $V_{ini} = V_{IOTM}$ 、 $t_{ini} = 1s$ 、<br>$V_{pd(m)} = 1.875 \times V_{IORM}$ 、 $t_m = 1s$ 。                  | ≤ 5                                         |                  |
| C <sub>IO</sub>  | 絶縁バリア容量、入力から出力へ <sup>(5)</sup> |                                                                                                                                                                       | V <sub>IO</sub> = 0.4 × sin (2πft)、f = 1MHz | 3 pF             |
| R <sub>IO</sub>  | 絶縁抵抗、入力から出力へ <sup>(5)</sup>    | V <sub>IO</sub> = 500V、T <sub>A</sub> = 25°C                                                                                                                          | > 10 <sup>12</sup>                          | Ω                |
|                  |                                | V <sub>IO</sub> = 500V (100°C ≤ T <sub>A</sub> ≤ 125°C 時)                                                                                                             | > 10 <sup>11</sup>                          |                  |
|                  |                                | V <sub>IO</sub> = 500V (T <sub>S</sub> = 150°C 時)                                                                                                                     | > 10 <sup>9</sup>                           |                  |
|                  | 汚染度                            |                                                                                                                                                                       | 2                                           |                  |
|                  | 耐候性カテゴリ                        |                                                                                                                                                                       | 40/125/21                                   |                  |
| <b>UL 1577</b>   |                                |                                                                                                                                                                       |                                             |                  |
| V <sub>ISO</sub> | 絶縁耐圧                           | V <sub>TEST</sub> = V <sub>ISO</sub> = 5000V <sub>RMS</sub> 、t = 60s (認定試験)、<br>V <sub>TEST</sub> = 1.2 × V <sub>ISO</sub> = 6000V <sub>RMS</sub> 、t = 1s (100% 製造試験) | 5000                                        | V <sub>RMS</sub> |

- (1) 沿面距離および空間距離の要件は、アプリケーション個別の機器絶縁規格に従って適用する必要があります。沿面距離および空間距離を維持するために、プリント基板上でアイソレータの取り付けパッドによってこの距離が短くならないように注意して基板を設計する必要があります。場合によっては、プリント基板上の沿面距離と空間距離が等しくなります。プリント基板上に溝やリブを設けるという技法を使用して、これらの仕様値を大きくすることができます。
- (2) テストは、パッケージの固有サージ耐性を判定するため、気中で実行されます。
- (3) テストは、絶縁バリアの固有サージ耐性を判定するため、油中で実行されます。
- (4) 見掛けの放電電荷とは、部分放電 (pd) により発生する放電です。
- (5) 絶縁バリアのそれぞれの側にあるすべてのピンを互いに接続して、2 つの端子を持つデバイスを構成します。

## 5.7 安全関連認証

| VDE                                                                                                   | UL                           |
|-------------------------------------------------------------------------------------------------------|------------------------------|
| DIN EN IEC 60747-17 (VDE 0884-17) による認証                                                               | UL 1577 部品認定プログラムの認定         |
| 強化絶縁。最大過渡絶縁電圧: 7071V <sub>PK</sub> 。最大反復ピーク絶縁電圧: 1414V <sub>PK</sub> 。最大サージ絶縁電圧: 12000V <sub>PK</sub> | シングル保護: 5000V <sub>RMS</sub> |
| 認証書番号: 予定                                                                                             | ファイル番号: 予定                   |

## 5.8 安全限界値

| パラメータ <sup>(1) (2)</sup> |                 | テスト条件                                                                                                              | 最小値 | 標準値 | 最大値 | 単位 |
|--------------------------|-----------------|--------------------------------------------------------------------------------------------------------------------|-----|-----|-----|----|
| I <sub>S</sub>           | 安全入力、出力、または電源電流 | R <sub>θJA</sub> = 89.3°C/W、V <sub>VDDP</sub> = 5.5V、<br>T <sub>J</sub> = 150°C、T <sub>A</sub> = 25°C、<br>3 線式モード。 |     |     | 254 | mA |
|                          |                 | R <sub>θJA</sub> = 89.3°C/W、V <sub>EN</sub> = 24V、<br>T <sub>J</sub> = 150°C、T <sub>A</sub> = 25°C、<br>2 線式モード。    |     |     | 58  |    |
|                          |                 | R <sub>θJA</sub> = 89.3°C/W、V <sub>EN</sub> = 48V、<br>T <sub>J</sub> = 150°C、T <sub>A</sub> = 25°C、<br>2 線式モード。    |     |     | 29  |    |

## 5.8 安全限界値 (続き)

| パラメータ <sup>(1) (2)</sup> |                 | テスト条件                                                                                                         | 最小値 | 標準値 | 最大値 | 単位 |
|--------------------------|-----------------|---------------------------------------------------------------------------------------------------------------|-----|-----|-----|----|
| $P_S$                    | 安全入力、出力、または合計電力 | $R_{\theta JA} = 89.3^{\circ}\text{C}/\text{W}$ 、<br>$T_J = 150^{\circ}\text{C}$ 、 $T_A = 25^{\circ}\text{C}$ |     |     | 1.4 | W  |
| $T_S$                    | 最高安全温度          |                                                                                                               |     |     | 150 | °C |

- (1) 安全限界値の目的は、入力または出力回路の故障による絶縁バリアの損傷の可能性を最小限に抑えることです。I/O 回路の故障により、グランドあるいは電源との抵抗が低くなることがあります。電流制限がないと、チップがオーバーヒートして絶縁バリアが破壊されるほどの大電力が消費され、ひいてはシステムの 2 次故障に到る可能性があります。
- (2) 安全限界は、データシートで規定されている最大接合部温度です。接合部の温度は、アプリケーション ハードウェアに搭載されているデバイスの消費電力、および接合部から空気への熱抵抗により決定されます。「[熱に関する情報](#)」の表で前提とされている接合部から空気への熱抵抗は、リード付き表面実装パッケージ向けの High-K テスト基板に実装されたデバイスの数値です。電力は、推奨最大入力電圧と電流との積です。この場合の接合部温度は、接合部から空気への熱抵抗と電力との積に周囲温度を加えたものです。

## 5.9 電気的特性

自由空気での動作温度範囲内 (特に記述のない限り)。 $T_A = 25^{\circ}\text{C}$ 時の標準値  $C_{VDDP} = 220\text{nF}$ 、 $C_{DIV1} = C_{DIV2} = 3.3\text{nF}$ 、 $C_{VDRV} = 100\text{pF}$ 、 $R_{PXFR} = 7.32\text{k}\Omega \pm 1\%$

| パラメータ               | テスト条件                          | 最小値                                                            | 標準値  | 最大値  | 単位   |    |
|---------------------|--------------------------------|----------------------------------------------------------------|------|------|------|----|
| <b>コモン</b>          |                                |                                                                |      |      |      |    |
| $V_{VDDP\_UV\_R}$   | $V_{DDP}$ 低電圧スレッショルド立ち上がり      | $V_{DDP}$ 立ち上がり                                                | 2.50 | 2.70 | 2.90 | V  |
| $V_{VDDP\_UV\_F}$   | $V_{DDP}$ 低電圧スレッショルド立ち下がり      | $V_{DDP}$ 立ち下がり                                                | 2.35 | 2.55 | 2.75 | V  |
| $V_{VDDP\_UV\_HYS}$ | $V_{DDP}$ 低電圧スレッショルド ヒステリシス    |                                                                |      | 75   |      | mV |
| TSD                 | 熱シャットダウン                       |                                                                |      | 173  |      | °C |
| TSDH                | 熱シャットダウン ヒステリシス                |                                                                |      | 32   |      | °C |
| $V_{VDDH\_UV\_R}$   | $V_{DDH}$ 低電圧スレッショルド立ち上がり      | $V_{DDH}$ 立ち上がり。                                               | 8.3  | 8.6  | 9.0  | V  |
| $V_{VDDH\_UV\_F}$   | $V_{DDH}$ 低電圧スレッショルド立ち下がり      | $V_{DDH}$ 立ち下がり。                                               | 6.3  | 6.6  | 6.9  | V  |
| $V_{VDDH\_UV\_HYS}$ | $V_{DDH}$ 低電圧スレッショルド ヒステリシス    |                                                                |      | 2    |      | V  |
| $I_{Q\_VDDH}$       | $V_{DDH}$ 電源の内部静止電流。           |                                                                |      | 36   |      | μA |
| $R_{DSON\_VDRV}$    | Low 状態でのドライバのオン抵抗              | $V_{VDDH} = 10\text{V}$ を強制、<br>$I_{VDRV} = 50\text{mA}$ をシンク。 |      | 1.7  |      | Ω  |
|                     | High 状態でのドライバのオン抵抗             | $V_{VDDH} = 10\text{V}$ を強制、<br>$I_{VDRV} = 50\text{mA}$ をソース。 |      | 2.5  |      | Ω  |
| $I_{VDRV\_PEAK}$    | 立ち上がり時の $VDRV$ ピーク出力電流         | 定常状態の $V_{VDDH}$ で、<br>EN を Low から High に遷移させ、<br>ピーク電流を測定。    |      | 1.5  |      | A  |
|                     | 立ち下がり時の $VDRV$ ピーク出力電流         | 定常状態の $V_{VDDH}$ で、<br>EN を High から Low に遷移させ、<br>ピーク電流を測定。    |      | 3    |      | A  |
| CMTI                | 同相過渡耐性                         | $ V_{CML}  = 1000\text{V}$                                     | 100  |      | V/ns |    |
| <b>2 線式モード</b>      |                                |                                                                |      |      |      |    |
| $V_{IH\_EN}$        | 有効なロジック High として検出される EN の最小電圧 |                                                                | 6.5  |      | V    |    |
| $V_{IL\_EN}$        | 有効なロジック Low として検出される EN の最大電圧  |                                                                |      | 2.0  | V    |    |
| $I_{EN\_START}$     | スタートアップ時に電流をイネーブル              | $EN = 0\text{V} \rightarrow 6.5\text{V}$                       | 27   |      | mA   |    |

## 5.9 電気的特性 (続き)

自由空気での動作温度範囲内 (特に記述のない限り)。 $T_A = 25^\circ\text{C}$ 時の標準値  $C_{VDDP} = 220\text{nF}$ 、 $C_{DIV1} = C_{DIV2} = 3.3\text{nF}$ 、 $C_{VDRV} = 100\text{pF}$ 、 $R_{PXFR} = 7.32\text{k}\Omega \pm 1\%$

| パラメータ              |                        | テスト条件                                                                                                                                                                                                                     | 最小値 | 標準値  | 最大値 | 単位 |
|--------------------|------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|------|-----|----|
| $I_{EN}$           | 電流定常状態をイネーブル           | $EN = 6.5\text{V}$ 、<br>$R_{PXFR} = 7.32\text{k}\Omega$ 、<br>$R_{PXFR} \geq 100\text{k}\Omega$ または $R_{PXFR} \leq 1\text{k}\Omega$ 、<br>$V_{VDDH}$ は定常状態。                                                                 |     | 1.9  |     | mA |
|                    |                        | $EN = 6.5\text{V}$ 、<br>$R_{PXFR} = 20\text{k}\Omega$ 、<br>$V_{VDDH}$ は定常状態。                                                                                                                                              |     | 6.8  |     | mA |
| $V_{VDDP\_RIPPLE}$ | VDDP 出力電圧リップル          | $EN = 6.5\text{V}$ 、 $V_{VDDH}$ は定常状態。                                                                                                                                                                                    | 600 |      |     | mV |
| $V_{VDDH}$         | VDDH 出力電圧              | $EN = 6.5\text{V}$ 、<br>$V_{VDDH}$ は定常状態。                                                                                                                                                                                 | 9.4 | 10.2 | 11  | V  |
| $V_{VDRV\_H}$      | VDRV 出力電圧が High に駆動される | $EN = 6.5\text{V}$ 、<br>$V_{VDDH}$ は定常状態、<br>DC 負荷なし。                                                                                                                                                                     | 9.4 | 10.2 | 11  | V  |
| $V_{VDRV\_L}$      | VDRV 出力電圧が Low に駆動される  | $EN = 6.5\text{V} \rightarrow 0\text{V}$ 、<br>$V_{VDDH}$ は定常状態、<br>10mA の負荷をシンク。                                                                                                                                          |     | 0.1  |     | V  |
| $V_{VDDM\_IAUX}$   | 外部電流ソース時の平均 VDDM 電圧    | $EN = 6.5\text{V}$ 、定常状態。<br>$R_{PXFR} = 7.32\text{k}\Omega$ 、<br>$R_{PXFR} \geq 100\text{k}\Omega$ または $R_{PXFR} \leq 1\text{k}\Omega$ 、<br>$C_{DIV1} = C_{DIV2} = 220\text{nF}$ 、<br>0.4mA を VDDM からソース、<br>VDDM 電圧を測定。 | 4.6 | 5.5  |     | V  |
|                    |                        | $EN = 6.5\text{V}$ 、定常状態。<br>$R_{PXFR} = 20\text{k}\Omega$ 、<br>$C_{DIV1} = C_{DIV2} = 220\text{nF}$ 、<br>1.7mA を VDDM からソース、<br>VDDM 電圧を測定。                                                                              | 4.6 | 5.5  |     | V  |

### 3 線式モード

|              |                                                                     |                          |      |      |   |
|--------------|---------------------------------------------------------------------|--------------------------|------|------|---|
| $V_{IH\_EN}$ | 有効なロジック High として検出される EN の最小電圧。 $V_{IH(min)} = 0.7 \times V_{VDDP}$ | $V_{VDDP} = 3\text{V}$   | 2.1  |      | V |
|              |                                                                     | $V_{VDDP} = 5.5\text{V}$ | 3.85 |      | V |
| $V_{IL\_EN}$ | 有効なロジック Low として検出される EN の最大電圧                                       | $V_{VDDP} = 3\text{V}$   |      | 0.9  | V |
|              |                                                                     | $V_{VDDP} = 5.5\text{V}$ |      | 1.65 | V |

## 5.9 電気的特性 (続き)

自由空気での動作温度範囲内 (特に記述のない限り)。 $T_A = 25^\circ\text{C}$ 時の標準値  $C_{VDDP} = 220\text{nF}$ 、 $C_{DIV1} = C_{DIV2} = 3.3\text{nF}$ 、 $C_{VDRV} = 100\text{pF}$ 、 $R_{PXFR} = 7.32\text{k}\Omega \pm 1\%$

| パラメータ            | テスト条件                                                                                                                                                                                                      | 最小値                                                                             | 標準値 | 最大値  | 単位 |   |
|------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------|-----|------|----|---|
| $I_{VDDP}$       | $EN = 3.3\text{V}$ 、<br>$V_{VDDP} = 3.3\text{V}$ 、<br>$R_{PXFR} = 7.32\text{k}\Omega$ 、<br>$R_{PXFR} \geq 100\text{k}\Omega$ または $R_{PXFR} \leq 1\text{k}\Omega$ 、<br>$V_{VDDH}$ は定常状態、<br>$I_{VDDP}$ を測定。 |                                                                                 | 3.1 |      | mA |   |
|                  | $EN = 3.3\text{V}$ 、<br>$V_{VDDP} = 3.3\text{V}$ 、<br>$R_{PXFR} = 20\text{k}\Omega$<br>$V_{VDDH}$ は定常状態、<br>$I_{VDDP}$ を測定。                                                                                |                                                                                 | 26  |      |    |   |
|                  | $EN = 5\text{V}$ 、<br>$V_{VDDP} = 5\text{V}$ 、<br>$R_{PXFR} = 7.32\text{k}\Omega$ 、<br>$R_{PXFR} \geq 100\text{k}\Omega$ または $R_{PXFR} \leq 1\text{k}\Omega$ 、<br>$V_{VDDH}$ は定常状態、<br>$I_{VDDP}$ を測定。     |                                                                                 | 4.8 |      | mA |   |
|                  | $EN = 5\text{V}$ 、<br>$V_{VDDP} = 5\text{V}$ 、<br>$R_{PXFR} = 20\text{k}\Omega$ 、<br>$V_{VDDH}$ は定常状態、<br>$I_{VDDP}$ を測定。                                                                                  |                                                                                 | 37  |      |    |   |
| $V_{VDDM\_IAUX}$ | $V_{VDDP} = 3.3\text{V}$ 、 $EN = 0\text{V}$ 、定常状態、<br>$R_{PXFR} = 7.32\text{k}\Omega$ 、<br>$C_{DIV1} = C_{DIV2} = 220\text{nF}$ 、<br>$0.4\text{mA}$ を $VDDM$ からソース、<br>$V_{VDDM}$ を測定。                     | 4.6                                                                             | 5.5 |      | V  |   |
|                  | $V_{VDDP} = 5.0\text{V}$ 、 $EN = 0\text{V}$ 、定常状態、<br>$R_{PXFR} = 7.32\text{k}\Omega$ 、<br>$C_{DIV1} = C_{DIV2} = 220\text{nF}$ 、<br>$1.0\text{mA}$ を $VDDM$ からソース、<br>$V_{VDDM}$ を測定。                     | 4.6                                                                             | 5.5 |      | V  |   |
|                  | $V_{VDDP} = 3.3\text{V}$ 、 $EN = 0\text{V}$ 、定常状態、<br>$R_{PXFR} = 20\text{k}\Omega$ 、<br>$C_{DIV1} = C_{DIV2} = 220\text{nF}$ 、<br>$5.5\text{mA}$ を $VDDM$ からソース、<br>$V_{VDDM}$ を測定。                       | 4.6                                                                             | 5.5 |      | V  |   |
|                  | $V_{VDDP} = 5.0\text{V}$ 、 $EN = 0\text{V}$ 、定常状態、<br>$R_{PXFR} = 20\text{k}\Omega$ 、<br>$C_{DIV1} = C_{DIV2} = 220\text{nF}$ 、<br>$10\text{mA}$ を $VDDM$ からソース、<br>$V_{VDDM}$ を測定。                        | 4.6                                                                             | 5.5 |      | V  |   |
| $V_{VDDH}$       | $VDDH$ 出力電圧                                                                                                                                                                                                | $V_{VDDP} = 3.0\text{V}$ 、<br>$EN = 3.0\text{V}$ 、<br>$V_{VDDH}$ は定常状態。         | 9.4 | 10.2 | 11 | V |
| $V_{VDRV\_H}$    | $VDRV$ 出力電圧が High に駆動される                                                                                                                                                                                   | $V_{VDDP} = 3.0\text{V}$ 、<br>$EN = 3.0\text{V}$ 、<br>$V_{VDDH}$ は定常状態、DC 負荷なし。 | 9.4 | 10.2 | 11 | V |

## 5.9 電気的特性 (続き)

自由空気での動作温度範囲内 (特に記述のない限り)。 $T_A = 25^\circ\text{C}$ 時の標準値  $C_{VDDP} = 220\text{nF}$ 、 $C_{DIV1} = C_{DIV2} = 3.3\text{nF}$ 、 $C_{VDRV} = 100\text{pF}$ 、 $R_{PXFR} = 7.32\text{k}\Omega \pm 1\%$

| パラメータ         | テスト条件                                                                                                                                  | 最小値 | 標準値 | 最大値 | 単位 |
|---------------|----------------------------------------------------------------------------------------------------------------------------------------|-----|-----|-----|----|
| $V_{VDRV\_L}$ | $V_{VDRV}$ 出力電圧が Low に駆動される<br><br>$V_{VDDH} = 3.0\text{V}$ 、<br>$EN = 0\text{V}$ 、<br>$V_{VDDH}$ は定常状態、<br>$VDRV$ シンク $10\text{mA}$ 。 |     |     | 0.1 | V  |

## 5.10 スイッチング特性

自由空気での動作温度範囲内 (特に記述のない限り)。 $T_A = 25^\circ\text{C}$ 時の標準値  $C_{VDDP} = 220\text{nF}$ 、 $C_{DIV1} = C_{DIV2} = 3.3\text{nF}$ 、 $C_{VDRV} = 100\text{pF}$ 、 $R_{PXFR} = 7.32\text{k}\Omega \pm 1\%$

| パラメータ              | テスト条件                                                                  | 最小値                                                                                                                                                     | 標準値 | 最大値 | 単位 |    |
|--------------------|------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|-----|-----|----|----|
| <b>2 線式モード</b>     |                                                                        |                                                                                                                                                         |     |     |    |    |
| $t_{LO\_EN}$       | EN の Low 時間                                                            |                                                                                                                                                         | 5   |     | μs |    |
| $t_{LH\_VDDH}$     | EN 立ち上がりから $VDDH$ への 50% レベルでの伝搬遅延時間                                   | $EN = 0\text{V} \rightarrow 6.5\text{V}$ 、<br>$V_{VDDH} = 5.0\text{V}$ 。                                                                                |     | 90  | μs |    |
| $t_{LH\_VDRV}$     | EN 立ち上がりから $VDRV$ への 90% レベルでの伝搬遅延時間                                   | $EN = 0\text{V} \rightarrow 6.5\text{V}$ 、<br>$V_{VDRV} = 9.0\text{V}$ 。                                                                                |     | 260 | μs |    |
| $t_{HL\_VDRV}$     | EN 立ち下がりから $VDRV$ への 10% レベルでの伝搬遅延時間                                   | $EN = 6.5\text{V} \rightarrow 0\text{V}$ 、<br>$V_{VDRV} = 1.0\text{V}$ 。                                                                                | 2.4 | 3   | μs |    |
| $t_{R\_VDRV}$      | EN 立ち上がりから $VDRV$ への 15% ~85% レベルでの $VDRV$ 立ち上がり時間                     | $EN = 0\text{V} \rightarrow 6.5\text{V}$ 、<br>$V_{VDRV} = 1.5\text{V} \sim 8.5\text{V}$                                                                 |     | 6   | ns |    |
| $t_{F\_VDRV}$      | EN 立ち下がりから $VDRV$ への 85% ~15% レベルでの $VDRV$ 立ち下がり時間                     | $EN = 6.5\text{V} \rightarrow 0\text{V}$ 、<br>$V_{VDRV} = 8.5\text{V} \sim 1.5\text{V}$                                                                 |     | 5   | ns |    |
| <b>3 線式モード</b>     |                                                                        |                                                                                                                                                         |     |     |    |    |
| $t_{LO\_EN}$       | EN の Low 時間                                                            | $V_{VDDP} = 3.3\text{V}$ 、定常状態。                                                                                                                         | 5   |     | μs |    |
| $t_{HI\_EN}$       | EN の High 時間                                                           | $V_{VDDP} = 3.3\text{V}$ 、定常状態。                                                                                                                         | 5   |     | μs |    |
| $t_{LH\_VDDH}$     | $VDDP$ 立ち上がりから $VDDH$ への 50% レベルでの伝搬遅延時間                               | $EN = 0\text{V}$ 、<br>$V_{VDDP} = 0\text{V} \rightarrow 3.3\text{V}$ ( $1\text{V}/\mu\text{s}$ 時)、<br>$V_{VDRV} = 5.0\text{V}$ 。                        |     | 74  | μs |    |
| $t_{LH\_VDRV}$     | EN 立ち上がりから $VDRV$ への 90% レベルでの伝搬遅延時間                                   | $V_{VDDP} = 3.3\text{V}$ 、<br>$V_{VDDH}$ 定常状態、<br>$EN = 0\text{V} \rightarrow 3.3\text{V}$ 、<br>$V_{VDRV} = 9.0\text{V}$ 。                              | 3   | 4.5 | μs |    |
| $t_{HL\_VDRV}$     | EN 立ち下がりから $VDRV$ への 10% レベルでの伝搬遅延時間                                   | $V_{VDDP} = 3.3\text{V}$ 、<br>$V_{VDDH}$ 定常状態、<br>$EN = 3.3\text{V} \rightarrow 0\text{V}$ 、<br>$V_{VDRV} = 1.0\text{V}$ 。                              |     | 2.5 | 3  | μs |
| $t_{HL\_VDRV\_PD}$ | $VDDP$ 立ち下がりから $VDRV$ への 10% レベルでの伝搬遅延時間。<br>1 次電源の電源喪失によるタイムアウトメカニズム。 | $EN = 3.3\text{V}$ 、<br>$V_{VDDH}$ 定常状態、<br>$V_{VDDP} = 3.3\text{V} \rightarrow 0\text{V}$ ( $-1\text{V}/\mu\text{s}$ 時)、<br>$V_{VDRV} = 1.0\text{V}$ 。 |     | 100 | μs |    |
| $t_{R\_VDRV}$      | EN 立ち上がりから $VDRV$ への 15% ~85% レベルでの $VDRV$ 立ち上がり時間                     | $V_{VDDP} = 3.3\text{V}$ 、<br>$V_{VDDH}$ 定常状態、<br>$EN = 0\text{V} \rightarrow 3.3\text{V}$ 、<br>$V_{VDRV} = 1.5\text{V} \sim 8.5\text{V}$ 。             |     | 6   | ns |    |

## 5.10 スイッチング特性 (続き)

自由空気での動作温度範囲内 (特に記述のない限り)。 $T_A = 25^\circ\text{C}$ 時の標準値  $C_{VDDP} = 220\text{nF}$ 、 $C_{DIV1} = C_{DIV2} = 3.3\text{nF}$ 、 $C_{VDRV} = 100\text{pF}$ 、 $R_{PXFR} = 7.32\text{k}\Omega \pm 1\%$

| パラメータ         |                                                       | テスト条件                                                                                                                                       | 最小値 | 標準値 | 最大値 | 単位 |
|---------------|-------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------|-----|-----|-----|----|
| $t_{F\_VDRV}$ | EN 立ち下がりから VDRV への 85%<br>~15% レベルでの VDRV 立ち下がり<br>時間 | $V_{VDDP} = 3.3\text{V}$ 、<br>$V_{VDDH}$ 定常状態、<br>$EN = 3.3\text{V} \rightarrow 0\text{V}$ 、<br>$V_{VDRV} = 8.5\text{V} \sim 1.5\text{V}$ 。 |     | 5   |     | ns |

## 5.11 絶縁特性曲線



図 5-1.3 線式モードの VDE および IEC に従う制限電流の熱特性低下曲線



図 5-2.2 線式モードの VDE および IEC に従う制限電流の熱特性低下曲線



図 5-3. VDE および IEC に従う制限電力の熱特性低下曲線

## 5.12 代表的特性



## 5.12 代表的特性 (続き)



## 5.12 代表的特性 (続き)



図 5-12. 最大の  $f_{EN}$  と  $Q_{LOAD}$  の比較 = 10nC ~ 100nC



図 5-13. 最大の  $f_{EN}$  と  $Q_{LOAD}$  の比較 = 100nC ~ 1000nC



図 5-14.  $V_{VDDM}$  と  $I_{AUX}$  の比較



図 5-15.  $V_{VDDM}$  と  $I_{AUX}$  の比較

## 6 パラメータ測定情報



図 6-1.2 線式モードのタイミング



図 6-2.3 線式モードのタイミング



図 6-3. 同相過渡電圧耐性試験回路

## 7 詳細説明

### 7.1 概要

TPSI3050M は、統合型の強化絶縁パワー スイッチ ドライバで、外部パワー スイッチと組み合わせることにより、完全な絶縁型ソリッド ステートリレー (SSR) を形成します。公称ゲート駆動電圧 10V で、1.5 および 3.0A ピークのソースおよびシンク電流という性能を備えているので、さまざまな外部パワー スイッチを選択して、幅広いアプリケーションに対応できます。TPSI3050M は、1 次側から供給された電源によって独自の 2 次電源を生成するので、絶縁型の 2 次側バイアス電源は不要です。

**機能ブロック図** は、PXFR ピンの設定と EN ピンのロジック状態によって決定されるレートで、内蔵トランジスタの 1 次側巻線に交流電流を駆動するトランジスタが 1 次側に含まれることを示しています。トランジスタは高周波で動作し、トランスをピーカ効率まで最適に駆動します。さらに、トランジスタはスペクトラム拡散手法を使用して EMI 性能を大幅に向上させ、多くのアプリケーションで CISPR 25 Class 5 を達成できます。送信中、データ情報は電力と並行して 2 次側に転送されます。2 次側では、トランスの 2 次側巻線に誘導された電圧が整流され、シャントレギュレータが VDDH の出力電圧レベルを調整します。最後に、復調器は受信したデータ情報をデコードし、EN ピンのロジック状態に基づいて VDRV を High または Low に駆動します。

### 7.2 機能ブロック図



### 7.3 機能説明

#### 7.3.1 イネーブル状態の送信

TPSI3050M は、変調方式を使用して、絶縁バリアを超えてスイッチのイネーブル状態情報を送信します。トランジスタは、内部で生成される高周波キャリア（標準値 89MHz）を使用して EN 信号を変調し、絶縁トランスの 1 次巻線を差動で駆動します。2 次側のレシーバは、受信した信号を復調し、受信したデータに基づいて VDRV を High または Low にアサートします。

#### 7.3.2 電力伝送

TPSI3050M は、電源に絶縁型電源を使用していません。2 次側の電力は、絶縁トランスを介して 1 次側の入力電力を伝送することで得られます。変調方式は、高周波キャリアのスペクトラム拡散（標準値 89MHz）を使用して EMI 性能を向上させ、アプリケーションが CISPR 25 Class 5 規格に適合できるようにします。

#### 7.3.3 ゲート ドライバ

TPSI3050M のゲートドライバは、公称 10V のゲート電圧で、多くのパワー パートンジスタやシリコン制御整流器 (SCR) の駆動に十分なピーカー ソース/シンク電流 1.5A および 3.0A を供給します。外部パワー パートンジスタを駆動する際は、VDDH から VDDM および VDDM から VSSS に、等価ゲート容量の 20 倍のバイパス コンデンサ ( $C_{DIV} = C_{DIV1} = C_{DIV2}$ ) を使用することを推奨します。

ゲートドライバには、アクティブ クランプのキープオフ回路も含まれます。この機能は、2 次電源レールで電力が失われる場合 (VDDP 電源の電力損失により電力伝送が停止するなど) に、ドライバ出力 VDRV を Low に維持するのに役立ちます。電力が失われた場合、アクティブ クランプのキープオフ回路により、VDRV の電圧が VSSS を基準とした 2V 未満にクランプされます。

### 7.3.4 モードの概要

TPSI3050M には、2 線式モードと 3 線式モードの 2 つの動作モードがあります。

2 線式モードでは、1 次側の電力は EN ピンによって直接供給されます。EN を High に設定すると、2 次側に電力が伝送されます。電力が伝送されると、2 次レール VDDH および VDDM が上昇を始めます。十分な電力が 2 次側で利用可能になった後、VDRV が High にアサートされます。EN を Low に設定すると、VDRV は Low にアサートされ、2 次側への電力伝送は停止されます。

3 線式モードでは、VDDP に接続された低出力インピーダンスの専用電源により、1 次側の電力が供給されます。この場合、電力伝送はイネーブル状態とは別に独立して動作します。VDDP 電力が存在する場合、EN の状態に関係なく、電力は 1 次側から 2 次側に伝送されます。定常状態では、2 次側で十分な電力が利用可能な場合、EN を High に設定すると、VDRV が High にアサートされます。EN を Low に設定すると、VDRV が Low にアサートされます。

### 7.3.5 3 線式モード

より高いレベルの電力伝送や、TPSI3050M で実現が提供可能な最短伝搬遅延を必要とするアプリケーションには 3 線式モードが使用されます。VDDP は、必要な電力を供給できる低出力インピーダンスの外部電源によって、EN ピンから独立して供給されます。このモードでは、EN ピンの状態に関係なく、1 次側から 2 次側への電力が常に発生します。EN ピンをロジック High または Low に設定すると、VDRV がアサートまたはデアサートされ、外部スイッチがそれぞれイネーブルまたはディスエーブルされます。図 7-1 に、EN、VDDP、VSSP 信号を必要とする 3 線式モード動作に必要な基本設定を示します。EN は最大 5.5V まで駆動できますが、通常は VDDP と同じレールに存在する回路から駆動されます。この例では、TPSI3050M を使用して、共通ソース構成で双方向 MOSFET を駆動しています。C<sub>VDDP</sub> は、デバイスの VDDP 電源レールに必要なデカップリング容量を提供します。C<sub>DIV1</sub> および C<sub>DIV2</sub> は、VDDH および VDDM 電源レールに必要なデカップリング容量を提供し、外部 MOSFET を駆動するためのピーク電流を供給します。

図 7-2 に、スタートアップ状態から定常状態への基本動作を示します。図 7-2 に、TPSI3050M を使用した動作を示します。電源投入後、TPSI3050M は R<sub>PXFR</sub> で決定されるデューティサイクルレートで、一定時間（標準値 25μs）の間 VDDP から 2 次側への電力の伝送を開始し、VDDH (および VDDM) の 2 次側レールの充電を開始します。VDDP が存在する限り、電力伝送は継続されます。VDDH を完全に充電するためには、VDDP、C<sub>DIV1</sub>、C<sub>DIV2</sub>、R<sub>PXFR</sub> の値および全体的な電力伝送効率など、複数の要因に依存します。アプリケーションが EN ピンをロジック High に駆動すると、TPSI3050M は 1 次側から 2 次側に情報を伝送し、VDRV をアサートして High に駆動します。同様に、EN ピンをロジック Low に設定すると、VDRV は Low に駆動されます。



図 7-1. 3 線式モードの概略回路図



図 7-2. TPSI3050M による 3 線式モード

平均電力を低減するために、TPSI3050M はバースト方式で 1 次側から 2 次側に電力を伝送します。バースト期間は固定されますが、バーストオン時間は PXFR ピンから VSSP ピンへの抵抗値  $R_{PXFR}$  に 7 つのうちから適切な値を選択することでプログラム可能です。この値により、パワー コンバータのデューティサイクルが変更されます。この操作により、アプリケーションの柔軟性が高まり、消費電力と供給電力の間のトレードオフが発生します。パワー コンバータの設定値を大きくするとバーストオン時間が長くなり、その結果、VDDP 電源からの平均消費電力が増加し、2 次側の VDDH および VDDM 電源に伝送される電力量も増加します。同様に、パワー コンバータの設定値を小さくするとバーストオン時間が短くなり、その結果、VDDP 電源からの平均消費電力が減少し、2 次側に伝送される電力量も減少します。

表 7-1 に、3 線式モード電力伝送の選択を示します。

表 7-1. 3 線式モード電力伝送の選択

| $R_{PXFR}$ (1) (2) | パワー コンバータのデューティサイクル<br>(3 線式モード、公称値) | 説明 |
|--------------------|--------------------------------------|----|
| 7.32k $\Omega$     | 13.3%                                |    |
| 9.09k $\Omega$     | 26.7%                                |    |
| 11k $\Omega$       | 40.0%                                |    |
| 12.7k $\Omega$     | 53.3%                                |    |
| 14.7k $\Omega$     | 66.7%                                |    |
| 16.5k $\Omega$     | 80.0%                                |    |
| 20k $\Omega$       | 93.3%                                |    |

(1) 標準抵抗 (EIA E96)、許容誤差 1%、公称値。

(2)  $R_{PXFR} \geq 100k\Omega$  または  $R_{PXFR} \leq 1k\Omega$  により、パワー コンバータのデューティサイクルが 13.3% に設定されます。

### 7.3.6 2 線式モード

図 7-3 に、EN 信号と VSSP グランド信号を必要とする 2 線式モード動作に必要な基本設定を示します。EN は最大 48V まで駆動できます。TPSI3050M は、 $R_{PXFR}$  抵抗で設定された値に基づいて入力電流を制限するため、EN に電流制限抵抗は不要です (表 7-2 を参照)。この例では、TPSI3050M を使用して、共通ソース構成で双方向 MOSFET を駆動しています。 $C_{VDDP}$  は、デバイスの VDDP 電源レールに必要なデカッピング容量を提供します。 $C_{DIV1}$  および  $C_{DIV2}$  は、外部 MOSFET を駆動するためのピーク電流を供給する VDDH および VDDM 電源レールに必要なデカッピング容量を提供します。

図 7.4 に、2 線式モードでの代表的な動作を示します。このアプリケーションは EN をロジック High に駆動し、TPS13050M は電源オンシーケンスを開始します。電源投入時に、EN ピンに供給される電流  $I_{EN}$  が外部容量  $C_{VDDP}$  の充電を開始し、VDDP の電圧は  $V_{VDDP\_H}$  に達するまで上昇を開始します。VDDP がピーク  $V_{VDDP\_H}$  に達すると、TPS13050M は  $C_{VDDP}$  の蓄積されたエネルギーを一定時間 (標準値  $3.3\mu s$ ) 2 次側に転送し、VDDH (および VDDM) の 2 次側レールの充電を開始して、VDDP の電圧を放電します。定常状態では、これにより VDDP の平均電圧  $V_{VDDP\_AVG}$  が生じます。VDDH (および VDDM) 2 次側レールが完全に充電されるまで、このサイクルが繰り返されます。VDDH を完全に充電するため必要な時間は、 $C_{VDDP}$ 、 $C_{DIV1}$ 、 $C_{DIV2}$ 、 $R_{PXFR}$  の値および全体的な電力伝達効率など、複数の要因に依存します。VDDH が完全に充電されると、VDRV は High にアサートされ、EN ピンがロジック High に維持される間は High に維持されます。アプリケーションによって EN ピンがロジック Low に駆動されると、VDDP の充電は放電を開始します。VDDP が UVLO 立ち下がりスレッショルドに達する前に、TPS13050M は 1 次側から 2 次側に情報を伝送し、VDRV をデアサートして Low に駆動します。電力は伝送されなくなるため、すべてのレールが完全に放電を開始します。



図 7-3.2 線式モードの概略回路図



図 7-4.2 線式モード

2 線式モードでは、電力は EN ピンから直接供給されます。EN が High にアサートされると、TPS13050M は、期間が変動している間、一定時間 (公称値  $3.3\mu s$ ) にわたって電力を 2 次側に伝送します。この期間は、電力伝送のヒステリシス制御によって変化し、EN ピンを介して供給される平均電流を確実に維持します。平均電流の量、すなわち伝送電力の量は、PXFR ピンと VSSP ピンの間の抵抗値  $R_{PXFR}$  を、7 つの値いずれかから適切なものを選択してプログラムできます。 $R_{PXFR}$  の設定値が大きいほど  $I_{EN}$  が増加するため、EN ピンからの平均消費電力が増加し、2 次側 VDDH 電源に伝送

される電力も増加します。同様に、 $R_{PXFR}$  の設定値が小さいほど  $I_{EN}$  が減少するため、EN ピンからの平均消費電力が減少し、2 次側に伝送される電力も減少します。

表 7-2 に、2 線式モードの電力選択の要約を示します。

**表 7-2. 2 線式モード電力選択**

| $R_{PXFR}$ (1) (2) | $I_{EN}$ (2 線式モード、公称値) | 説明                                                                                                                                                             |
|--------------------|------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7.32k $\Omega$     | 1.9mA                  | このデバイスは、対応する $R_{PXFR}$ の指定値によって選択される 7 つの固定 EN 入力電流制限オプションをサポートしています。電流制限を選択する値が大きいほど、電力伝送量と消費量が増加します。電源投入時に、EN 入力電流制限が決定され、VDDP パワーサイクルまでその設定値に固定されたままになります。 |
| 9.09k $\Omega$     | 2.8mA                  |                                                                                                                                                                |
| 11k $\Omega$       | 3.7mA                  |                                                                                                                                                                |
| 12.7k $\Omega$     | 4.5mA                  |                                                                                                                                                                |
| 14.7k $\Omega$     | 5.2mA                  |                                                                                                                                                                |
| 16.5k $\Omega$     | 6.0mA                  |                                                                                                                                                                |
| 20k $\Omega$       | 6.7mA                  |                                                                                                                                                                |

(1) 標準抵抗 (EIA E96)、許容誤差 1%、公称値。

(2)  $R_{PXFR} \geq 100k\Omega$  または  $R_{PXFR} \leq 1k\Omega$  により、 $I_{EN}$  が 1.9mA に設定されます。

### 7.3.7 VDDP、VDDH、VDDM 低電圧誤動作防止 (UVLO)

TPSI3050M は、入力および出力両方の電源、VDDP、VDDH、VDDM の内部 UVLO 保護機能を実装しています。VDDP が UVLO スレッショルド電圧を下回ると、電源は VDDM および VDDH レールへの転送を停止します。時間の経過とともに、VDDH および VDDM レールが放電を開始します。VDDP で十分な電荷が得られる場合、デバイスは VDRV を Low にアサートするように信号の送信を試行します。VDDP で十分な電荷が得られない場合、タイムアウトメカニズムにより、タイムアウトに達した後に VDRV が確実に Low にアサートされます。VDDH または VDDM のいずれかがそれぞれの UVLO スレッショルドを下回ると、EN の状態に関係なく VDRV が Low にアサートされます。UVLO 保護ブロックはヒステリシスを備えており、電源のノイズ耐性向上に役立ちます。ターンオンおよびターンオフ中に、ドライバはピーク過渡電流をソースおよびシンクします。これにより、VDDH、VDDM 電源の電圧降下が発生する可能性があります。内部の UVLO 保護ブロックは、これらの通常のスイッチング過渡中、関連するノイズを無視します。

### 7.3.8 キープオフ回路

TPSI3050M は、出力ドライバのキープオフ回路を内蔵しています。このキープオフ回路の目的は、2 次側レールに電源が供給されていないときに外部パワー スイッチがオンになるのを防ぐため、ゲート電圧を許容可能なレベル未満にクランプすることです。キープオフ回路を使用すると、外部パワー スイッチの外付けブリードオフ抵抗を置き換えるか、抵抗の要件を大幅に緩和低減できます。

図 7-5 に、キープオフ回路の概略回路図を示します。トランジスタ MP1 と MN1 がドライバを形成し、外部パワー スイッチ (M1) を駆動するゲート電流を供給します。2 次側に電力が供給されていない場合、 $1M\Omega$  の抵抗を MN1 のドレインからゲートに接続し、NMOS ダイオード構成を形成します。M1 ゲートドレイン間およびゲートソース間寄生容量を介した VDRV 信号への外部カッピングは、VDRV 信号が上昇する原因となります。MN1 のダイオード構成は、この電流をシンクすることで、VDRV の立ち上がりが過大になることを防ぎ、VDRV を  $V_{ACT\_CLAMP}$  にクランプします。この電圧は、ほとんどのパワー スイッチをオフに維持するのに十分です。必要に応じて、M1 のゲートソース間の両端に抵抗 (250k $\Omega$  程度またはそれ以上) を追加することもできます。印加される抵抗には、通常動作時に 2 次電源から電力が必要となるため、全体的な電力バジェットを考慮する必要があります。

MN1 ダイオード クランプに加えて、MP1 のボディダイオードは、VDRV へのカッピングの吸収にも役立ちます。等価静電容量  $C_{eq}$  は、 $C_{DIV1}$  と  $C_{DIV2}$  を直列に組み合わせたもので、ほとんどのアプリケーションでは通常数百 nF 程度です。電力供給が一定期間停止した場合、この容量は VSSS に完全に放電され、VDDH に接続された MP1 のボディダイオードを介して VDRV A ダイオードが VSSS よりも高い値にクランプされます。M1 ゲートドレイン間およびゲートソース間寄生容量を介した VDRV 信号への外部カッピングは  $C_{eq}$  に吸収され、VDRV の電圧上昇を最小限に抑えます。



図 7-5. キープオフ回路

### 7.3.9 電源と EN のシーケンシング

電源投入時に、デバイスは 2 線式モードと 3 線式モードのどちらに移行するか自動的に判断します。2 線式または 3 線式モードを決定すると、次別のパワー サイクルが実行されるまでそのモードが維持されます。そのため、デバイスの動作に影響を与える可能性があるさまざまなシナリオを理解することが重要です。

2 線式モードでは、本デバイスは EN を介した単一の外部電圧源から電力を供給され、VDDP 上の  $C_{VDDP}$  容量を充電します。電源は、選択された PXFR 設定での電源要件と、推奨される最小ランプ時間  $|\Delta V_{EN}/\Delta t|$  を満たす必要があります。2 線式モードが正常に開始されるよう、 $V_{VDDP}$  が  $V_{VDDP\_UV\_R}$  に達する前に、 $V_{EN}$  が  $V_{IH\_EN}$  に達する必要があります。図 7-6 に、上述の内容を示します。同様に、 $V_{EN}$  が  $V_{IL\_EN}$  までの推奨される最小ランプダウン時間を満たすようにすることを推奨します。ランプダウン時間が遅すぎると、 $V_{IH\_EN}$  と  $V_{IL\_EN}$  の間を低速で遷移している間に十分な電力が伝送されず、VDRV のデアサーとアサーが断続的になる場合があります。これは、電力伝送が VDRV を Low に維持するのに十分なだけ低下するまで継続します。



図 7-6.2 線式モードの入力

ほとんどの 3 線式モードのアプリケーションでは、EN と VDDP は同じ電圧レールとソースから供給されます。 $V_{VDDP}$  が  $V_{VDDP\_UV\_R}$  に達するまで、 $V_{EN}$  を  $V_{IL\_EN}$  よりも低く維持することを推奨します。アプリケーションによっては、EN を VDDP 電源に直接接続することも可能です。図 7-7 に、この 2 つのシナリオを示します。



図 7-7.3 線式モードの電力シーケンス

独立した電圧源を使用して EN と VDDP に電力を供給する 3 線式モード アプリケーションでは、 $V_{VDDP}$  が  $V_{VDDP\_UV\_R}$  に達するまで、 $V_{EN}$  を  $V_{IL\_EN}$  よりも低く維持することを推奨します。 $V_{VDDP}$  が  $V_{VDDP\_UV\_R}$  に達する前に  $V_{EN}$  が  $V_{IH\_EN}$  に達すると、EN を供給した電源からの電流は VDDP への電力供給を試行します。VDDP に存在するもう一方の電源のインピーダンスと EN ピンから供給される電力量に応じて、 $V_{VDDP}$  が上昇し始め、最終的に  $V_{VDDP\_UV\_R}$  を上回る場合があります。この時点で、本デバイスは 2 次側に電力の伝送を開始し、VDDM および VDDH レールの充電を開始します。VDDP が  $V_{VDDP\_UV\_R}$  を上回ったままである場合、本デバイスは 2 次側に電力を伝送し続け、最終的に VDDM および VDDH レールを充電し、VDRV が High にアサートされる可能性があります。

### 7.3.10 過熱保護

本デバイスは、ローカル温度を監視するための温度センサを内蔵しています。センサがスレッショルドに達すると、1 次側から 2 次側への電力伝送は自動的に停止します。さらに、VDDP に電源が引き続き存在する場合、ドライバは自動的に Low にアサートされます。電力伝送は、ローカル温度が再び作動できるほど低下するまで無効になります。

## 7.4 デバイスの機能モード

表 7-3 に、TPSI3050M の機能モードを示します。

表 7-3. TPSI3050M デバイスの機能モード

| VDDP <sup>(6)</sup> | VDDH                | EN <sup>(6)</sup> | VDRV | 備考                                                                |
|---------------------|---------------------|-------------------|------|-------------------------------------------------------------------|
| 電源オン <sup>(2)</sup> | 電源オン <sup>(4)</sup> | L                 | L    | TPSI3050M 通常動作:<br>VDRV 出力状態は、EN のロジック状態と見なされます。                  |
|                     |                     | H                 | H    |                                                                   |
| 電源オフ <sup>(3)</sup> | 電源オフ <sup>(5)</sup> | X <sup>(1)</sup>  | L    | 無効な動作:<br>VDRV 出力をディスエーブル、キープオフ回路を適用します。                          |
| 電源オン <sup>(2)</sup> | 電源オフ <sup>(5)</sup> | X <sup>(1)</sup>  | L    | 無効な動作:<br>VDRV 出力をディスエーブル、キープオフ回路を適用します。                          |
| 電源オフ <sup>(3)</sup> | 電源オン <sup>(4)</sup> | X <sup>(1)</sup>  | L    | 無効な動作:<br>VDDP 電源オフの際、タイムアウト後に出力ドライバは自動的にディスエーブルされ、キープオフ回路を適用します。 |

(1) X:任意。

(2)  $V_{VDDP} \geq VDDP$  低電圧誤動作防止立ち上がりスレッショルド、 $V_{VDDP\_UV\_R}$ 。

(3)  $V_{VDDP} < VDDP$  低電圧誤動作防止立ち下がりスレッショルド、 $V_{VDDP\_UV\_F}$ 。

(4)  $V_{VDDH} \geq VDDH$  低電圧誤動作防止立ち上がりスレッショルド、 $V_{VDDH\_UV\_R}$ 。

(5)  $V_{VDDH} < VDDH$  低電圧誤動作防止立ち下がりスレッショルド、 $V_{VDDH\_UV\_F}$ 。

(6) 詳細については、[電源と EN のシーケンシング](#) を参照してください。

## 8 アプリケーションと実装

### 注

以下のアプリケーション情報は、テキサス・インスツルメンツの製品仕様に含まれるものではなく、テキサス・インスツルメンツはその正確性も完全性も保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。また、お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 8.1 アプリケーション情報

TPSI3050M は、統合型の絶縁スイッチ ドライバ (統合バイアスあり) で、外部パワー スイッチと組み合わせることにより、完全な絶縁型ソリッド ステートリレー ソリューションを形成します。公称ゲート駆動電圧 10V で、1.5 および 3.0A ピークのソースおよびシンク電流という性能を備えており、MOSFET、IGBT、SCR など、さまざまな外部パワー スイッチを選択して、幅広いアプリケーションに対応できます。TPSI3050M は、1 次側から供給された電源によって独自の 2 次バイアス電源を生成するので、絶縁型の 2 次側電源バイアスは不要です。

TPSI3050M は、必要な入力ピンの数によって 2 つの動作モードをサポートしています。2 線式モードでは、通常は機械式リレーの駆動に使用され、スイッチの制御に必要なピンは 2 本のみで、6.5V ~ 48V の幅広い電圧範囲で動作できます。3 線式モードでは、3V ~ 5.5V の主電源が外部から供給され、スイッチは個別のイネーブルによって制御されます。

2 次側は、10V の安定化されたフローティング電源レールを提供し、2 次側バイアス電源を必要とせずに各種パワー スイッチを駆動します。TPSI3050M は、さまざまな AC または DC アプリケーション向けに、シングルパワー スイッチ、デュアル バックツーバック、パラレル パワー スイッチの駆動をサポートしています。TPSI3050M の統合絶縁保護は非常に堅牢で、従来の機械式リレーやフォトカプラに比べて高信頼性、低消費電力で、温度範囲が広くなっています。

TPSI3050M の消費電力は、PXFR ピンと VSSP との間の外付け抵抗により調整可能です。この機能により、アプリケーションのニーズに応じて、2 次側の供給電力と消費電力とのトレードオフが可能になります。

### 8.2 代表的なアプリケーション

図 8-1 と 図 8-2 の回路は、シリコンベースの MOSFET を 3 線式モードと 2 線式モードで駆動するための代表的なアプリケーションをそれぞれ示しています。



図 8-1. TPSI3050M 3 線式モード駆動 MOSFET



図 8-2. TPS13050M 2 線式モード駆動 MOSFET

### 8.2.1 設計要件

表 8-1 に、TPS13050M ゲートドライバの設計要件を示します。

表 8-1. TPS13050M 設計要件

| 設計パラメータ     |         |
|-------------|---------|
| 合計ゲート容量     | 100nC   |
| FET ターンオン時間 | 1μs     |
| 伝搬遅延        | 4μs 未満  |
| スイッチング周波数   | 10kHz   |
| 電源電圧 (VDDP) | 5V ± 5% |

### 8.2.2 詳細な設計手順

#### 8.2.2.1 2 線式と 3 線式の各モードの選択

設計においては、このアプリケーションで 2 線式モードと 3 線式モードのどちらを使用できるかをまず決定する必要があります。この設計では、全体的な伝搬遅延が 4μs 未満です。この要件を満たすのは 3 線式モードのみであることに注意してください。この場合、2 線式モードは適用できません。2 線式モードは、電力伝送に制限があるため、通常は数 KHz 未満の超低周波数アプリケーションや、イネーブル時間が重要ではない場合に限定されます。

#### 8.2.2.2 C<sub>DIV1</sub>、C<sub>DIV2</sub> 容量

必要な C<sub>DIV1</sub> および C<sub>DIV2</sub> 容量は、外部負荷のスイッチング中に VDDH レールで許容される降下の大きさによって異なります。CDIV1 および CDIV2 容量に蓄積された電荷を使用して、スイッチング中に電流を負荷に供給します。スイッチング中に充電共有が発生し、VDDH の電圧が低下します。C<sub>DIV1</sub> と C<sub>DIV2</sub> の直列の組み合わせにより形成される合計容量は、スイッチする合計ゲート容量の少なくとも 20 倍にすることを推奨します。このサイズでは、VDRV 信号への電力供給に使用する VDDH 電源レールが約 0.5V 降下します。式 1 と 式 2 を使用して、指定の電圧降下に必要な容量の大きさを計算できます。

C<sub>DIV1</sub> と C<sub>DIV2</sub> は同じタイプおよび許容誤差である必要があります。

$$C_{DIV1} = \left( \frac{n+1}{n} \right) \times \frac{Q_{LOAD}}{\Delta V}, n \geq 1.0 \quad (1)$$

$$C_{DIV2} = n \times C_{DIV1}, n \geq 1.0 \quad (2)$$

ここで、

- n は 1.0 以上の実数です。
- C<sub>DIV1</sub> は VDDH から VDDM への外部容量です。
- C<sub>DIV2</sub> は VDDM から VSSS への外部容量です。
- Q<sub>LOAD</sub> は VDRV から VSSS への負荷の総電荷量です。
- ΔV は、負荷のスイッチング時の VDDH での電圧降下です。

**注**

$C_{DIV1}$  と  $C_{DIV2}$  は絶対容量を表し、許容誤差と要求される必要な容量を達成するために必要なディレーティングに応じて、選択した部品を調整する必要があります。

アプリケーションでは  $\Delta V$  の値をより大きな値にすることもできますが、過度なドリープにより、VDDH 低電圧誤動作防止立ち下がりスレッショルド ( $V_{VDDH\_UVLO\_F}$ ) に到達し、VDRV が Low にアサートされる可能性があります。 $C_{DIV1}$  および  $C_{DIV2}$  容量の直列の組み合わせが  $Q_{LOAD}$  に対して増加すると、VDDH 電源電圧は低下しますが、電源投入時には VDDH 電源電圧の初期充電が増加することに注意してください。

この設計では、 $n = 1$  かつ  $\Delta V \approx 0.5V$  と仮定すると、次のようにになります

$$C_{DIV1} = \left(\frac{1+1}{1}\right) \times \frac{100nC}{0.5V} = 400nF \quad (3)$$

$$C_{DIV2} = 1 \times 400nF = 400nF \quad (4)$$

この設計では、 $C_{DIV1} = C_{DIV2} = 470nF$  標準コンデンサの値を選択しています。

### 8.2.2.3 $R_{PXFR}$ の選択

$R_{PXFR}$  を選択することで、消費電力と供給電力との間でトレードオフを検討できます ([/3 線式モード](#) セクションを参照)。この設計では、指定されたスイッチング周波数で駆動される負荷の大きさをサポートするのに十分な電力が伝送されるよう、適切な  $R_{PXFR}$  を選択する必要があります。

負荷のスイッチング中、VDDH の電荷の  $Q_{LOAD}$  が負荷に転送され、VDDH 電源電圧が低下します。各スイッチング サイクルの後、次のスイッチング サイクルが発生する前に、この電荷を補充する必要があります。この動作により、負荷の後続のスイッチング サイクルが原因で、VDDH に存在する電荷が時間の経過とともに消耗することを防止できます。この電荷の回復に要する時間  $t_{RECOVER}$  を次のように推定できます。

$$t_{RECOVER} = \frac{1}{f_{MAX}} \approx \frac{Q_{LOAD}}{I_{OUT}} \quad (5)$$

ここで、

- $Q_{LOAD}$  は負荷電荷 (クーロン単位) です。
- $I_{OUT}$  は VDDH 電源から供給される平均電流 (A) です。
- $f_{MAX}$  は最大スイッチング周波数 (Hz) です。

この設計では、 $Q_{LOAD} = 100nC$ 、 $f_{MAX} = 10KHz$  が既知であるため、必要な  $I_{out}$  は次のように推定できます。

$$I_{OUT} \approx 100nC \times 10kHz = 1.0mA \quad (6)$$

$I_{OUT}$  は、設計要件を満たすために必要な最小平均電流を表します。TPSI3050M カリキュレータ ツールを使用すると、 $I_{OUT}$  または  $f_{MAX}$  の列を直接参照することで、必要な  $R_{PXFR}$  を簡単に求めることができます。[表 8-2](#) に、設計要件で指定されている電源許容誤差を考慮して  $VDDP = 4.75V$  と想定したツールによる結果を示します。TPSI3050M カリキュレータ ツールは、[設計カリキュレータ](#) で見つけることができます。

**注**

表示されている結果は、発表時に取得されたものであり、最新バージョンのカリキュレータ ツールとは異なる場合があります。設計カリキュレータの最新バージョンを参照してください。

**表 8-2. TPSI3050M カリキュレータ ツールの結果、 $T_A = 25^\circ C$ 、3 線式モード**

| $R_{PXFR}$ 、 $k\Omega$ | パワー コンバータのデューティサイクル、% | $I_{VDDP}$ 、mA | $P_{IN}$ 、mW | $P_{OUT}$ 、mW | $I_{OUT}$ 、mA | $t_{START}$ 、 $\mu s$ | $t_{RECOVER}$ 、 $\mu s$ | $f_{EN\_MAX}$ 、 $KHz$ | $I_{AUX\_MAX}$ 、mA |
|------------------------|-----------------------|----------------|--------------|---------------|---------------|-----------------------|-------------------------|-----------------------|--------------------|
| 7.32                   | 13.3                  | 5.7            | 27.2         | 7.6           | 0.46          | 該当なし                  | 該当なし                    | 該当なし                  | 該当なし               |

表 8-2. TPSI3050M カリキュレータ ツールの結果、 $T_A = 25^\circ\text{C}$ 、3 線式モード (続き)

| $R_{\text{PXFR}}$ 、 $\text{k}\Omega$ | パワー コンバータのデューティ サイクル、% | $I_{\text{VDDP}}$ 、mA | $P_{\text{IN}}$ 、mW | $P_{\text{OUT}}$ 、mW | $I_{\text{OUT}}$ 、mA | $t_{\text{START}}$ 、 $\mu\text{s}$ | $t_{\text{RECOVER}}$ 、 $\mu\text{s}$ | $f_{\text{EN\_MAX}}$ 、 $\text{KHz}$ | $I_{\text{AUX\_MAX}}$ 、mA |
|--------------------------------------|------------------------|-----------------------|---------------------|----------------------|----------------------|------------------------------------|--------------------------------------|-------------------------------------|---------------------------|
| 9.09                                 | 21.1                   | 9.1                   | 43.1                | 12.7                 | 0.80                 | 該当なし                               | 該当なし                                 | 該当なし                                | 該当なし                      |
| 11                                   | 40.0                   | 17.2                  | 81.8                | 30.8                 | 2.00                 | 1828                               | 49.0                                 | 20.4                                | 3.08                      |
| 12.7                                 | 53.3                   | 22.9                  | 109.0               | 41.5                 | 2.71                 | 1397                               | 36.4                                 | 27.5                                | 5.18                      |
| 14.7                                 | 66.7                   | 28.7                  | 136.4               | 52.3                 | 3.42                 | 1141                               | 28.9                                 | 34.6                                | 7.29                      |
| 16.5                                 | 80.0                   | 34.4                  | 163.6               | 66.1                 | 4.34                 | 935                                | 22.8                                 | 43.8                                | 10.00                     |
| 20                                   | 93.3                   | 40.2                  | 190.8               | 77.4                 | 5.08                 | 822                                | 19.5                                 | 51.2                                | 10.00                     |

表 8-3 に、カリキュレータ ツールのさまざまな出力パラメータの要約を示します。

表 8-3. TPSI3050M カリキュレータ ツールのパラメータの説明

| パラメータ                 | 概要                                                                                                 |
|-----------------------|----------------------------------------------------------------------------------------------------|
| $R_{\text{PXFR}}$     | デューティ サイクルを調整することで、負荷に転送する電力量を制御する外付け抵抗設定。 $R_{\text{PXFR}}$ を高く設定すると、電力伝送と消費電力が増加します。             |
| パワー コンバータのデューティ サイクル  | パワー コンバータの公称デューティ サイクルです。 $R_{\text{PXFR}}$ を高く設定すると、パワー コンバータのデューティ サイクルが上がり、電力伝送量が増加します。         |
| $I_{\text{VDDP}}$     | VDDP 電源からの平均消費電流                                                                                   |
| $P_{\text{IN}}$       | VDDP 電源からの平均消費電力                                                                                   |
| $P_{\text{OUT}}$      | VDDH 電源に供給される平均電力                                                                                  |
| $I_{\text{OUT}}$      | VDDH 電源に供給される平均電流                                                                                  |
| $t_{\text{START}}$    | VDDP 立ち上がりから VDDH 電源レールが完全に充電されるまでのスタートアップ時間。このパラメータは、VDDH および VDDM 電源レールが最初に完全に放電されていることを想定しています。 |
| $t_{\text{RECOVER}}$  | VDRV に存在する負荷の切り替え後、VDDH レールが回復するための時間を示します                                                         |
| $f_{\text{MAX}}$      | 適用される負荷条件に対する特定の $R_{\text{PXFR}}$ 設定に対して可能な最大スイッチング周波数                                            |
| $I_{\text{AUX\_MAX}}$ | 現在のユーザー入力設定で利用可能な最大補助電流。 $f_{\text{MAX}}$ と $I_{\text{AUX\_MAX}}$ には反比例の関係があります。                   |

この設計例では、必要な 10KHz 周波数で指定の負荷のスイッチングをサポートするのに十分な電力を伝送するため、 $R_{\text{PXFR}}$  を 11k $\Omega$  以上の設定で構成する必要があります。

#### 8.2.2.4 $C_{\text{VDDP}}$ 容量

2 線式モードの場合、VDDP から VSSP への推奨容量  $C_{\text{VDDP}}$  は 220nF です。

この設計では、設計要件を満たすために 3 線式モードが必要です。3 線式モードでは、容量  $C_{\text{VDDP}}$  を増加させると、VDDP 電源のリップルが改善されます。この設計では、100nF と並列の 1 $\mu\text{F}$  を使用します。

#### 8.2.2.5 ゲート ドライバの出力抵抗

オプションの外部ゲートドライバ抵抗  $R_{\text{GSRC}}$  および  $R_{\text{GSNK}}$  は、ダイオードとともに次の目的で使用されます。

- 寄生インダクタンスおよび容量に起因するリングングの制限
- 高電圧スイッチングの  $dv/dt$ 、大電流スイッチングの  $di/dt$ 、ボディダイオードの逆方向回復に起因するリングングの制限
- ソースおよびシンクのゲート駆動強度の微調整
- 電磁干渉 (EMI) の低減

TPSI3050M はプルアップ構造を採用しており、ピーク ソース電流 1.5A の P チャネル MOSFET となっています。したがって、ピーク ソース電流は次の式で予測できます。

$$I_{O+} \cong \min\left(1.5A, \frac{V_{VDDH}}{R_{DS0N\_VDRV} + R_{GSRC} + R_{GFET\_INT}}\right) \quad (7)$$

ここで、

- $R_{GSRC}$ : 外部ターンオン抵抗
- $R_{DS0N\_VDRV}$ : TPSI3050M ドライバのオン抵抗 (High 状態) 電気的特性を参照してください。
- $V_{VDDH}$ : VDDH 電圧。この例では、10.2V と想定しています。
- $R_{GFET\_INT}$ : パワー ランジスタのデータシートに記載されている外部パワートランジスタの内部ゲート抵抗。この例では  $0\Omega$  と想定しています。
- $I_{O+}$ : ピーク ソース電流。1.5A (ゲート ドライバのピーク ソース電流) とゲート駆動ループ抵抗に基づく計算値のうちの小さい方の値。

この例では、 $R_{DS0N\_VDRV} = 2.5\Omega$ 、 $R_{GSRC} = 8\Omega$ 、 $R_{GFET\_INT} = 0\Omega$  の結果が次のようにになります。

$$I_{O+} \cong \min\left(1.5A, \frac{10.2V}{2.5\Omega + 8\Omega + 0\Omega}\right) = 0.97A \quad (8)$$

同様に、TPSI3050M はプルダウン構造を採用しており、ピーク シンク電流 3.0A の N チャネル MOSFET となっています。したがって、 $R_{GFET\_INT} = 0\Omega$  と仮定すると、ピーク シンク電流は次の式で予測できます。

$$I_{O-} \cong \min\left[3.0A, \left(V_{VDDH} \times (R_{GSRC} + R_{GSNK}) - R_{GSRC} \times V_F\right) \times \frac{1}{R_{GSRC} \times R_{GSNK} + R_{DS0N\_VDRV} \times (R_{GSRC} + R_{GSNK})}\right] \quad (9)$$

ここで、

- $R_{GSRC}$ : 外部ターンオン抵抗
- $R_{GSNK}$ : 外部ターンオフ抵抗
- $R_{DS0N\_VDRV}$ : TPSI3050M ドライバのオン抵抗 (Low 状態) 電気的特性を参照してください。
- $V_{VDDH}$ : VDDH 電圧。この例では 10.2V と想定しています。
- $V_F$ : ダイオードの順方向電圧降下。この例では 0.7V と想定しています。
- $I_{O-}$ : ピーク シンク電流。3.0A (ゲート ドライバのピーク シンク電流) とゲート駆動ループ抵抗に基づく計算値のうちの小さい方の値。

この例では、 $R_{DS0N\_VDRV} = 1.7\Omega$ 、 $R_{GSRC} = 8\Omega$ 、 $R_{GSNK} = 4.5\Omega$ 、 $R_{GFET\_INT} = 0\Omega$  と仮定すると次のような結果になります。

$$I_{O-} \cong \min\left[3.0A, \left(10.2V \times (8\Omega + 4.5\Omega) - 3.5\Omega \times 0.7V\right) \times \frac{1}{8\Omega \times 4.5\Omega + 1.7\Omega \times (8\Omega + 4.5\Omega)}\right] = 2.18A \quad (10)$$

推定ピーク電流は PCB レイアウトと負荷容量によっても影響されることに注意します。ゲート ドライバのループの寄生インダクタンスは、ピーク ゲート駆動電流を遅れさせ、オーバーシュートとアンダーシュートを発生させる可能性があります。そのため、ゲート ドライバのループを最小化することを強く推奨します。

### 8.2.2.6 起動時間と復帰時間

**[C<sub>DIV1</sub>, C<sub>DIV2</sub> 容量]** セクションで説明されているように、完全に放電された VDDH レールの起動時間は、VDDH 電源に存在する容量に依存します。この容量が充電される速度は、1 次側から 2 次側に伝送される電力の量に依存します。R<sub>PXFR</sub> を選択することで、伝送される電力量を調整できます。R<sub>PXFR</sub> の抵抗設定を増加させると、1 次側電源 (VDDP) から 2 次側電源 (VDDH) により多くの電力が伝送されるため、全体の起動および復帰時間を短縮できます。

### 8.2.2.7 補助電流の供給、VDDM からの I<sub>AUX</sub>

TPSI3050M は、図 8-3 に示すように、VDDM から電力を供給して外部補助回路をサポートできます。この場合、必要な伝送電力に、VDDM レール上の補助回路によって消費される追加の電力を含める必要があります。R<sub>PXFR</sub> の値は、全体の電力要件を満たすように設定する必要があります。



図 8-3. VDDM からの補助電源の供給

例えば、補助回路に  $4\text{mA}$  の平均電流が必要であると仮定します。表 8-4 に、TPSI3050M カリキュレータ ツールの結果の概要を示します。カリキュレータ ツールは [設計カリキュレータ](#) で入手できます。

注

表示されている結果は、発表時に取得されたものであり、最新バージョンのカリキュレータ ツールとは異なる場合があります。設計カリキュレータの最新バージョンを参照してください。

表 8-4. TPSI3050M カリキュレータ ツールの結果、 $T_A = 25^\circ\text{C}$ 、 $I_{\text{AUX}} = 4\text{mA}$  の 3 線式モード

| $R_{\text{PXFR}}, \text{k}\Omega$ | パワー コンバータのデューティサイクル、% | $I_{\text{VDDP}}, \text{mA}$ | $P_{\text{IN}}, \text{mW}$ | $P_{\text{OUT}}, \text{mW}$ | $I_{\text{OUT}}, \text{mA}$ | $t_{\text{START}}, \mu\text{s}$ | $t_{\text{RECOVER}}, \mu\text{s}$ | $f_{\text{EN\_MAX}}, \text{kHz}$ | $I_{\text{AUX\_MAX}}, \text{mA}$ |
|-----------------------------------|-----------------------|------------------------------|----------------------------|-----------------------------|-----------------------------|---------------------------------|-----------------------------------|----------------------------------|----------------------------------|
| 7.32                              | 13.3                  | 5.7                          | 27.2                       | 7.6                         | 0.46                        | 該当なし                            | 該当なし                              | 該当なし                             | 該当なし                             |
| 9.09                              | 21.1                  | 9.1                          | 43.1                       | 12.7                        | 0.80                        | 該当なし                            | 該当なし                              | 該当なし                             | 該当なし                             |
| 11                                | 40.0                  | 17.2                         | 81.8                       | 30.8                        | 2.00                        | 該当なし                            | 該当なし                              | 該当なし                             | 該当なし                             |
| 12.7                              | 53.3                  | 22.9                         | 109.0                      | 41.5                        | 2.71                        | 2691                            | 36.4                              | 27.5                             | 5.18                             |
| 14.7                              | 66.7                  | 28.7                         | 136.4                      | 52.3                        | 3.42                        | 1834                            | 28.9                              | 34.6                             | 7.29                             |
| 16.5                              | 80.0                  | 34.4                         | 163.6                      | 66.1                        | 4.34                        | 1327                            | 22.8                              | 43.8                             | 10.00                            |
| 20                                | 93.3                  | 40.2                         | 190.8                      | 77.4                        | 5.08                        | 1096                            | 19.5                              | 51.2                             | 10.00                            |

表 8-4 の結果に基づいて、次のようないくつかの観察を行うことができます。

- $R_{\text{PXFR}} = 7.32\text{k}\Omega$ 、 $R_{\text{PXFR}} = 9.09\text{k}\Omega$ 、 $R_{\text{PXFR}} = 11\text{k}\Omega$  の場合、表 8-1 の設計要件で指定されているアプリケーションの電力要件を満たすのに十分な電力が得られていません。
- $R_{\text{PXFR}} = 12.7\text{k}\Omega$  以上の場合、指定された設計要件を満たすのに十分な電力が伝送されています。
- 与えられた  $R_{\text{PXFR}}$  については、伝送される電力の多くが補助回路に供給されるため、表 8-4 に示す  $I_{\text{AUX}} = 0\text{mA}$  の結果と比較して、 $t_{\text{START}}$  は長くなり、 $f_{\text{MAX}}$  は減少します。

#### 8.2.2.8 VDDM リップル電圧

VDDM から電力を供給する場合、つまり  $I_{\text{AUX}} > 0\text{mA}$  のとき、VDDM レールに追加の電圧リップルが存在することに注意してください。与えられた  $R_{\text{PXFR}}$  設定では、VDDM から VSSS への追加の容量を印加することで、このリップルを低減できます。この設計例では、カリキュレータ ツールで計算された VDDM のリップル  $VDDM_{\text{ripple}}$  は  $190\text{mV}$  です。

容量を追加することで、 $VDDM_{\text{ripple}}$  を低減しながら、元の  $VDDH_{\text{droop}}$  を  $0.5\text{V}$  に維持できます。例えば、カリキュレータ ツールで  $C_{\text{DIV1}} = 330\text{nF}$  および  $C_{\text{DIV2}} = 680\text{nF}$  を適用すると、 $VDDM_{\text{ripple}}$  は  $131\text{mV}$  に減少しますが、 $VDDH_{\text{droop}}$  は  $0.5\text{V}$  未満に維持されます。この容量が追加されると、 $t_{\text{START}}$  の時間は当然延長されます。

### 8.2.3 アプリケーション曲線



3 線式モード       $V_{DDP} = 5.0 \text{ V}$        $R_{PXFR} = 9.09\text{k}\Omega$   
 $C_{DIV1} = 470\text{nF}$        $C_{DIV2} = 470\text{nF}$   
 $I_{AUX} = 0\text{mA}$        $C_{VDRV} = 10\text{nF}$        $T_A = 25^\circ\text{C}$

図 8-4. 電源投入時、 $V_{EN} = V_{VDDP}$ 、3 線式モード、TPSI3050M



3 線式モード       $V_{DDP} = 5.0 \text{ V}$        $R_{PXFR} = 9.09\text{k}\Omega$   
 $C_{DIV1} = 470\text{nF}$        $C_{DIV2} = 470\text{nF}$   
 $I_{AUX} = 0\text{mA}$        $C_{VDRV} = 10\text{nF}$        $T_A = 25^\circ\text{C}$

図 8-5.  $t_{LH\_VDRV}$ 、3 線式モード、TPSI3050M



3 線式モード       $V_{DDP} = 5.0 \text{ V}$        $R_{PXFR} = 9.09\text{k}\Omega$   
 $C_{DIV1} = 470\text{nF}$        $C_{DIV2} = 470\text{nF}$   
 $I_{AUX} = 0\text{mA}$        $C_{VDRV} = 10\text{nF}$        $T_A = 25^\circ\text{C}$

図 8-6.  $t_{HL\_VDRV}$ 、3 線式モード、TPSI3050M



3 線式モード       $V_{DDP} = 5.0 \text{ V}$        $R_{PXFR} = 9.09\text{k}\Omega$   
 $C_{DIV1} = 470\text{nF}$        $C_{DIV2} = 470\text{nF}$   
 $I_{AUX} = 0\text{mA}$        $C_{VDRV} = 10\text{nF}$        $T_A = 25^\circ\text{C}$

図 8-7. 3 線式モード、 $f_{EN} = 10\text{KHz}$ 、TPSI3050M



3 線式モード       $V_{DDP} = 5.0 \text{ V}$        $R_{PXFR} = 12.7\text{k}\Omega$   
 $C_{DIV1} = 330\text{nF}$        $C_{DIV2} = 680\text{nF}$   
 $I_{AUX} = 4\text{mA}$        $C_{VDRV} = 10\text{nF}$        $T_A = 25^\circ\text{C}$

図 8-8. 電源投入時、 $V_{EN} = V_{VDDP}$ 、3 線式モード、TPSI3050M



3 線式モード       $V_{DDP} = 5.0 \text{ V}$        $R_{PXFR} = 12.7\text{k}\Omega$   
 $C_{DIV1} = 330\text{nF}$        $C_{DIV2} = 680\text{nF}$   
 $I_{AUX} = 4\text{mA}$        $C_{VDRV} = 10\text{nF}$        $T_A = 25^\circ\text{C}$

図 8-9.  $t_{LH\_VDRV}$ 、3 線式モード、TPSI3050M

### 8.2.3 アプリケーション曲線(続き)



### 8.2.4 絶縁寿命

絶縁寿命予測データは、業界標準の TDDB (Time Dependent Dielectric Breakdown、経時絶縁破壊) テスト手法を使用して収集されます。このテストでは、バリアのそれぞれの側にあるすべてのピンを互いに接続して 2 つの端子を持つデバイスを構成し、その両側に高電圧を印加します。この絶縁破壊データは、動作温度範囲で、さまざまな電圧について 60Hz でスイッチングして収集されます。強化絶縁について、VDE 規格では、100 万分の 1 (ppm) 未満の故障率での TDDB (経時絶縁破壊) 予測曲線の使用が求められています。期待される最小絶縁寿命は、規定の動作絶縁電圧において 20 年ですが、VDE の強化絶縁認証には、動作電圧について 20%、寿命について 50% の安全マージンが必要となります。すなわち、規定値よりも 20% 高い動作電圧で、30 年の最小絶縁寿命が必要であることになります。

図 8-12 に、寿命全体にわたって高電圧ストレスに耐えることができる、絶縁バリアの固有能力を示します。この TDDB データによれば、絶縁バリアの固有能力は 1000  $V_{RMS}$ 、寿命は 1480 年です。



図 8-12. 絶縁寿命予測データ

### 8.3 電源に関する推奨事項

3 線式モードでは、信頼性の高い電源電圧を確保するため、VDDP から VSSP までの  $C_{VDDP}$  容量を、高周波デカップリング用の  $0.1\mu F$  バイパスコンデンサと、低周波数デカップリング用の  $10\mu F$  バイパスコンデンサの並列配置で構成することをお勧めします。

2 線式モードでは、VDDP から VSSP へ配置する  $C_{VDDP}$  容量を、VDDP ピンと VSSP ピンの間にデバイスに近接して接続された  $220nF$  のコンデンサで構成することを推奨します。推奨絶対容量は  $220nF$  である必要があるため、ディレーティングが必要な場合は、より大きな値の部品が必要になります。

低 ESR コンデンサおよび低 ESL コンデンサは、VDDP ピンと VSSP ピンの間にデバイスに近接して接続する必要があります。

### 8.4 レイアウト

#### 8.4.1 レイアウトのガイドライン

設計者が TPSI3050M の性能を適切に引き出すには、PCB レイアウトに細心の注意を払う必要があります。主なガイドラインは次のとおりです。

- 部品の配置:
  - PCB パターン上のゲートループの寄生インダクタンスが減少するように、ドライバはパワー半導体のできるだけ近くに配置します。

- 外付けパワートランジスタをターンオンさせる際のノイズをバイパスし、大きなピーク電流に対応するため、VDDH ピンと VDDM ピンの間と VDDM ピンと VSSS ピンの間に低 ESR かつ低 ESL のコンデンサを本デバイスに近接して接続します。
- 低 ESR かつ低 ESL のコンデンサを、VDDP ピンと VSSP ピンの間に、本デバイスに近接して接続します。
- $R_{PXFR}$  ピンの寄生容量を最小限に抑えます。
- 接地に関する注意事項:
  - トランジスタのゲートを充放電する大きいピーク電流が流れる領域を、最小の物理面積に制限します。これによりループのインダクタンスの減少が制限され、トランジスタのゲート端子のノイズが最小限に抑えられます。ゲートドライバをトランジスタのできるだけ近くに配置します。
  - ドライバ VSSS は、MOSFET ソースまたは IGBT エミッタのケルビン接続に接続します。電源デバイスに分割ケルビンソースまたはエミッタがない場合は、VSSS ピンを電源デバイスパッケージのソースまたはエミッタ端子にできる限り近接して接続し、ゲートループを大電力スイッチングループと分離します。
- 高電圧に関する注意事項:
  - 1 次側と 2 次側の間の絶縁性能を確保するため、ドライバデバイスの下には PCB パターンも銅箔も配置しないようにします。絶縁性能を低下させるおそれがある汚染を防止するため、PCB カットアウトや溝を使用することを推奨します。
- 熱に関する検討事項:
  - 適切な PCB レイアウトは、デバイスから PCB に熱を放散し、接合部から基板への熱インピーダンス ( $\theta_{JB}$ ) を最小化するのに役立ちます。
  - システムに複数の層がある場合は、VDDH ピンおよび VSSS ピンを、適切なサイズの複数のビアを経由して内部のグランドまたは電源プレーンに接続することも推奨します。熱伝導率を最大化するため、これらのビアは IC ピンの近くに配置する必要があります。ただし、異なる高電圧プレーンからのパターンや銅箔が重ならないように注意してください。

#### 8.4.2 レイアウト例

PCB レイアウトの例を、図 8-13 に示します。この図では、信号と主要なコンポーネントにラベル付けされています。



図 8-13. PCB の 3D 図

図 8-14 と図 8-15 に上層と下層のパターンと銅箔を示します。



図 8-14. 上層



図 8-15. 下層

## 9 デバイスおよびドキュメントのサポート

### 9.1 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 9.2 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの[使用条件](#)を参照してください。

### 9.3 商標

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

### 9.4 静電気放電に関する注意事項

 この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことを推奨します。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

## 9.5 用語集

[テキサス・インスツルメンツ用語集](#) この用語集には、用語や略語の一覧および定義が記載されています。

## 10 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

| 日付         | 改訂 | 注  |
|------------|----|----|
| March 2025 | *  | 初版 |

## 11 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

## 重要なお知らせと免責事項

テキサス・インスツルメンツは、技術データと信頼性データ（データシートを含みます）、設計リソース（リファレンス デザインを含みます）、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、テキサス・インスツルメンツ製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した テキサス・インスツルメンツ製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている テキサス・インスツルメンツ製品を使用するアプリケーションの開発の目的でのみ、テキサス・インスツルメンツはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。テキサス・インスツルメンツや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、テキサス・インスツルメンツおよびその代理人を完全に補償するものとし、テキサス・インスツルメンツは一切の責任を拒否します。

テキサス・インスツルメンツの製品は、[テキサス・インスツルメンツの販売条件](#)、または [ti.com](http://ti.com) やかかる テキサス・インスツルメンツ製品の関連資料などのいづれかを通じて提供する適用可能な条項の下で提供されています。テキサス・インスツルメンツがこれらのリソースを提供することは、適用されるテキサス・インスツルメンツの保証または他の保証の放棄の拡大や変更を意味するものではありません。

お客様がいかなる追加条項または代替条項を提案した場合でも、テキサス・インスツルメンツはそれらに異議を唱え、拒否します。

郵送先住所: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265

Copyright © 2025, Texas Instruments Incorporated

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins   | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|------------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| TPSI3050MDWZR         | Active        | Production           | SO-MOD (DWZ)   8 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -55 to 125   | I3050M              |
| TPSI3050MDWZR.A       | Active        | Production           | SO-MOD (DWZ)   8 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -55 to 125   | I3050M              |
| TPSI3050MDWZR.B       | Active        | Production           | SO-MOD (DWZ)   8 | 1000   LARGE T&R      | -           | Call TI                              | Call TI                           | -55 to 125   |                     |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**TAPE AND REEL INFORMATION**


|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

**QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**


\*All dimensions are nominal

| Device        | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|---------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| TPSI3050MDWZR | SO-MOD       | DWZ             | 8    | 1000 | 330.0              | 16.4               | 12.05   | 6.15    | 3.3     | 16.0    | 16.0   | Q1            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device        | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|---------------|--------------|-----------------|------|------|-------------|------------|-------------|
| TPSI3050MDWZR | SO-MOD       | DWZ             | 8    | 1000 | 350.0       | 350.0      | 43.0        |

# PACKAGE OUTLINE

DWZ0008A

SOIC - 2.8 mm max height

SMALL OUTLINE PACKAGE



4226306/A 09/2020

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
5. Ref. JEDEC registration MS-013

# EXAMPLE BOARD LAYOUT

DWZ0008A

SOIC - 2.8 mm max height

SMALL OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
9.1 mm NOMINAL CLEARANCE/CREEPAGE  
SCALE: 6X



4226306/A 09/2020

NOTES: (continued)

5. Publication IPC-7351 may have alternate designs.

6. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

DWZ0008A

SOIC - 2.8 mm max height

SMALL OUTLINE PACKAGE



4226306/A 09/2020

NOTES: (continued)

7. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
8. Board assembly site may have different recommendations for stencil design.

## 重要なお知らせと免責事項

TI は、技術データと信頼性データ (データシートを含みます)、設計リソース (リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1) お客様のアプリケーションに適した TI 製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025 年 10 月