

**TPS62420** 

JAJS277

# 2.25MHz 600mA/1000mA デュアル降圧型コンバータ 小型3×3mm QFNパッケージ

# 特長

● 効率:95%(最大)

● V<sub>IN</sub>入力電圧範囲: 2.5V ~ 6V

● 2.25MHz固定周波数動作

● 出力電流:600mA/1000mA

● 出力電圧可変範囲: 0.6V ~ V<sub>IN</sub>

● EasyScale™オプションによる1ピンのシリアル・ インターフェイスにより、動作中に出力電圧の変 更が可能

● 軽負荷電流時パワーセーブ・モードで動作

● 180°逆位相動作

● 出力電圧精度:±1% (PWMモード時)

● 静止時電流 (両コンバータ合計): 32µA (Typ)

● 100%のデューティ・サイクル動作が可能で、最小のドロップアウトを実現

■ 10ピンQFNパッケージ (3×3mm)

# アプリケーション

- 携携帯電話、スマート・フォン
- PDA、ポケットPC
- OMAP™およびローパワーDSPの電源



- ポータブル・メディア・プレーヤー
- デジタル・ラジオ
- デジタル・カメラ

# 概要

TPS6242は、デュアルチャネルの同期整流方式降圧型DC/DCコンバータで、バッテリー駆動のポータブル用途のアプリケーションに最適です。TPS62420は、入力電源として、単一セルのリチウム・イオン・バッテリー、3セルのニッケル水素/ニッカド・バッテリーを使用することが可能で、出力には独立した2系統を持っています。このデバイスは、入力が標準の3.3Vまたは5V電圧レールでの動作にも適しています。

TPS62420は入力電圧が2.5V~6Vの範囲であるため、スマート・フォン、PDA、その他のポータブル機器のような携帯型機器の電源に理想的なデバイスです。

EasyScale<sup>TM</sup>シリアル・インターフェイスにより、出力電圧を動作時も変更することができるため、ローパワーDSPやプロセッサの電源のデジタル出力可変に対応しています。



EasyScale, OMAP, PowerPADは、テキサス・インスツルメンツの登録商標です。

この資料は、Texas Instruments Incorporated (TI) が英文で記述した資料を、皆様のご理解の一助として頂くために日本テキサス・インスツルメンツ (日本TI) が英文から和文へ翻訳して作成したものです。

資料によっては正規英語版資料の更新に対応していないものがあります。 日本TIによる和文資料は、あくまでもTI正規英語版をご理解頂くための補 助的参考資料としてご使用下さい。

製品のご検討およびご採用にあたりましては必ず正規英語版の最新資料を

Titaよび日本Tiは、正規英語版にて更新の情報を提供しているにもかかわらず、更新以前の情報に基づいて発生した問題や障害等につきましては如何なる責任も負いません。



SLVS676B 翻訳版

TPS62420は2.25MHzの固定スイッチング周波数で動作し、全負荷電流範囲にわたって高効率を維持するよう、軽負荷電流時にはパワーセーブ・モード動作になります。低ノイズが求められるアプリケーションには、MODE/DATAピンを"H"レベルにすることで固定周波数でスイッチングする固定PWMモードとすることができます。シャットダウン・モードでは、自己消費電流は1.2μA(Typ)に低減します。本デバイスを用いることで、小型のインダクタ及びコンデンサを使用することができるので、機器そのものの小型化に寄与します。

TPS62420のパッケージは10ピンのリードレス・パッケージ  $(3 \times 3 \text{mm QFN})$  です。



# 静電気放電対策

これらのデバイスは、限定的なESD(静電破壊)保護機能を 内蔵しています。保存時または取り扱い時に、MOSゲートに 対する静電破壊を防止するために、リード線どうしを短絡して おくか、デバイスを伝導性のフォームに入れる必要があります。

#### 製品情報

| T <sub>A</sub> | 製品名<br>(1) | 初期出力電圧<br>(2) |            | 出力電流   | QFN (1)<br>パッケージ | 注文番号        | パッケージ<br>マーキング |
|----------------|------------|---------------|------------|--------|------------------|-------------|----------------|
| –40°C ∼ 85°C   | TPS62420   | OUT1          | Adiustable | 600mA  | DRC              | TPS62420DRC | BQF            |
| -40°C ~ 85°C   | 17 302420  | OUT2          | Aujustable | 1000mA | DHC              | 1F302420DHC | DQI            |

#### 絶対最大定格

動作温度範囲内(特に記述のない限り)<sup>(1)</sup>

|                     |                                                       |                                     | 值                 | 単位 |
|---------------------|-------------------------------------------------------|-------------------------------------|-------------------|----|
|                     | Input voltage range on V <sub>IN</sub> <sup>(2)</sup> | <b>-0.3</b> ∼ 7                     | V                 |    |
|                     | Voltage range on EN, MODE/DAT                         | $-0.3 \sim V_{IN} + 0.3, \le 7$     | V                 |    |
|                     | Maximum Current into MODE/DA                          | 500                                 | μА                |    |
|                     | Voltage on SW1, SW2                                   | <b>-0.3</b> ∼ 7                     | V                 |    |
|                     | Voltage on ADJ2, FB1                                  | $-0.3 \sim V_{IN} + 0.3, \le 7$     | V                 |    |
|                     | ESD rating <sup>(3)</sup>                             | HBM Human body nodel                | 2                 | kV |
|                     |                                                       | Charge device model                 | 1                 | kV |
|                     |                                                       | Machine model                       | 200               | V  |
| T <sub>J(max)</sub> | Maximum junction temperature                          |                                     | 150               | °C |
| T <sub>A</sub>      | Operating ambient temperature ra                      | Operating ambient temperature range |                   |    |
| T <sub>stg</sub>    | Storage temperature range                             |                                     | <b>−</b> 65 ~ 150 | °C |

- (1) 絶対最大定格以上のストレスは、製品に恒久的・致命的なダメージを製品に与えることがあります。これはストレスの定格のみについて示してあり、このデータシートの「推奨動作条件」に示された値を越える状態での本製品の機能動作を意味するものではありません。絶対最大定格の状態に長時間置くことは、本製品の信頼性に影響を与えることがあります。
- (2) 全ての電圧値は回路のグランド端子を基準にしています。
- (3) 人体モデルは1.5kΩの抵抗を介して各ピンに100pFのコンデンサで放電します。マシン・モデルは各ピンに直接200pFのコンデンサで放電します。

#### 損失定格

| パッケ | ージ | $R_{\theta JA}$ | 電力定格 T <sub>A</sub> ≤ 25°C | 軽減係数 T <sub>A</sub> = 25°C |
|-----|----|-----------------|----------------------------|----------------------------|
| DRO |    | 49°C/W          | 2050mW                     | 21mW/°C                    |

#### 推奨動作条件

動作温度範囲内(特に記述のない限り)

|                |                                             | MIN | NOM | MAX | 単位 |
|----------------|---------------------------------------------|-----|-----|-----|----|
| VIN            | Supply voltage                              | 2.5 |     | 6   | V  |
|                | Output voltage range for adjustable voltage | 0.6 |     | VIN | V  |
| T <sub>A</sub> | Operating ambient temperature               | -40 |     | 85  | °C |
| TJ             | Operating junction temperature              | -40 |     | 125 | °C |



# 電気的特性

 $V_{\text{IN}}$  = 3.6V,  $V_{\text{OUT}}$  = 1.8V, EN =  $V_{\text{IN}}$ , MODE = GND, L = 2.2 $\mu$ H,  $C_{\text{OUT}}$  =20 $\mu$ F,  $T_{\text{A}}$  =  $-40^{\circ}$ C  $\sim$  85 $^{\circ}$ C typical values are at  $T_{\text{A}}$  =25 $^{\circ}$ C (特に記述がない限り)

|                      | パラメータ                                                                       | 測定条件                                                                                                         | MIN                     | TYP  | MAX             | 単位 |
|----------------------|-----------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------|-------------------------|------|-----------------|----|
| SUPPLY C             | CURRENT                                                                     |                                                                                                              |                         |      |                 |    |
| $V_{IN}$             | Input voltage range                                                         |                                                                                                              | 2.5                     |      | 6.0             | V  |
|                      |                                                                             | One converter, I <sub>OUT</sub> = 0mA. PFM mode enabled (Mode = 0) device not switching, EN1 = 1 OR EN2 = 1  |                         | 19   | 29              | μА |
| I <sub>Q</sub>       | Operating quiescent current                                                 | Two converter, I <sub>OUT</sub> = 0mA. PFM mode enabled (Mode = 0) device not switching, EN1 = 1 AND EN2 = 1 |                         | 32   | 48              | μΑ |
|                      |                                                                             | I <sub>OUT</sub> = 0mA, MODE/DATA = GND, for one converter, V <sub>OUT</sub> 1.575V <sup>(1)</sup>           |                         | 23   |                 | μА |
|                      |                                                                             | $I_{OUT}$ = 0mA, MODE/DATA = $V_{IN}$ , for one converter, $V_{OUT}$ 1.575V <sup>(1)</sup>                   |                         | 3.6  |                 | mA |
| 1                    | Shutdown current                                                            | EN1, EN2 = GND, V <sub>IN</sub> = 3.6V <sup>(2)</sup>                                                        |                         | 1.2  | 3               | ^  |
| I <sub>SD</sub>      | Shutdown current                                                            | EN1, EN2 = GND, $V_{IN}$ ramped from 0V to 3.6V <sup>(3)</sup>                                               |                         | 0.1  | 1               | μΑ |
| V                    | Undervoltage leakeut threehold                                              | Falling                                                                                                      |                         | 1.5  | 2.35            | V  |
| V <sub>UVLO</sub>    | Undervoltage lockout threshold                                              | Rising                                                                                                       |                         |      | 2.4             | V  |
| ENABLE E             | EN1, EN2                                                                    |                                                                                                              |                         |      |                 |    |
| V <sub>IH</sub>      | High-level input voltage, EN1, EN2                                          |                                                                                                              | 1.2                     |      | V <sub>IN</sub> | V  |
| V <sub>IL</sub>      | Low-level input voltage, EN1, EN2                                           |                                                                                                              | 0                       |      | 0.4             | V  |
| I <sub>IN</sub>      | Input bias current, EN1, EN2                                                | EN1, EN2 = GND or VIN                                                                                        |                         | 0.05 | 1.0             | μΑ |
| DEF_1 INF            | PUT                                                                         |                                                                                                              |                         |      |                 |    |
| I <sub>IN</sub>      | Input biasd current DEF_1                                                   | DEF_1 = GND or VIN                                                                                           |                         | 0.01 | 1.0             | μΑ |
| MODE/DA              | TA                                                                          |                                                                                                              |                         |      | -               |    |
| V <sub>IH</sub>      | High-level input voltage,<br>MODE/DATA                                      |                                                                                                              | 1.2                     |      | V <sub>IN</sub> | V  |
| V <sub>IL</sub>      | Low-level input voltage, MODE/DATA                                          |                                                                                                              | 0                       |      | 0.4             | V  |
| I <sub>IN</sub>      | Input bias current, MODE/DATA                                               | MODE/DATA = GND or VIN                                                                                       |                         | 0.01 | 1.0             | μА |
| V <sub>OH</sub>      | Acknowledge output voltage high                                             | Open drain, via external pullup resistor                                                                     |                         |      | V <sub>IN</sub> | V  |
| V <sub>OL</sub>      | Acknowledge output voltage low                                              | Open drain, sink current 500μA                                                                               | 0                       |      | 0.4             | V  |
| INTERFAC             | E TIMING                                                                    |                                                                                                              |                         |      | •               |    |
| t <sub>Start</sub>   | Start time                                                                  |                                                                                                              | 2                       |      |                 | μs |
| t <sub>H_LB</sub>    | High time low bit, logic 0 detection                                        | Signal level on MODE/DATA pin is > 1.2V                                                                      | 2                       |      | 200             | μs |
| $t_{L\_LB}$          | Low time low bit, logic 0 detection                                         | Signal level on MODE/DATA pin < 0.4V                                                                         | 2x<br>t <sub>H_LB</sub> |      | 400             | μs |
| t <sub>L_HB</sub>    | Low time high bit, logic 1 detection                                        | Signal level on MODE/DATA pin < 0.4V                                                                         | 2                       |      | 200             | μs |
| t <sub>H_LB</sub>    | High time high bit, logic 1 detection                                       | Signal level on MODE/DATA pin is > 1.2V                                                                      | 2x<br>t <sub>L_HS</sub> |      | 400             | μs |
| T <sub>EOS</sub>     | End of Stream                                                               | T <sub>EOS</sub>                                                                                             | 2                       |      |                 | μs |
| t <sub>ACKN</sub>    | Duration of acknowledge condition (MODE/DATE line pulled low by the device) | V <sub>IN</sub> 2.5V to 6V                                                                                   | 400                     |      | 520             | μs |
| t <sub>valACK</sub>  | Acknowledge valid time                                                      |                                                                                                              |                         |      | 2               | μs |
| t <sub>timeout</sub> | Timeout for entering power save mode                                        | MODE/DATA Pin changes from high to low                                                                       |                         |      | 520             | μs |
|                      |                                                                             |                                                                                                              |                         |      |                 |    |



 <sup>(1)</sup> デバイスは出力無負荷でスイッチングしており、L値は3.3μH、値にはコイルによる損失が含まれています。
 (2) この値はデバイスが一度イネーブルになった (EN1またはEN2 = "H" レベル)後で、電源電圧V<sub>IN</sub>がパワー・ダウンしていない場合に有効です。
 (3) この値はデバイスがディスエーブル (EN1及びEN2 = "L" レベル)で電源電圧V<sub>IN</sub>が供給を開始した時に有効です。値はデバイスが最初にイネーブル (EN1またはEN2 = "H" レベル) になるまで有効です。最初のイネーブルの後に、この注(3)による制約が有効となります。

#### 電気的特性

 $V_{IN}$  = 3.6V,  $V_{OUT}$  = 1.8V, EN =  $V_{IN}$ , MODE = GND, L = 2.2 $\mu$ H,  $C_{OUT}$  =20 $\mu$ F,  $T_A$  =  $-40^{\circ}$ C  $\sim$  85 $^{\circ}$ C typical values are at  $T_A$  =25 $^{\circ}$ C (特に記述がない限り)

| パラメータ                   |                                  |                   | 測定条件                                                                                                               | MIN   | TYP                       | MAX      | 単位  |
|-------------------------|----------------------------------|-------------------|--------------------------------------------------------------------------------------------------------------------|-------|---------------------------|----------|-----|
| POWER SW                | ITCH .                           |                   |                                                                                                                    |       |                           | ·        |     |
| R <sub>DS(ON)</sub>     | P-Channel MOSFI<br>Converter 1,2 | ET On-resistance, | $V_{IN} = V_{GS} = 3.6V$                                                                                           |       | 280                       | 620      | mΩ  |
| I <sub>LK_PMOS</sub>    | P-Channel leakage                | e current         | V <sub>DS</sub> = 6.0V                                                                                             |       |                           | 1        | μΑ  |
| R <sub>DS(ON)</sub>     | N-Channel MOSF<br>Converter 1,2  | ET On-resistance  | $V_{IN} = V_{GS} = 3.6V$                                                                                           |       | 200                       | 450      | mΩ  |
| I <sub>LK_SW1/SW2</sub> | Leakage Current in               | nto SW1/SW2 Pin   | Includes N-Chanel leakage currnet,<br>V <sub>IN</sub> = open, V <sub>SW</sub> = 6.0V, EN = GND <sup>(4)</sup>      |       | 6                         | 7.5      | μΑ  |
| I <sub>LIMF</sub>       | Forward Current                  | OUT1 600mA        | $2.5V \le V_{IN} \le 6.0V$                                                                                         | 0.85  | 1.0                       | 1.15     | Α   |
|                         | Limit PMOS and NMOS              | OUT2 1000mA       |                                                                                                                    | 1.19  | 1.4                       | 1.61     |     |
| T <sub>SD</sub>         | Thermal shutdown                 | 1                 | Increasing junction temperature                                                                                    |       | 150                       |          | °C  |
|                         | Thermal shudown                  | hysteresis        | Decreasing junction temperature                                                                                    |       | 20                        |          | °C  |
| OSCILLATO               | )R                               |                   |                                                                                                                    |       |                           |          |     |
| fSW                     | Oscillator frequenc              | су                | $2.5V \le VIN \le 6.0V$                                                                                            |       | 2.25                      | 2.5      | MHz |
| OUTPUT                  |                                  |                   |                                                                                                                    |       |                           |          |     |
| V <sub>OUT</sub>        | Adjustable output                | votage range      |                                                                                                                    | 0.6   |                           | $V_{IN}$ | V   |
| V <sub>ref</sub>        | Reference voltage                |                   |                                                                                                                    |       | 600                       |          | mV  |
| V <sub>OUT (PFM)</sub>  | DC output voltage                | accuracy PFM      | Voltage positioning active, MODE/DATA = GND, device operating in PFM mode, VIN = 2.5V to $5.0V^{(6)(7)}$           | -1.5% | 1.01x<br>V <sub>OUT</sub> | 2.5%     |     |
|                         | mode, adjustable a               |                   | MODE/DATA = GND; device operating in PWM Mode VIN = 2.5V to 6.0V <sup>(7)</sup>                                    | -1%   | 0%                        | 1%       |     |
| V <sub>OUT</sub>        |                                  |                   | $V_{IN}$ = 2.5V to 6.0V, Mode/Data = $V_{IN}$ , Fixed PWM operation, 0mA < $I_{OUT}$ < $I_{OUTMAX}$ <sup>(8)</sup> | -1%   | 0%                        | 1%       |     |
|                         | DC output voltage                | load regulation   | PWM operation mode                                                                                                 |       |                           | 0.5      | %/A |
| t <sub>Start up</sub>   | Start-up time                    |                   | Activation time to start switching <sup>(9)</sup>                                                                  |       | 170                       |          | μs  |
| t <sub>Ramp</sub>       | V <sub>OUT</sub> Ramp UP tin     | ne                | Time to ramp from 5% to 95% of V <sub>OUT</sub>                                                                    |       | 750                       |          | μs  |

- (4) SW1ピンとSW2ピンには1M $\Omega$ の内部抵抗がGNDに接続されています。
- (5) 出力電圧の仕様には外部の電圧調整用の抵抗による誤差は含まれていません。
- (6) 構成  $\text{dL} = 2.2 \mu \text{H}(\text{Typ})$ 、 $\text{C}_{\text{OUT}} = 20 \mu \text{F}(\text{Typ})$ です。パラメータ測定情報を参照してください。PFMモード時の出力電圧リップルは出力コンデンサの実効容量により決まります。出力コンデンサが大きいと出力電圧精度が高くなります。
- (7) パワーセーブ・モードで動作中には、標準的に $I_{PSM} = V_{IN}/32\Omega$ を超えるとPWMモードに移行します。
- (7) パリーセーア・モート で製用を中には、標準的以上  $FSM = V_{IN}$  SZSM2 を 返れる C F V V W ICT TO Live <math>y 。 (8)  $V_{OUT} > 2.2 V$  の場合、 $V_{IN}$  min  $= V_{OUT} + 0.3 V$  。 (9) この起動時間が得られるのは、2つコンバータのうちの1つがシャットダウン・モード (EN2 = 0) からアクティブ・モード (EN2 = 1) になり、かつ、もう1つのコンバータが既にイネーブル (例えば、EN = 1) である場合です。また、2つのコンバータともシャットダウン・モード (EN1 = EN2 = 0) からアクティブ・モード (EN1 / EN2の両方、またはいずれかが1) になった場合では、内部回路が動くまでにさらに $80\mu$ s(Typ)の時間が必要です。 $t_{Start}$ 経過後、コンバータはスイッチングを開始し、 $V_{OUT}$ を上昇させます。



# ピン配置



### ピン機能

| TERMINAL  |              |     |                                                                                                                                                                                                                  |
|-----------|--------------|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| NAME      | NO.<br>(QFN) | I/O | 説明                                                                                                                                                                                                               |
| ADJ2      | 1            | I   | コンバータ2の出力電圧設定用入力端子。出力電圧可変バージョン(TPS62410)では、VOUT2-ADJ2間とGND-ADJ2間に分圧抵抗を外付けして、出力電圧を0.6V~VINの間に設定してください。コンバータ2に対してEasyScale™インターフェイスを通して電圧制御が行われる場合にも、このピンは出力に直接接続しなければなりません。                                       |
| MODE/DATA | 2            | 1   | このピンには2つの機能があります。                                                                                                                                                                                                |
|           |              |     | 1. 動作モードの選択: "L" レベルの場合、軽負荷時にデバイスがPFMモードで動作し、重負荷時に自動的にPWM モードとなる「パワーセーブ・モード」となります。このピンを "H" レベルにすると、デバイスは全負荷範囲にわたり固定PWMモードで動作します。                                                                                |
|           |              |     | 2. EasyScale <sup>TM</sup> インターフェイス機能:2つのコンバータの出力電圧を変更するための1線式のシリアル・インターフェイス。このピンは、必要に応じて認証状態を出力するためのオープン・ドレイン出力機能も持っています。オープン・ドレインのシンク可能な電流は、500µAまでとなっています。このインターフェイスは、EN1かEN2のいずれか一方が"H"レベルの場合、アクティブな状態となります。 |
| VIN       | 3            | ı   | デバイスの電源電圧であり、電圧範囲が2.5V~6Vのバッテリーに接続します。                                                                                                                                                                           |
| FB1       | 4            | I   | コンバータ1の直接フィードバック電圧検出入力で、直接Vout1に接続します。内部位相補償コンデンサがこのピンと誤差増幅器の間に内蔵されています。出力電圧固定タイプの場合、またはインターフェイスが使用された場合、このピン は内部の電圧検出抵抗に接続されます。                                                                                 |
| DEF_1     | 5            | I/O | このピンはコンバータ1の出力電圧を決めます。TPS62410では外付けの抵抗を介した出力電圧設定用のアナログ入力として動作します。固定出力電圧製品ではこのピンはデフォルト固定出力電圧から選択するデジタル入力として動作します。TPS62410の場合、出力電圧を設定するために、このピンに外付けで抵抗を接続する必要があります。                                                |
| 014/4     |              |     |                                                                                                                                                                                                                  |
| SW1       | 6            |     | コンバータ1のスイッチ・ピン。インダクタに接続します。                                                                                                                                                                                      |
| EN1       | 7            | I   | コンバータ1のイネーブル入力で、アクティブ"H"。                                                                                                                                                                                        |
| GND       | 8            | I   | 両方のコンバータのグランド・ピンで、このピンはPowerPad™に接続します。                                                                                                                                                                          |
| EN2       | 9            | I/O | コンバータ2のイネーブル入力で、アクティブ"H"。                                                                                                                                                                                        |
| SW2       | 10           |     | コンバータ2のスイッチ・ピン。インダクタに接続します。                                                                                                                                                                                      |
| PowerPAD™ |              |     | GNDに接続します。                                                                                                                                                                                                       |



#### 機能ブロック図





# パラメータ測定情報



# 代表的特性

#### グラフおよび図一覧

|                                                                                              | 図 NO. |
|----------------------------------------------------------------------------------------------|-------|
| Efficiency V <sub>OUT1</sub> = 1.1V                                                          | 1     |
| Efficiency V <sub>OUT1</sub> = 1.575V                                                        | 2     |
| Efficiency V <sub>OUT2</sub> = 1.8V                                                          | 3     |
| Efficiency V <sub>OUT2</sub> = 3.3V                                                          | 4     |
| Efficiency vs V <sub>IN</sub>                                                                | 5, 6  |
| DC Output Accuracy V <sub>OUT1</sub> = 1.1V                                                  | 7     |
| DC Output Accuracy V <sub>OUT2</sub> = 3.3V                                                  | 8     |
| $F_{OSC}$ vs $V_{IN}$                                                                        | 9     |
| I <sub>q</sub> for one converter                                                             | 10    |
| I <sub>q</sub> for both converters, not switching                                            | 11    |
| R <sub>DSON</sub> PMOS vs V <sub>IN</sub>                                                    | 12    |
| R <sub>DSON</sub> NMOS vs V <sub>IN</sub>                                                    | 13    |
| Light Load Output Voltage Ripple in Power Save Mode                                          | 14    |
| Output Voltage Ripple in Forced PWM Mode                                                     | 15    |
| Output Voltage Ripple in PWM Mode                                                            | 16    |
| Forced PWM/ PFM ModeTransition                                                               | 17    |
| Load Transient Response PFM/PWM                                                              | 18    |
| Load Transient Response PWM Operation                                                        | 19    |
| Line Rransient Response                                                                      | 20    |
| Startup Timing One Converter                                                                 | 21    |
| Typical Operation V <sub>IN</sub> = 3.6V, V <sub>OUT1</sub> = 1.575V, VOUT2 = 1.8V           | 22    |
| Typical Operation V <sub>IN</sub> = 3.6V, V <sub>OUT1</sub> = 1.8V, V <sub>OUT2</sub> = 3.0V | 23    |
| Typical Operation V <sub>IN</sub> = 3.6V, V <sub>OUT1</sub> = 1.2V, V <sub>OUT2</sub> = 1.2V | 24    |
| V <sub>OUT1</sub> Change With Easy Scale                                                     | 25    |



|                                                             | ☑ NO.  |
|-------------------------------------------------------------|--------|
| Dynamic Voltage Positioning                                 | 26     |
| Soft Start                                                  | 27     |
| EasyScale Protocol Overview                                 | 28     |
| EasyScale Protocol Without Acknowledge                      | 29     |
| EasyScale Protocol Including Acknowledge                    | 30     |
| EasyScale – Bit Coding                                      | 31     |
| MODE/DATA PIN: Mode Selection                               | 32     |
| MODE/DATA Pin: Power Save Mode / Interface Communication    | 33     |
| Typical Application Circuit 1.5V / 2.85V Adjustable Outputs | 34, 35 |
| Layout Diagram                                              | 36     |
| PCB Layout                                                  | 37     |

































# LIGHT LOAD OUTPUT VOLTAGE RIPPLE IN POWER SAVE MODE







#### OUTPUT VOLTAGE RIPPLE IN PWM MODE





#### LOAD TRANSIENT RESPONSE PFM/PWM



図 18

#### LOAD TRANSIENT RESPONSE PWM OPERATION



#### LINE TRANSIENT RESPONSE



Time base - 400 μs/Div

図 20



#### STARTUP TIMING ONE CONVERTER



# TYPICAL OPERATION $V_{IN} = 3.6V$ , $V_{OUT1} = 1.575V$ , $V_{OUT2} = 1.8V$



# 



# 



図 23





### 詳細説明

#### 動作

TPS62420には2つの同期式降圧型コンバータが内蔵されています。このコンバータは中~大負荷電流範囲において、2.25MHzの固定周波数のパルス幅変調 (PWM) で動作します。パワーセーブ・モードがイネーブルの場合、コンバータは軽負荷時に自動的にパワーセーブ・モードとなり、PFM (パルス周波数変調)で動作します。PWM動作時、入力電圧フィードフォワードをもつ独自の高速応答電圧モード制御を行うことで、良好なライン及び負荷レギュレーションが得られ、小型の入力/出力セラミック・コンデンサを使用することが可能になります。クロック信号から作られる各スイッチング・サイクルの始まりでは、PチャネルのMOSFETスイッチがオンとなりインダクタ電流が上昇します。その後コンパレータが反転し、コントロール・ロジックがスイッチをオフにします。

各コンバータはそれぞれに2つの電流制限を内蔵しており、1つはPチャネルMOSFETに、もう1つはNチャネルMOSFETに持っています。PチャネルMOSFETの電流がその電流制限に達した時、PチャネルMOSFETはオフになり、NチャネルMOSFETはオンになります。NチャネルMOSFETの電流がN-MOSの電流制限スレッシュホールドを超えると、電流がその制限値より低くなるまでNチャネルMOSFETはオンのままとなります。2つのDC/DCコンバータは互いに同期して動作します。コンバータ1とコンバータ2の間に180°の位相差を作ることで、入力リップル電流が減少します。

#### コンバータ1

出力電圧可変タイプのTPS62420では、DEF\_1ピンはアナログ入力として機能し、コンバータ1の出力電圧をDEF\_1ピンの外付け抵抗で設定することができます。この場合、出力電圧を $0.6V \sim VIN$ の範囲で設定できます。FB1ピンはコンバータ1の出力電圧VOUT1に直接接続します。こうすることで出力電圧が直接フィードバックループに接続されます。また、コンバータ1の出力電圧はEasyScale<sup>TM</sup>シリアル・インターフェイスを使っても変更することができます。これにより、デバイスは出力電圧を調整するのに高い柔軟性をもつことになります。この場合、デバイスは内部の抵抗を使用します。

#### コンバータ2

出力電圧可変タイプのTPS62420では、コンバータ2の出力電圧はADJ2ピンに接続される外付けの分圧抵抗で設定されます。この抵抗には、フィードフォワード・コンデンサを付加します。

EasyScale™インターフェイスを介してコンバータ2の出力電 圧を変更することもできます。この場合も、ADJ2ピンはコン バータ2の出力電圧VOUT2に直接接続しなければなりません。 TPS62420では外付け抵抗を接続してはなりません。



#### パワーセーブ・モード

パワーセーブ・モードはMODE/DATAピンを "L" レベルに セットすることで両方のコンバータに対しイネーブルになります。コンバータの負荷電流が減少すると、このコンバータは自動的にパワーセーブ・モード動作になります。コンバータのパワーセーブ・モードへの移行はもう一方のコンバータの動作状態とは無関係に行われます。パワーセーブ・モード時、コンバータはPFMモードで動作してスイッチング周波数を落とし、最小の自己消費電流で動作することで高効率を維持します。PFMモード時の出力電圧はVOUT(Typ)の1.01倍となります。この電圧調整機能により突然の負荷増大により生じる電圧降下による影響を最小限に抑えられます。

軽負荷時のコンバータ効率を最適化するために、平均インダクタ電流を監視しています。PWMモードで動作中にインダクタ電流があるスレッシュホールド値より低下した場合、デバイスの動作はPWMモードからパワーセーブ・モードに移行します。出力電流の標準スレッシュホールド電流値はVINに依存し、各コンバータについて式(1)で計算することができます。

式(1): PFMモードになる平均出力電流のスレッシュホールド

$$I_{OUT\_PFM\_enter} = \frac{VIN_{DCDC}}{32 \Omega}$$
 (1)

式(2):PFMモードから出る平均出力電流のスレッシュホールド

$$I_{OUT\_PFM\_leave} = \frac{VIN_{DCDC}}{24 \Omega}$$
 (2)

パワーセーブ・モード時の出力電圧リップルを小さくするために、出力電圧はシングル・スレッシュホールド・コンパレータ (スキップ・コンパレータ)で監視されています。出力電圧がスキップ・コンパレータのスレッシュホールド (skip comp標準1.01 × VOUT)より低下すると、そのコンバータは1μs (Typ)の最小時間でスイッチングを開始し、電流を負荷と出力コンデンサに供給します。その結果、出力電圧は上昇し、スキップ・コンパレータのスレッシュホールド (skip comp)で再び反転するまで、デバイスはスイッチングを続けます。スキップコンパレータの再反転で全てのスイッチング動作は停止し、自己消費電流は最小となります。負荷には、出力電圧がスレッシュホールドより低下するまでの間出力コンデンサから電流が供給されます。

そしてデバイスは再びスイッチングを開始します。パワーセー ブ·モードからPWMモードへ移行するのは、出力電流が IOUT\_PFM\_leave値を越えた場合、または出力電圧が、"スキッ プ·コンパレータ·ロー (Skip Comp Low) スレッシュホールド" と呼ばれるもう一つのコンパレータ・スレッシュホールドより 低下した場合です。このスキップ・コンパレータ・ローのスレッ シュホールドはVoutの標準値-2%に設定されており、負荷変動 時パワーセーブ·モードからPWMモードへの高速の移行を可能 にしています。パワーセーブ・モードでは、静止時自己消費電 流は1つのコンバータで19µA (Typ) にまで低減され、両方でも 32μA (Typ) にまで低減します。このシングル·スキップ·コン パレータ・スレッシュホールド法を用いることで、パワーセー ブ・モードでの出力電圧リップルを極めて小さくすることがで きます。リップルの大きさは、コンパレータの遅延と出力コン デンサの大きさにより変わります。出力コンデンサの容量を増 やすと出力リップルを小さくできます。パワーセーブ・モード はMODE/DATAピンを"H"レベルにセットすることにより ディスエーブルにすることができます。その場合、2つのコン バータは固定PWMモードで動作します。パワーセーブ・モード のイネーブル/ディスエーブルは両方のコンバータに適用され ます。

#### ダイナミック電圧ポジショニング

この機能により、軽負荷から重負荷/重負荷から軽負荷といった負荷変動時の電圧アンダーシュート/オーバーシュートが低減されます。この機能はパワーセーブ・モード動作時にアクティブになり、負荷変動時の電圧降下と起動時の電圧上昇の両方に対しさらなる余裕が生まれます。この機能により負荷過渡応答特性が改善されます。

コンバータがPFMモードで動作する軽負荷時、出力電圧は標準値より1% (Typ) 高い電圧でレギュレーションされます。軽負荷から重負荷へ急速な負荷変動があり、出力電圧がが標準値の-2%に設定されているスキップ・コンパレータ・ローのスレッシュホールドに達すると動作モードはPWMモードに変わります。また、重負荷から軽負荷への負荷変化の時は、ロウサイドのNチャネルのスイッチをオンにするアクティブ・レギュレーションにより電圧のオーバーシュートも最小限に抑えられます。



図 26. Dynamic Voltage Positioning





図 27. Soft Start

#### ソフトスタート

2つのコンバータは内部に起動時の突入電流を制限するソフトスタート回路をもっています。ソフトスタート時、出力電圧の上昇は図27のように制御されます。

#### 100%デューティ・サイクルの低ドロップアウト動作

本コンバータは100%デューティ・サイクル・モードを持っているので、低い入出力電圧差でも動作できます。このモードでは、Pチャネル・スイッチは常にオンになっています。これは特にバッテリー駆動のアプリケーションで有用で、バッテリーの全電圧範囲を最大限に活用することで最長の動作時間を得られます。レギュレーションを維持するための最小入力電圧は負荷電流と出力電圧により決まり、以下の式で計算することができます。

$$Vin_{min} = Vout_{max} + Iout_{max} \times (RDSon_{max} + R_L)$$
 (3)

但し、

 $Iout_{max}$  = 最大出力電流 + インダクタ・リップル電流  $RDSon_{max}$  = Pチャネル・スイッチの最大オン抵抗  $R_L$  = インダクタの直流抵抗

Vout<sub>max</sub> = 標準出力電圧 + 最大出力電圧の最大公差

負荷電流が減少すると、デバイスは負荷に応じてパワー段が 間欠的に動作するパルス・スキップ動作に自動的に切り替わり ます。周期的なサイクル動作により、スイッチング損失は最小 になり、デバイスは最小の静止電流で動作するため、高効率が 維持されます。

#### 低電圧ロックアウト

低電圧ロックアウト回路は、低入力電圧時にコンバータをディスエーブルにし、デバイスの誤動作やバッテリーの過放電を防止します。低電圧ロックアウトのスレッシュホールドは標準で1.5V、最大で2.35Vです。デフォルトのレジスタ値がインターフェイス経由で上書きされた場合、電源電圧が低電圧ロックア

ウトのスレッシュホールドより低下しない限り、レジスタ REG\_DEF\_1\_HIGH、REG\_DEF\_1\_LOW、REG\_DEF\_2に設定 された値は有効のままです。このときコンパータがディスエーブルかどうかは無関係です。

#### モード選択

MODE/DATAピンにより、固定PWMモードとパワーセーブ・モードからモード選択を行うことができます。このモード選択は2つのコンバータに対して有効となります。さらに、このピンは多機能ピンで、(モード選択に加えて)出力電圧を設定するためのシリアル・データをホストから受け取ります。これについてはEasyScale<sup>TM</sup>インターフェイスの項で説明します。

このピンをGNDに接続するとPWMモードとパワーセーブ・モードの自動切換え動作がイネーブルになります。コンバータは中~重負荷では固定周波数のPWMモードで動作し、軽負荷時にはPFMモードに自動的に切り替わって動作し、広い負荷電流範囲にわたって高効率を維持します。

MODE/DATAピンを"H"レベルにすると、2つのコンバータとも軽負荷時でも常にPWMモードで動作します。この利点は、コンバータが固定周波数で動作することにより、ノイズに敏感なアプリケーションの場合に、スイッチング周波数帯のフィルタが簡素化できることです。このモードでは、効率は軽負荷時にパワーセーブ・モードに比べて低くなります。さらなる柔軟性をもたせるため、動作中にパワーセーブ・モードから固定PWMモードに切り替えることができます。コンバータの動作を個別のシステム要件に適合させることで、効率的なパワー・マネジメントが可能になります。

動作モードが固定PWMモード (MODE/DATAピン= "H" レベル) からパワーセーブ・モード・イネーブル (MODE/DATAピン= "L" レベル) に変更された場合、パワーセーブ・モードは最大520 $\mu$ sの遅延時間  $t_{timeout}$ の後イネーブルになります。

固定PWMモード動作はMODE/DATAピンが1にセットされると直ちにイネーブルになります。



#### イネーブル

このデバイスは、コンバータごとに個別のENピンをもっているので、それぞれを独立して起動させることができます。EN1やEN2が "H"レベルにセットされた場合、対応するコンバータは前述のようにソフトスタートにより起動します。EN1とEN2を "L"レベルにすると、デバイスはシャットダウンし、静止電流はわずか1.2 $\mu$ A (Typ)となります。このモードでは、Pチャネル及びNチャネルMOSFETはオフになり、全ての内部コントロール回路もオフに切り替わります。正常動作を行うにはEN1ピンとEN2ピンは終端処理をしなければならず、フローティングにしておいてはいけません。

#### DEF 1ピンの機能

DEF\_1ピンはコンバータ1の専用ピンで可変出力電圧設定のアナログ入力として機能します、このピンに抵抗を外付けし、デフォルトの出力電圧を $0.6V \sim V_{\rm IN}$ の間で任意に設定することができます。

#### 180°の逆位相動作

PWMモードでは、それぞれのコンバータはPMOS (ハイサイド)トランジスタが180°逆位相でターンオンします。このことにより、2つのコンバータのハイサイド・スイッチが同時にオンすることがなくなり、入力電流が平滑化されます。この機能により電源から流れ込むサージ電流が低減します。

#### 短絡保護

両出力とも短絡保護機能を持っており、その短絡電流値は最大出力電流 =  $I_{LIMF}$  (PMOS、NMOSとも) に等しくなっています。PMOSスイッチがその電流制限に達すると、PMOSスイッチはオフになり、NMOSスイッチがオンになります。NMOSの電流がNMOS電流制限値より低くなるとPMOSのみが再びオンになります。

#### サーマル・シャットダウン

接合部温度TJが150°C (Typ)を越えるとデバイスはサーマル・シャットダウン状態になります。このモードでは、PチャネルMOSFETとNチャネルMOSFETはオフになります。接合部温度がサーマル・シャットダウンのヒステリシスより低くなると、動作を再開します。

#### EasyScale™:出力電圧のダイナミック調整 用1ピンのシリアル・インターフェイス

#### 概要

EasyScaleは単純であるにもかかわらず高い柔軟性をもっており、1ピンのインターフェイスで2つのDC/DCコンバータの出力電圧を設定することができます。このインターフェイスはマスター/スレーブ構成に基づいており、マスターがマイクロコントローラやアプリケーション・プロセッサであるのが一般的です。図28と表2にプロトコルの概要を示します。プロトコルは、デバイス特有のアドレス・バイトとデータ・バイトにより構成されています。デバイス特有のアドレス・バイトは4E(16進)固定です。データ・バイトは情報用の5ビット、アドレスの2ビット、RFAの1ビットで構成されています。RFAビットが"H"レベルにセットされていると、"認証"の応答が要求されます。"認証"の応答は、データプロトコルが正しく受信された場合のみスレーブから出力されます。

EasyScale<sup>TM</sup>の利点は、他の1ピンだけのインターフェイスと比べて、そのビット検出がビット転送レートにほとんど依存していないということです。つまり、1.7kbit/sec~160kbit/sec間のビット・レートを自動的に検出することができるということです。さらに、このインターフェイスはMODE/DATAとピンを共有しているため、ピンの追加をせずに済んでいます。

#### プロトコル

全てのビットはMSB先頭/LSB最終で転送されます。図29に認証要求がない場合のプロトコル (ビットRFA = 0)、図30に認証要求がある場合のプロトコル (ビットRFA = 1) を示します。

デバイス・アドレス・バイト/データ・バイトの送信を開始する前に、スタート状態を作る必要があります。このためには、MODE/DATAピンは、ビット転送が立下がりエッジで開始する前に少なくともt<sub>Start</sub>の間 "H" レベルに保持しておく必要があります。MODE/DATAラインが既に "H" レベルである場合(強制PWMモードのとき)は、デバイスのアドレス・バイトの前にスタート状態を作る必要はありません。

各バイトの送信は、少なくともT<sub>EOS</sub>間のエンド・オブ・ストリーム状態を保持して終了することが必要です。



| REGISTER       | DESCRIPTION                                  | A1 | A0 | D4                                                                 | D3      | D2        | D1      | D0 |
|----------------|----------------------------------------------|----|----|--------------------------------------------------------------------|---------|-----------|---------|----|
| REG_DEF_1_High | Not available in TPS62420 adjustable version | 0  | 1  |                                                                    |         | -         | •       |    |
| REG_DEF_1_Low  | Converter 1 output voltage setting           | 0  | 0  | TPS62                                                              | 2420 se | e Table : | 3       |    |
| REG_DEF_2      | Converter 2 output voltage                   | 1  | 0  | TPS62420 see Table 4, connect AD pin directly to VOUT <sub>2</sub> |         |           | ct ADJ2 |    |
|                | Donít use                                    | 1  | 1  |                                                                    |         |           |         |    |

表 1. Addressable Registers for Adjustable Output Voltage Devices

#### アドレスで選択可能なレジスタ

TPS62420では5ビットのデータ・コンテンツをもつ2つのレジスタがアドレスにより選択可能です。5ビットのデータ・コンテンツにより、各々のレジスタに32種の値を設定することが可能です。表1はDEF\_1ピンが外部に抵抗が接続されアナログ入力として機能しているときのアドレスで選択可能なレジスタを表1に示します。

コンバータ1の出力電圧は表3の値に従い設定されます。コンバータ2で設定可能な電圧を表4に示します。これらの出力電圧を 生成するために高精度の内蔵分圧抵抗が使用され、外付け抵抗が不要となり(ボード・スペースの削減)、高い出力電圧精度が 実現可能となります。

少なくとも1つのコンバータがイネーブル (EN1またはEN2が "H" レベル) になると、インターフェイスはアクティブになります。起動時間 $t_{Start}$  (170 $\mu$ s) 経過後、インターフェイスはデータ受信の準備が整います。

#### ビットのディコード

ビットの検出はPWM動作に基づいて行われ、その規準は t<sub>LOW</sub>とt<sub>HIGH</sub>の時間の比率となります。これは以下のように簡素化することができます。

"H" レベル・ビット:t<sub>High</sub> > t<sub>Low</sub>で、t<sub>High</sub>がt<sub>Low</sub>の2倍より大。 図31参照。

"L" レベル・ビット:t<sub>Low</sub>>t<sub>High</sub>で、t<sub>Low</sub>がt<sub>High</sub>の2倍より大。 図31参照。

ビットの検出はMODE/DATAピンの立下りエッジで開始し、次の立下りエッジで終了します。 $t_{Low}$ と $t_{High}$ の関係により、0または1が検出されます。

#### 認証

認証は以下の場合にのみ出力されます。

- 認証がRFAビットの設定により要求された。
- 転送されたデバイス・アドレスがデバイスのデバイス・アドレスに一致した。
- 16ビットが正しく受信された。

この時、デバイスは内部のACKN-MOSFETをオンにし、MODE/DATAピンを最大520μsのtACKNの間 "L" レベルにします。認証状態は、内部遅延時間t<sub>valACK</sub>経過後に有効となります。このことは、プロトコルの最後の立下りエッジが検出されてからt<sub>valACK</sub>の後、内部のACKN-MOSFETがオンになるということを意味しています。マスター・コントローラはこの間ラインを "L" レベルに保持します。

マスター・デバイスはt<sub>valACK</sub>後、MODE/DATAピンを解放して入力に設定することにより0を読み込み認証状態を検出することができます。

デバイス・アドレスが有効でない場合、またはプロトコルが正しく受信されない場合、非認証状態が適用されるため、内部のMOSFETはオンにはならず、外付けのプルアップ抵抗によりt<sub>valACK</sub>後にMODE/DATAピンは"H"レベルになります。MODE/DATAピンは認証状態が終了した後再び使用することができます。

**注:**認証は、マスター・デバイスがオープン・ドレイン出力をもっている場合にのみ要求することができます。

プッシュプル出力段の場合は、MODE/DATAラインに直列に 電流を500μAに制限する抵抗を挿入することを推奨します。これ は、誤って認証が要求されたときに、内部のACKN-MOSFETを 保護するためです。

#### モードの選択

MODE/DATAピンはインターフェイスとモード選択の2つの機能に使用されるため、デバイスは、ビット列をデコーディングするのか、動作モードを変更するのかを判断する必要があります。

デバイスはMODE/DATAピンが"H"レベルになると、直ちに固定PWMモードになります。また、プロトコルの受信時間も固定PWMモードのままです。

デバイスは、MODE/DATAピンの立ち下りエッジでビットのデコーディングを開始します。MODE/DATAピンが少なくとも $t_{timeout}$ の間 "L" レベルのままであると、デバイスは内部でタイムアウト状態になり、パワーセーブ・モード動作がイネーブルになります。

PFMへのモード変更のための立下りエッジは最初のビットとして認識されるため、この間に送られたプロトコルは無視されてしまいます。この場合、最初にプロトコルを送り、次にプロトコルの終わりでパワーセーブ・モードに変更することを推奨します。





図 28. Easy Scale Protocol Overview

| BYTE            | BIT<br>NUMBER | NAME | TRANSMISSION DIRECTION | DESCRIPTION                                                                                             |
|-----------------|---------------|------|------------------------|---------------------------------------------------------------------------------------------------------|
| Device          | 7             | DA7  | IN                     | 0 MSB device address                                                                                    |
| Address<br>Byte | 6             | DA6  | IN                     | 1                                                                                                       |
| Byto            | 5             | DA5  | 0                      |                                                                                                         |
|                 | 4             | 0    |                        |                                                                                                         |
| 4Ehex           | 3             | DA3  | IN                     | 1                                                                                                       |
|                 | 2             | DA2  | IN                     | 1                                                                                                       |
|                 | 1             | DA1  | IN                     | 1                                                                                                       |
|                 | 0             | DA0  | IN                     | 0 LSB device address                                                                                    |
| Databyte        | 7(MSB)        | RFA  | IN                     | リクエスト·フォー認証。 "H"レベルであるとデバイスにより認証状態が適用されます。                                                              |
|                 | 6             | A1   |                        | Address Bit 1                                                                                           |
|                 | 5             | A0   |                        | Address Bit 0                                                                                           |
|                 | 4             | D4   |                        | Data Bit 4                                                                                              |
|                 | 3             | D3   |                        | Data Bit 3                                                                                              |
|                 | 2             | D2   |                        | Data Bit 2                                                                                              |
|                 | 1             | D1   |                        | Data Bit 1                                                                                              |
|                 | 0(LSB)        | D0   |                        | Data Bit 0                                                                                              |
|                 |               | ACK  | OUT                    | 認証状態でアクティブ0。この状態はRFAビットがセットされている場合にのみ適用 されます。<br>オープン・ドレイン出力で、ラインはホストによりプルアップ抵抗で "H" レベルにすることが<br>必要です。 |
|                 |               |      |                        | この機能はマスターがオープン・ドレイン出力をもっている場合にのみ使用できます。<br>プッシュプル出力の場合認証状態は要求できません。                                     |

表 **2**. EasyScale™のビット説明



**図 29**. Easy Scale Protocol Without Acknowledge





図 30. Easy Scale Protocol Including Acknowledge



図 31. Easy Scale − Bit Coding



図 32. MODE/DATA PIN: Mode Selection



図 33. MODE/DATA Pin: Power Save Mode/Interface Communication



|    | TPS62420 OUTPUT VOLTAGE [V] REGISTER REG_DEF_1_LOW                     | D4 | D3 | D2 | D1 | D0 |
|----|------------------------------------------------------------------------|----|----|----|----|----|
| 0  | V <sub>OUT1</sub> Adjustable Output With Resistor Network on DEF_1 Pin | 0  | 0  | 0  | 0  | 0  |
|    | 0.6V with DEF_1 Pin connected to V <sub>OUT1</sub>                     |    |    |    |    |    |
| 1  | 0.825                                                                  | 0  | 0  | 0  | 0  | 1  |
| 2  | 0.85                                                                   | 0  | 0  | 0  | 1  | 0  |
| 3  | 0.875                                                                  | 0  | 0  | 0  | 1  | 1  |
| 4  | 0.9                                                                    | 0  | 0  | 1  | 0  | 0  |
| 5  | 0.925                                                                  | 0  | 0  | 1  | 0  | 1  |
| 6  | 0.95                                                                   | 0  | 0  | 1  | 1  | 0  |
| 7  | 0.975                                                                  | 0  | 0  | 1  | 1  | 1  |
| 8  | 1.0                                                                    | 0  | 1  | 0  | 0  | 0  |
| 9  | 1.025                                                                  | 0  | 1  | 0  | 0  | 1  |
| 10 | 1.050                                                                  | 0  | 1  | 0  | 1  | 0  |
| 11 | 1.075                                                                  | 0  | 1  | 0  | 1  | 1  |
| 12 | 1.1                                                                    | 0  | 1  | 1  | 0  | 0  |
| 13 | 1.125                                                                  | 0  | 1  | 1  | 0  | 1  |
| 14 | 1.150                                                                  | 0  | 1  | 1  | 1  | 0  |
| 15 | 1.175                                                                  | 0  | 1  | 1  | 1  | 1  |
| 16 | 1.2                                                                    | 1  | 0  | 0  | 0  | 0  |
| 17 | 1.225                                                                  | 1  | 0  | 0  | 0  | 1  |
| 18 | 1.25                                                                   | 1  | 0  | 0  | 1  | 0  |
| 19 | 1.275                                                                  | 1  | 0  | 0  | 1  | 1  |
| 20 | 1.3                                                                    | 1  | 0  | 1  | 0  | 0  |
| 21 | 1.325                                                                  | 1  | 0  | 1  | 0  | 1  |
| 22 | 1.350                                                                  | 1  | 0  | 1  | 1  | 0  |
| 23 | 1.375                                                                  | 1  | 0  | 1  | 1  | 1  |
| 24 | 1.4                                                                    | 1  | 1  | 0  | 0  | 0  |
| 25 | 1.425                                                                  | 1  | 1  | 0  | 0  | 1  |
| 26 | 1.450                                                                  | 1  | 1  | 0  | 1  | 0  |
| 27 | 1.475                                                                  | 1  | 1  | 0  | 1  | 1  |
| 28 | 1.5                                                                    | 1  | 1  | 1  | 0  | 0  |
| 29 | 1.525                                                                  | 1  | 1  | 1  | 0  | 1  |
| 30 | 1.55                                                                   | 1  | 1  | 1  | 1  | 0  |
| 31 | 1.575                                                                  | 1  | 1  | 1  | 1  | 1  |

表 3. アナログ入力としてピンDEF\_1を用いたコンバータ1の選択可能出力電圧(TPS62420)



|    | OUTPUT VOLTAGE [V] FOR REGISTER REG_DEF_2                         | D4 | D3 | D2 | D1 | D0 |
|----|-------------------------------------------------------------------|----|----|----|----|----|
| 0  | V <sub>OUT2</sub> Adjustable Output With Resistor Network on ADJ2 | 0  | 0  | 0  | 0  | 0  |
|    | 0.6V with ADJ2 Pin connected to V <sub>OUT2</sub>                 |    |    |    |    |    |
| 1  | 0.85                                                              | 0  | 0  | 0  | 0  | 1  |
| 2  | 0.9                                                               | 0  | 0  | 0  | 1  | 0  |
| 3  | 0.95                                                              | 0  | 0  | 0  | 1  | 1  |
| 4  | 1.0                                                               | 0  | 0  | 1  | 0  | 0  |
| 5  | 1.05                                                              | 0  | 0  | 1  | 0  | 1  |
| 6  | 1.1                                                               | 0  | 0  | 1  | 1  | 0  |
| 7  | 1.15                                                              | 0  | 0  | 1  | 1  | 1  |
| 8  | 1.2                                                               | 0  | 1  | 0  | 0  | 0  |
| 9  | 1.25                                                              | 0  | 1  | 0  | 0  | 1  |
| 10 | 1.3                                                               | 0  | 1  | 0  | 1  | 0  |
| 11 | 1.35                                                              | 0  | 1  | 0  | 1  | 1  |
| 12 | 1.4                                                               | 0  | 1  | 1  | 0  | 0  |
| 13 | 1.45                                                              | 0  | 1  | 1  | 0  | 1  |
| 14 | 1.5                                                               | 0  | 1  | 1  | 1  | 0  |
| 15 | 1.55                                                              | 0  | 1  | 1  | 1  | 1  |
| 16 | 1.6                                                               | 1  | 0  | 0  | 0  | 0  |
| 17 | 1.7                                                               | 1  | 0  | 0  | 0  | 1  |
| 18 | 1.8                                                               | 1  | 0  | 0  | 1  | 0  |
| 19 | 1.85                                                              | 1  | 0  | 0  | 1  | 1  |
| 20 | 2.0                                                               | 1  | 0  | 1  | 0  | 0  |
| 21 | 2.1                                                               | 1  | 0  | 1  | 0  | 1  |
| 22 | 2.2                                                               | 1  | 0  | 1  | 1  | 0  |
| 23 | 2.3                                                               | 1  | 0  | 1  | 1  | 1  |
| 24 | 2.4                                                               | 1  | 1  | 0  | 0  | 0  |
| 25 | 2.5                                                               | 1  | 1  | 0  | 0  | 1  |
| 26 | 2.6                                                               | 1  | 1  | 0  | 1  | 0  |
| 27 | 2.7                                                               | 1  | 1  | 0  | 1  | 1  |
| 28 | 2.8                                                               | 1  | 1  | 1  | 0  | 0  |
| 29 | 2.85                                                              | 1  | 1  | 1  | 0  | 1  |
| 30 | 3.0                                                               | 1  | 1  | 1  | 1  | 0  |
| 31 | 3.3                                                               | 1  | 1  | 1  | 1  | 1  |

**表 4.** コンバータ2の選択可能出力電圧(V<sub>OUT</sub>にADJ2を接続)



# アプリケーション情報 出力電圧の設定

### コンバータ1出力電圧可変タイプの初期値電圧の設定 出力電圧は以下の式で計算することができます。

$$V_{OUT} = V_{REF} \times \left(1 + \frac{R_{11}}{R_{12}}\right)$$
  
内部基準電源電圧  $V_{REF}$ は標準値 0.6V (4)

動作時の無効電流を最小にするには、 $R_{12}$ を180k $\Omega$ ~360k $\Omega$ の範囲内で選択することを推奨します。ただし、 $R_{12}$ と $R_{11}$ の合計は $1M\Omega$ を越えてはいけません。出力電圧が3.3Vを超える場合は $R_{12}$ に180k $\Omega$ より低い抵抗を使用する事をお勧めします。 $DEF_1$ ラインはインダクタまたはSW1ラインなどのノイズ源から離して配線します。FB1ラインは出力コンデンサに直接接続してください。このピンにはフィードフォワード用のコンデンサが内臓されているので外部にフィードフォワード用のコンデンサは不要です。

#### コンバータ2

コンバータ2の出力電圧初期値は外付け抵抗回路で設定することができます。抵抗値の選択方法はコンバータ2もコンバータ1と同じです。33pFのフィードフォワード・コンデンサCff2の追加が良好な負荷応答特性を実現するのに必要となります。

出力電圧は以下の式で計算することができます。

$$V_{OUT} = V_{REF} \times \left(1 + \frac{R_{21}}{R_{22}}\right)$$

内部基準電源電圧 V<sub>REF</sub>は標準値 0.6V (5)

ADJ2の配線はインダクタやSW2の配線などのノイズ源から離して配置してください。コンバータ2を通信で制御する場合はADJ2とVout2を直接接続してください。



図 34. Typical Application Circuit 1.5V/2.85V Adjustable Outputs



# 出力フィルタの設計 (インダクタと出力コンデンサ)

デバイスは、 $2.2\mu$ H~ $4.7\mu$ Hのインダクタと $10\mu$ F~ $22\mu$ Fの出力コンデンサでの動作に対して最適化されています。 $2.2\mu$ Hのインダクタを使用する場合は $22\mu$ Fのコンデンサを推奨します。

#### インダクタの選択

選択するインダクタは、その直流抵抗と飽和電流の定格が明確となっていることが必要です。インダクタの直流抵抗はコンバータの効率に直接影響するため、効率を最大にするには最小の直流抵抗をもつインダクタを選択しなければなりません。

式(6)で定負荷条件下での最大インダクタ電流が計算されます。インダクタが飽和しはじめる電流値は、式(7)で計算される最大インダクタ電流値よりも大きくなければなりません。重負荷過渡時に、インダクタ電流は式(7)で計算される値より上昇するため、これを推奨します。

$$\Delta I_{L} = \text{Vout} \times \frac{1 - \frac{\text{Vout}}{\text{Vin}}}{L \times f}$$
 (6)

$$I_{Lmax} = I_{outmax} + \frac{\Delta I_{L}}{2}$$
 (7)

但し、

f = スイッチング周波数 (標準2.25MHz)

L=インダクタ値

ΔI<sub>L</sub> = peak -to -peakインダクタ・リップル電流

 $I_{Lmax}$  = 最大インダクタ電流

インダクタ電流が最大となるのはVinが最大の時です。

開磁路型のインダクタは飽和しにくい特性を持っており、通 常同程度の閉磁路型のインダクタに比べてより大きなインダク タ電流が流せます。

より安全な方法は、使用するコンバータの最大スイッチ電流 と同じ電流定格のインダクタを選択することです。考慮してお くことは、インダクタごとにコア材が異なり、この差が効率に 影響を及ぼすということです。使用可能なインダクタについて、

表5と代表的アプリケーション回路を参照してください。

#### 出力コンデンサの選択

本コンバータは、高度な高速応答電圧モード制御を採用しており、重負荷過渡時にも出力電圧に大きなアンダーシュートやオーバーシュートがなく、出力コンデンサも標準値が10μFの極めて小さなセラミック・コンデンサを使用することができます。セラミックのX7RまたはX5R特性のものは低ESRで、出力電圧リップルを最小に出来るのでこれを推奨します。

出力コンデンサにセラミックを使用した場合は、コンデンサの定格RMSリップル電流は常にアプリケーションによる電流要求を満足していなければなりません。RMSリップル電流は以下の式で計算されます。

$$I_{\text{RMSCout}} = \text{Vout} \times \frac{1 - \frac{\text{Vout}}{\text{Vin}}}{L \times f} \times \frac{1}{2 \times \sqrt{3}}$$
 (8)

インダクタ方式のDCDCコンバータが定格負荷電流でPWM モードで動作している時の出力電圧リップルは、電圧スパイク (出力コンデンサのESRにより生じる)と電圧リップル(出力 コンデンサを充放電することにより生じる)の合計となります。

$$\Delta Vout = Vout \times \frac{1 - \frac{Vout}{Vin}}{L \times f} \times \left(\frac{1}{8 \times Cout \times f} + ESR\right)$$
(9)

但し、出力電圧リップルが最大となるのは、入力電圧Vinが 最大の時です。

軽負荷の時、コンバータはパワーセーブ・モードで動作し、出力電圧リップルは出力コンデンサの値に依存します。出力電圧リップルは内部コンパレータの遅延時間と外付けのコンデンサ容量で決まります。22μFのような大きな出力コンデンサを使用すると、PFMモードでの電圧リップルが最小限に抑えられ、PFMモードでの直流出力電圧精度が高くなります。

#### 入力コンデンサの選択

原理的に降圧型コンバータは入力がパルス状の電流となるため、低ESRの入力コンデンサが必要とされます。そうでないと、デバイスの誤動作やシステムの他の回路への干渉を引き起こす可能性のある大きな電圧変動が生じることがあります。容量としては、10μFの入力コンデンサで十分です。

| 寸法 [mm³]    | インダクタ・タイプ | メーカー      |  |  |
|-------------|-----------|-----------|--|--|
| 3.2×2.6×1.0 | MIPW3226  | FDK       |  |  |
| 3×3×0.9     | LPS3010   | Coilcraft |  |  |
| 2.8×2.6×1.0 | VLF3010   | TDK       |  |  |
| 2.8x2.6×1.4 | VLF3014   | TDK       |  |  |
| 3×3×1.4     | LPS3015   | Coilcraft |  |  |
| 3.9×3.9×1.7 | LPS4018   | Coilcraft |  |  |

表 5. インダクタ・リスト



#### レイアウトについての考察

すべてのスイッチング電源において、基板レイアウトは重要な設計ポイントとなります。デバイスを正常に機能させるには、基板レイアウトに十分注意を払う必要があります。本来の性能を得るために基板レイアウトには気を付けなければなりません。レイアウトに注意せずに設計すると、EMI問題はもちろんのこと、ライン/負荷レギュレーションが悪くなったり、安定性の問題が生じることもあります。また、低インダクタンス/低インピーダンスのグランド・パスを備えることも重要であるため、図35に太線で示されているように大電流パターンには太く短い配線を使用してください。

入力コンデンサは、ICのVinピンとGNDピンに出来るだけ近づけて配置しなければいけません。インダクタや出力コンデンサも同様です。

デバイスのGNDピンは基板上のPowerPADランドに接続し、 このパッドを一点接地するポイントとして考えます。グラン ド・ノイズの影響を最小限に押さえるため、2つのコンバータ で共有のパワー用グランドとそれから分離されたシグナル用グ ランドを持っています。これらのグランド・ノードを全てICの 底面のPowerPADで一点接地により接続します。GNDピンへの パターンは、グランド・ノイズを回避するためできるだけ短く しておきます。そうすることで、小信号成分も出力コンデンサ の大電流も同じGNDパターンを使うことが可能となります。 出力電圧の検出ライン (FB1、DEF\_1、ADJ2) は出力コンデンサ の直近に接続し、ノイズの多い部品や配線(例、SWライン)から 離して引かなければなりません。EasyScaleTMインターフェイス を高い転送レートで動作させる場合、MODE/DATAの配線は ADJ2ピンへの容量結合を避けるため、ADJ2ラインから離して 引かなければなりません。MODE/DATAピンとADJ2ピン間に グランドのガードリングを設けると生じる可能性の高いノイズ 結合の問題が回避されます。



図 35. Layout Diagram





図 36. PCB Layout



#### パッケージ情報

#### 製品情報

| Orderable Device | Status <sup>(1)</sup> | Package<br>Type | Package<br>Drawing | Pins | Package<br>Qty | Eco Plan <sup>(2)</sup>    | Lead/Ball Finish | MSL Peak Temp <sup>(3)</sup> |
|------------------|-----------------------|-----------------|--------------------|------|----------------|----------------------------|------------------|------------------------------|
| TPS62420DRCR     | ACTIVE                | SON             | DRC                | 10   | 3000           | Green (RoHS & no Sb/Br)    | CU NIPDAU        | Level-2-260C-1 YEAR          |
| TPS62420DRCRG4   | ACTIVE                | SON             | DRC                | 10   | 3000           | Green (RoHS & no Sb/Br)    | CU NIPDAU        | Level-2-260C-1 YEAR          |
| TPS62420DRCT     | ACTIVE                | SON             | DRC                | 10   | 250            | Green (RoHS & no Sb/Br)    | CU NIPDAU        | Level-2-260C-1 YEAR          |
| TPS62420DRCTG4   | ACTIVE                | SON             | DRC                | 10   | 250            | Green (RoHS &<br>no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |

(1) マーケティング・ステータスは次のように定義されています。

ACTIVE:製品デバイスが新規設計用に推奨されています。

LIFEBUY: TIによりデバイスの生産中止予定が発表され、ライフタイム購入期間が有効です。

NRND:新規設計用に推奨されていません。デバイスは既存の顧客をサポートするために生産されていますが、TIでは新規設計にこの部品を使用することを推奨

していません。

PREVIEW:デバイスは発表済みですが、まだ生産が開始されていません。サンプルが提供される場合と、提供されない場合があります。

OBSOLETE: TIによりデバイスの生産が中止されました。

<sup>(2)</sup> エコ・プラン - 環境に配慮した製品分類プランであり、Pb-Free (RoHS) 、Pb-Free (RoHS Expert) およびGreen (RoHS & no Sb/Br) があります。最新情報および製品内容の詳細については、http://www.ti.com/productcontentでご確認ください。

TBD: Pb-Free/Green変換プランが策定されていません。

Pb-Free (RoHS): TIにおける "Lead-Free" または "Pb-Free"(鉛フリー) は、6つの物質すべてに対して現在のRoHS要件を満たしている半導体製品を意味します。これには、同種の材質内で鉛の重量が0.1%を超えないという要件も含まれます。高温で半田付けするように設計されている場合、TIの鉛フリー製品は指定された鉛フリー・プロセスでの使用に適しています。

Pb-Free (RoHS Exempt): この部品は、1) ダイとパッケージの間に鉛ベースの半田バンプ使用、または 2) ダイとリードフレーム間に鉛ベースの接着剤を使用、が除外されています。それ以外は上記の様にPb-Free (RoHS) と考えられます。

**Green (RoHS & no Sb/Br):**TIにおける "Green" は、"Pb-Free" (RoHS互換) に加えて、臭素 (Br) およびアンチモン (Sb) をベースとした難燃材を含まない (均質な材質中のBrまたはSb重量が0.1%を超えない) ことを意味しています。

(3) MSL、ピーク温度 -- JEDEC業界標準分類に従った耐湿性レベル、およびピーク半田温度です。

重要な情報および免責事項:このページに記載された情報は、記載された日付時点でのTIの知識および見解を表しています。TIの知識および見解は、第三者によって提供された情報に基づいており、そのような情報の正確性について何らの表明および保証も行うものではありません。第三者からの情報をより良く統合するための努力は続けております。TIでは、事実を適切に表す正確な情報を提供すべく妥当な手順を踏み、引き続きそれを継続してゆきますが、受け入れる部材および化学物質に対して破壊試験や化学分析は実行していない場合があります。TIおよびTI製品の供給者は、特定の情報を機密情報として扱っているため、CAS番号やその他の制限された情報が公開されない場合があります。



# パッケージ・マテリアル情報

# テープおよびリール・ボックス情報



| Device       | Package | Pins | Site    | Reel<br>Diameter<br>(mm) | Reel<br>Width<br>(mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1<br>(mm) | W<br>(mm) | Pin1<br>Quadrant |
|--------------|---------|------|---------|--------------------------|-----------------------|---------|---------|---------|------------|-----------|------------------|
| TPS62420DRCR | DRC     | 10   | SITE 41 | 330                      | 12                    | 3.3     | 3.3     | 1.1     | 8          | 12        | Q2               |
| TPS62420DRCT | DRC     | 10   | SITE 41 | 180                      | 12                    | 3.3     | 3.3     | 1.1     | 8          | 12        | Q2               |



# パッケージ・マテリアル情報



| Device       | Package | Pins | Site    | Length (mm) | Width (mm) | Height (mm) |
|--------------|---------|------|---------|-------------|------------|-------------|
| TPS62420DRCR | DRC     | 10   | SITE 41 | 346.0       | 346.0      | 29.0        |
| TPS62420DRCT | DRC     | 10   | SITE 41 | 190.5       | 212.7      | 31.75       |





NOTES: A. All linear dimensions are in millimeters. Dimensioning and tolerancing per ASME Y14.5M-1994.

- B. This drawing is subject to change without notice.
- Ç. Small Outline No-Lead (SON) package configuration.
- The package thermal pad must be soldered to the board for thermal and mechanical performance.

  See the Product Data Sheet for details regarding the exposed thermal pad dimensions.
- A. Metalized features are supplier options and may not be on the package.



# サーマルパッド・メカニカル・データ

#### DRC (S-PDSO-N10)

#### 熱特性について

このパッケージは外部のヒートシンクに直接接続できるよう 設計された露出したサーマル・パッドをもっています。サーマ ル・パッドはプリント回路基板 (PCB) に直接はんだ付けされな ければなりません。はんだ付けの後、PCBはヒートシンクとし て使用できます。さらに、サーマル・ビアを使用することによ り、サーマル・パッドはデバイスの電気回路図に示されている 銅プレーンに直接接続するか、あるいは、PCBに設計された特 別なヒートシンク構造に接続することができます。この設計に より、集積回路 (IC) からの熱移動が最適化されます。

クワッド・フラットパック・ノーリード (QFN) パッケージと その利点についての情報はアプリケーション・レポート "Quad Flatpack No-Lead Logic Packages" TI文献番号SCBA017を参照 してください。この文献はホームページwww.ti.comで入手でき

このパッケージの露出サーマル・パッドの寸法は以下の図に 示されています。





#### LAND PATTERN

DRC (S-PDSO-N10)



NOTES: A. All linear dimensions are in millimeters.

- B. This drawing is subject to change without notice.
- C. Publication IPC-7351 is recommended for alternate designs.
- D. This package is designed to be soldered to a thermal pad on the board. Refer to Application Note, Quad Flat—Pack Packages, Texas Instruments Literature No. SCBA017, SLUA271, and also the Product Data Sheets for specific thermal information, via requirements, and recommended board layout. These documents are available at www.ti.com <a href="https://www.ti.com">http://www.ti.com</a>.
- E. Laser cutting apertures with trapezoidal walls and also rounding corners will offer better paste release. Customers should contact their board assembly site for stencil design recommendations. Refer to IPC 7525 for stencil design considerations.
- F. Customers should contact their board fabrication site for minimum solder mask web tolerances between signal pads.



(SLVS676B)

# ご注意

日本テキサス・インスツルメンツ株式会社(以下TIJといいます)及びTexas Instruments Incorporated(TIJの親会社、以下TIJないしTexas Instruments Incorporatedを総称してTIといいます)は、その製品及びサービスを任意に修正し、改善、改良、その他の変更をし、もしくは製品の製造中止またはサービスの提供を中止する権利を留保します。従いまして、お客様は、発注される前に、関連する最新の情報を取得して頂き、その情報が現在有効かつ完全なものであるかどうかご確認下さい。全ての製品は、お客様とTIJとの間に取引契約が締結されている場合は、当該契約条件に基づき、また当該取引契約が締結されていない場合は、ご注文の受諾の際に提示されるTIJの標準販売契約約款に従って販売されます。

TIは、そのハードウェア製品が、TIの標準保証条件に従い販売時の仕様に対応した性能を有していること、またはお客様とTIJとの間で合意された保証条件に従い合意された仕様に対応した性能を有していることを保証します。検査およびその他の品質管理技法は、TIが当該保証を支援するのに必要とみなす範囲で行なわれております。各デバイスの全てのパラメーターに関する固有の検査は、政府がそれ等の実行を義務づけている場合を除き、必ずしも行なわれておりません。

TIは、製品のアプリケーションに関する支援もしくはお客様の製品の設計について責任を負うことはありません。丁!製部品を使用しているお客様の製品及びそのアプリケーションについての責任はお客様にあります。丁!製部品を使用したお客様の製品及びアプリケーションについて想定されうる危険を最小のものとするため、適切な設計上および操作上の安全対策は、必ずお客様にてお取り下さい。

TIは、TIの製品もしくはサービスが使用されている組み合せ、機械装置、もしくは方法に関連しているTIの特許権、著作権、回路配置利用権、その他のTIの知的財産権に基づいて何らかのライセンスを許諾するということは明示的にも黙示的にも保証も表明もしておりません。TIが第三者の製品もしくはサービスについて情報を提供することは、TIが当該製品もしくはサービスを使用することについてライセンスを与えるとか、保証もしくは是認するということを意味しません。そのような情報を使用するには第三者の特許その他の知的財産権に基づき当該第三者からライセンスを得なければならない場合もあり、またTIの特許その他の知的財産権に基づきTIからライセンスを得て頂かなければならない場合もあります。

TIのデータ・ブックもしくはデータ・シートの中にある情報を複製することは、その情報に一切の変更を加えること無く、かつその情報と結び付られた全ての保証、条件、制限及び通知と共に複製がなされる限りにおいて許されるものとします。当該情報に変更を加えて複製することは不公正で誤認を生じさせる行為です。TIは、そのような変更された情報や複製については何の義務も責任も負いません。

TIの製品もしくはサービスについてTIにより示された数値、特性、条件その他のパラメーターと異なる、あるいは、それを超えてなされた説明で当該TI製品もしくはサービスを再販売することは、当該TI製品もしくはサービスに対する全ての明示的保証、及び何らかの黙示的保証を無効にし、かつ不公正で誤認を生じさせる行為です。TIは、そのような説明については何の義務も責任もありません。

TIは、TIの製品が、安全でないことが致命的となる用途ないしアプリケーション(例えば、生命維持装置のように、TI製品に不良があった場合に、その不良により相当な確率で死傷等の重篤な事故が発生するようなもの)に使用されることを認めておりません。但し、お客様とTIの双方の権限有る役員が書面でそのような使用について明確に合意した場合は除きます。たとえてがアプリケーションに関連した情報やサポートを提供したとしても、お客様は、そのようなアプリケーションの安全面及び規制面から見た諸問題を解決するために必要とされる専門的知識及び技術を持ち、かつ、お客様の製品について、またTI製品をそのような安全でないことが致命的となる用途に使用することについて、お客様が全ての法的責任、規制を遵守する責任、及び安全に関する要求事項を満足させる責任を負っていることを認め、かつそのことに同意します。さらに、もし万一、TIの製品がそのような安全でないことが致命的となる用途に使用されたことによって損害が発生し、TIないしその代表者がその損害を賠償した場合は、お客様がTIないしその代表者にその全額の補償をするものとします。

TI製品は、軍事的用途もしくは宇宙航空アプリケーションないし軍事的環境、航空宇宙環境にて使用されるようには設計もされていませんし、使用されることを意図されておりません。但し、当該TI製品が、軍需対応グレード品、若しくは「強化プラスティック」製品としてTIが特別に指定した製品である場合は除きます。TIが軍需対応グレード品として指定した製品のみが軍需品の仕様書に合致いたします。お客様は、TIが軍需対応グレード品として指定していない製品を、軍事的用途もしくは軍事的環境下で使用することは、もっぱらお客様の危険負担においてなされるということ、及び、お客様がもっぱら責任をもって、そのような使用に関して必要とされる全ての法的要求事項及び規制上の要求事項を満足させなければならないことを認め、かつ同意します。

TI製品は、自動車用アプリケーションないし自動車の環境において使用されるようには設計されていませんし、また使用されることを意図されておりません。但し、TIがISO/TS 16949の要求事項を満たしていると特別に指定したTI製品は除きます。お客様は、お客様が当該TI指定品以外のTI製品を自動車用アプリケーションに使用しても、TIは当該要求事項を満たしていなかったことについて、いかなる責任も負わないことを認め、かつ同意します。

Copyright © 2009, Texas Instruments Incorporated 日本語版 日本テキサス・インスツルメンツ株式会社

#### 弊社半導体製品の取り扱い・保管について

半導体製品は、取り扱い、保管・輸送環境、基板実装条件によっては、お客様での実装前後に破壊/劣化、または故障を起こすことがあります。

弊社半導体製品のお取り扱い、ご使用にあたっては下記の点を遵守して下さい。

1. 静電気

素手で半導体製品単体を触らないこと。どうしても触る必要がある 場合は、リストストラップ等で人体からアースをとり、導電性手袋 等をして取り扱うこと。

弊社出荷梱包単位(外装から取り出された内装及び個装)又は製品 単品で取り扱いを行う場合は、接地された導電性のテーブル上で(導 電性マットにアースをとったもの等)、アースをした作業者が行う こと。また、コンテナ等も、導電性のものを使うこと。

マウンタやはんだ付け設備等、半導体の実装に関わる全ての装置類は、静電気の帯電を防止する措置を施すこと。

前記のリストストラップ・導電性手袋・テーブル表面及び実装装置類の接地等の静電気帯電防止措置は、常に管理されその機能が確認されていること。

#### 2. 温·湿度環境

温度:0~40 、相対湿度:40~85%で保管・輸送及び取り扱いを行うこと。(但し、結露しないこと。)

直射日光があたる状態で保管・輸送しないこと。

3. 防湿梱包

防湿梱包品は、開封後は個別推奨保管環境及び期間に従い基板実装 すること。

4. 機械的衝擊

梱包品(外装、内装、個装)及び製品単品を落下させたり、衝撃を 与えないこと。

5. 熱衝擊

はんだ付け時は、最低限260 以上の高温状態に、10秒以上さらさないこと。(個別推奨条件がある時はそれに従うこと。)

6. 汚染

はんだ付け性を損なう、又はアルミ配線腐食の原因となるような汚染物質(硫黄、塩素等ハロゲン)のある環境で保管・輸送しないこと。 はんだ付け後は十分にフラックスの洗浄を行うこと。(不純物含有率が一定以下に保証された無洗浄タイプのフラックスは除く。)

以上