

# TPS54x38、3.8V～28V、5A、4A、3A、同期整流降圧コンバータ、ユーザー選択が可能なモード搭載

## 1 特長

- 多様なアプリケーションに適した構成
  - 入力電圧範囲: 3.8V～28V
  - 出力電圧範囲: 0.6V～22V
  - 最大 5A (TPS54538)、4A (TPS54438)、3A (TPS54338) の連続出力電流
  - 基準電圧 (-40°C～150°C): 0.6V ±1%
  - 最小スイッチング オン / オフ時間: 70ns および 114ns
  - 最大スイッチング オン時間: 8us
  - 最大デューティ サイクル: 98%
- 高効率
  - 47mΩ および 21mΩ の MOSFET を内蔵
  - 低い静止電流: 28uA (代表値)
- 使いやすく小さい設計サイズ
  - 内部補償付きピーク電流制御モード
  - 選択可能な周波数: 200kHz～2.2MHz
  - 外部クロックに同期可能 (位相シフトをサポート): 200kHz～2.2MHz
  - 軽負荷時に PFM/FCCM を選択可能
  - 選択可能な可変ソフトスタート時間、パワーグッド インジケータ機能
  - 周波数スペクトラム拡散と最適化されたピン配置により、優れた電磁干渉(EMI)性能を実現
  - ハイサイドとローサイド両方の MOSFET のヒップ OC 制限
  - ラッチなしの OTP、OCP、OVP、UVP、UVLO 保護
  - 単層 PCB レイアウトをサポートする内蔵ブースト ラップ コンデンサ
  - 動作時接合部温度: -40°C～150°C
  - 1.5mm × 2.0mm QFN パッケージ
- WEBENCH® Power Designer により、TPS54x38 を使用するカスタム設計を作成

## 2 アプリケーション

- 医療およびヘルスケア、ビル オートメーション、試験および測定
- 多機能プリンタ、企業向けプロジェクタ
- 携帯型電子機器、ネットワーク接続の周辺機器
- 有線ネットワーク、ワイヤレス インフラ
- 5V、12V、19V、24V 入力の分散型電源システム

## 3 概要

TPS54x38 は、設計の柔軟性が高い、高効率で高電圧入力に対応した、使いやすい同期整流降圧コンバータです。TPS54x38 は動作入力電圧範囲が 3.8V～28V と広く、5V、12V、19V、24V の各電源バスレールからの電力供給を受けるシステム向けの設計を採用しています。このデバイスは、最大 5A、4A、3A の連続出力電流と最大 98% のデューティ サイクルをサポートします。

TPS54x38 は、固定周波数ピーク電流制御を採用し、内部補償によって高速過渡応答およびラインと負荷の優れたレギュレーションを実現しています。内部ループ補償が最適化されているため、幅広い出力電圧範囲とスイッチング周波数において、外付け補償を必要としません。ブートストラップ コンデンサが内蔵されているため、単層 PCB を実現でき、外部コンポーネントの数を削減できます。

### 製品情報

| 部品番号     | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup> |
|----------|----------------------|--------------------------|
| TPS54538 | RQF (VQFN-HR, 9)     | 2mm × 1.5mm              |
| TPS54438 |                      |                          |
| TPS54338 |                      |                          |

(1) 詳細については、[セクション 10](#) を参照してください。

(2) パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はビンも含まれます。



概略回路図



TPS54538 の効率 (V<sub>IN</sub> = 24V、f<sub>SW</sub> = 500kHz)



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

TPS54x38 は、RT/SYNC ピンで設定される 200kHz~2.2MHz の幅広いスイッチング周波数によって、設計の高い柔軟性を実現しています。このデバイスでは、パルス周波数変調 (PFM)、軽負荷時の強制連続導通変調 (FCCM)、MODE ピンの異なる構成による可変ソフトスタート (SS) 時間 / パワーグッド (PG) インジケータのオプションを備えています。

TPS54x38 には、保護機能として、サーマル シャットダウン、入力低電圧誤動作防止、サイクル単位の電流制限、ヒップ短絡保護などが搭載されています。TPS54x38 は 9 ピンの 1.5mm × 2.0mm QFN パッケージで供給され、単層 PCB レイアウトに対応したピン配置で、接合部温度は 40°C~150°C に規定されています。

## 目次

|                    |    |                               |    |
|--------------------|----|-------------------------------|----|
| <b>1 特長</b>        | 1  | <b>7 アプリケーションと実装</b>          | 26 |
| <b>2 アプリケーション</b>  | 1  | 7.1 アプリケーション情報                | 26 |
| <b>3 概要</b>        | 1  | 7.2 代表的なアプリケーション              | 26 |
| <b>4 ピン構成および機能</b> | 4  | 7.3 設計のベスト プラクティス             | 34 |
| <b>5 仕様</b>        | 5  | 7.4 電源に関する推奨事項                | 34 |
| 5.1 絶対最大定格         | 5  | 7.5 レイアウト                     | 35 |
| 5.2 ESD 定格         | 5  | <b>8 デバイスおよびドキュメントのサポート</b>   | 38 |
| 5.3 推奨動作条件         | 5  | 8.1 デバイス サポート                 | 38 |
| 5.4 熱に関する情報        | 6  | 8.2 ドキュメントのサポート               | 38 |
| 5.5 電気的特性          | 6  | 8.3 ドキュメントの更新通知を受け取る方法        | 38 |
| 5.6 代表的特性          | 9  | 8.4 サポート・リソース                 | 38 |
| <b>6 詳細説明</b>      | 13 | 8.5 商標                        | 38 |
| 6.1 概要             | 13 | 8.6 静電気放電に関する注意事項             | 39 |
| 6.2 機能ブロック図        | 14 | 8.7 用語集                       | 39 |
| 6.3 機能説明           | 15 | <b>9 改訂履歴</b>                 | 39 |
| 6.4 デバイスの機能モード     | 24 | <b>10 メカニカル、パッケージ、および注文情報</b> | 39 |

## 4 ピン構成および機能



図 4-1.9 ピン RQF VQFN-HR、1.5mm×2mm パッケージ（上面図）

表 4-1. ピンの機能

| ピン        |      | 種類 <sup>(1)</sup> | 説明                                                                                                                                                                                                                                               |
|-----------|------|-------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 名称        | 番号   |                   |                                                                                                                                                                                                                                                  |
| RT / SYNC | 1    | A                 | 周波数選択と外部クロック同期。接地への抵抗により、デバイスのスイッチング周波数が設定されます。このピンに外部クロックを印加して、スイッチング周波数を同期することもできます。詳しくは、 <a href="#">セクション 6.3.5</a> を参照してください。                                                                                                               |
| EN        | 2    | A                 | コンバータへの有効化入力。EN を High に駆動するか、このピンをフローティングにすると、コンバータが有効になります。外付け分圧抵抗を使用して、可変 V <sub>IN</sub> UVLO 機能を実装できます。                                                                                                                                     |
| FB        | 3    | A                 | 出力帰還入力。出力から GND への外部抵抗デバイダのタップに FB を接続して出力電圧を設定します。                                                                                                                                                                                              |
| GND       | 4    | G                 | グランドピン。ローサイド FET のソース、およびコントローラ回路の接地ピンに接続します。システム接地、および C <sub>IN</sub> と C <sub>OUT</sub> の接地側に接続します。C <sub>IN</sub> へのパスは、できる限り短くしてください。                                                                                                       |
| VIN       | 5, 6 | P                 | 内部 LDO およびハイサイド FET への電源入力ピン。入力バイパスコンデンサは、このピンおよび GND に直接接続する必要があります。                                                                                                                                                                            |
| モード       | 7    | A                 | 軽負荷条件下のモード選択ピンとパワーグッド/ソフトスタート機能。詳細はモード選択をご覧ください。                                                                                                                                                                                                 |
| SW        | 8    | P                 | コンバータのスイッチング出力。ハイサイド FET のソースとローサイド FET のドレインに内部接続されています。パワーインダクタに接続します。                                                                                                                                                                         |
| SS/PG     | 9    | A                 | このピンは、MODE ピン構成に応じて、ソフトスタート機能またはパワー・グッド機能にできます。ソフトスタート機能が選択されている場合、このピンから GND に接続された外部コンデンサは、内部リファレンス電圧の立ち上がり時間を定義します。パワー・グッド機能が選択されている場合、このピンはオープン・ドレインのパワー・グッド・インジケータであり、出力電圧が PG スレッショルドや過電圧を下回っている場合、EN シャットダウン中、またはソフトスタート中に Low にアサートされます。 |

(1) A = アナログ、P = 電源、G = グランド

## 5 仕様

### 5.1 絶対最大定格

接合部の動作時推奨温度である-40°C～+150°Cの範囲において、特に記述のない限り<sup>(1)</sup>

|                  |                         | 最小値  | 最大値 | 単位 |
|------------------|-------------------------|------|-----|----|
| 入力電圧             | V <sub>IN</sub>         | -0.3 | 30  | V  |
|                  | EN                      | -0.3 | 6   |    |
|                  | FB                      | -0.3 | 6   |    |
| 出力電圧             | SW、DC                   | -0.3 | 30  |    |
|                  | SW、過渡 < 10ns            | -5   | 34  |    |
|                  | SS/PG                   | -0.3 | 6   |    |
|                  | モード                     | -0.3 | 6   |    |
|                  | RT / SYNC               | -0.3 | 6   |    |
| T <sub>J</sub>   | 動作時接合部温度 <sup>(2)</sup> | -40  | 150 | °C |
| T <sub>stg</sub> | 保存温度                    | -65  | 150 |    |

- (1) 「絶対最大定格」の範囲外の動作は、デバイスの永続的な損傷の原因となる可能性があります。絶対最大定格は、推奨動作条件に示された値を超える状態で本デバイスが正常に動作することを暗黙的に示すものではありません。絶対最大定格の範囲内であっても推奨動作条件の範囲外で使用した場合、本デバイスは完全に機能するとは限らず、このことが本デバイスの信頼性、機能、性能に影響を及ぼし、本デバイスの寿命を縮める可能性があります。
- (2) 接合部温度が 150°C を超える動作は可能ですが、デバイスの寿命が短くなります。

### 5.2 ESD 定格

|                    |      |                                                                  | 値     | 単位 |
|--------------------|------|------------------------------------------------------------------|-------|----|
| V <sub>(ESD)</sub> | 静電放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 に準拠、すべてのピン <sup>(1)</sup>     | ±3000 | V  |
|                    |      | デバイス帯電モデル (CDM)、ANSI/ESDA/JEDEC JS-002 に準拠、すべてのピン <sup>(2)</sup> | ±1000 |    |

- (1) JEDEC のドキュメント JEP155 に、500V HBM では標準の ESD 管理プロセスで安全な製造が可能であると規定されています。
- (2) JEDEC のドキュメント JEP157 に、250V CDM では標準の ESD 管理プロセスで安全な製造が可能であると規定されています。

### 5.3 推奨動作条件

接合部の動作時推奨温度である -40°C～+150°Cにおいて(特に記述のない限り)<sup>(1)</sup>

|      |                          |          | 最小値  | 公称値 | 最大値 | 単位 |
|------|--------------------------|----------|------|-----|-----|----|
| 入力電圧 | V <sub>IN</sub>          |          | 3.8  | 28  |     | V  |
|      | EN                       |          | -0.1 |     | 5.5 |    |
|      | FB                       |          | -0.1 |     | 5.5 |    |
|      | SS/PG                    |          | -0.1 |     | 5.5 |    |
|      | モード                      |          | -0.1 |     | 5.5 |    |
| 出力電圧 | V <sub>OUT</sub>         |          | 0.8  | 22  |     |    |
|      | SW、DC                    |          | -0.1 |     | 28  |    |
| 出力電流 | I <sub>OUT</sub>         | TPS54538 | 0    |     | 5   | A  |
|      |                          | TPS54438 | 0    |     | 4   |    |
|      |                          | TPS54338 | 0    |     | 3   |    |
| 温度   | 動作時の接合部温度、T <sub>J</sub> |          | -40  |     | 150 | °C |

- (1) 推奨動作条件は本デバイスが機能する条件を示していますが、特定の性能限界を規定するものではありません。準拠されている仕様については電気的特性を参照してください。

## 5.4 熱に関する情報

| 熱評価基準 <sup>(1)</sup>  |                              | TPS54x38             |                    | 単位   |  |
|-----------------------|------------------------------|----------------------|--------------------|------|--|
|                       |                              | RQF (VQFN-HR), 9 ピン数 |                    |      |  |
|                       |                              | JEDEC <sup>(2)</sup> | EVM <sup>(3)</sup> |      |  |
| R <sub>θJA</sub>      | 接合部から周囲への熱抵抗                 | 89.9                 | 該当なし               | °C/W |  |
| R <sub>θJC(top)</sub> | 接合部からケース(上面)への熱抵抗            | 79.6                 | 該当なし               | °C/W |  |
| R <sub>θJB</sub>      | 接合部から基板への熱抵抗                 | 23.1                 | 該当なし               | °C/W |  |
| Ψ <sub>JT</sub>       | 接合部から上面への特性パラメータ             | 2.5                  | 該当なし               | °C/W |  |
| Ψ <sub>JB</sub>       | 接合部から基板への特性パラメータ             | 23                   | 該当なし               | °C/W |  |
| R <sub>θJA_EVM</sub>  | 接合部から周囲への熱抵抗(オフィシャル EVM ボード) | 該当なし                 | 46.5               | °C/W |  |

- (1) 従来および最新の熱評価基準の詳細については、『半導体および IC パッケージの熱評価基準』アプリケーションノートを参照してください。  
spra953
- (2) この表に示す R<sub>θJA</sub> の値は他のパッケージとの比較にのみ有効であり、設計目的に使用することはできません。これらの値は、標準的な JEDEC ボードでシミュレーションされました。これらの値は、実際のアプリケーションで得られた性能を表すものではありません。
- (3) 実際の R<sub>θJA</sub> は、TI の評価基板でテスト済みです。

## 5.5 電気的特性

ここで規定される電気的定格は、特に記述のない限り、このドキュメント内のすべての仕様に適用されます。これらの仕様は、デバイスを含む製品の寿命全体にわたり、デバイスのパラメトリックや機能の仕様を劣化させない条件として解釈されます。標準値は、T<sub>J</sub> = 25°C、V<sub>IN</sub> = 12V の場合です。最小および最大値は、特に記載がない場合には、温度 T<sub>J</sub> = -40°C ~ +150°C、入力電圧 (V<sub>IN</sub>) = -3.8V ~ 28V を基準としています。

| パラメータ                   | テスト条件              | 最小値                                                                | 標準値  | 最大値  | 単位  |    |
|-------------------------|--------------------|--------------------------------------------------------------------|------|------|-----|----|
| <b>電源 (VIN ピン)</b>      |                    |                                                                    |      |      |     |    |
| V <sub>IN</sub>         | 動作入力電圧             | 3.8                                                                | 28   | 28   | V   |    |
| I <sub>Q</sub>          | 非スイッチング時の静止電流      | EN = 5V、V <sub>FB</sub> = 0.65V、V <sub>IN</sub> = 12V、PFM          | 28   | 34   | μA  |    |
|                         |                    | EN = 5V、V <sub>FB</sub> = 0.65V、V <sub>IN</sub> = 12V、FCCM         | 40   | 47   |     |    |
| I <sub>SHDN</sub>       | シャットダウン時の電源電流      | V <sub>EN</sub> = 0V、V <sub>IN</sub> = 12V                         | 3    | 5.5  | μA  |    |
| V <sub>IN_UVLO</sub>    | 入力低電圧ロックアウトスレッショルド | 立ち上がりスレッショルド                                                       | 3.4  | 3.6  | 3.8 | V  |
|                         |                    | 立ち下がりスレッショルド                                                       | 3.2  | 3.4  | 3.6 | V  |
|                         |                    | ヒステリシス                                                             | 200  |      | mV  |    |
| <b>イネーブル (EN ピン)</b>    |                    |                                                                    |      |      |     |    |
| V <sub>EN_RISE</sub>    | イネーブル スレッショルド      | 立ち上がり有効にするスレッショルド                                                  | 1.15 | 1.22 | V   |    |
| V <sub>EN_FALL</sub>    | スレッショルドをディセーブル     | 立ち下がりディスエーブルのスレッショルド                                               | 0.9  | 1    | V   |    |
| I <sub>p</sub>          | EN ブルアップ電流         | V <sub>EN</sub> = 1.0V                                             | 0.7  |      | μA  |    |
| I <sub>h</sub>          | EN ブルアップヒステリシス電流   |                                                                    | 1.76 |      | μA  |    |
| <b>電圧リファレンス (FB ピン)</b> |                    |                                                                    |      |      |     |    |
| V <sub>FB</sub>         | FB 電圧              | T <sub>J</sub> = 25°C                                              | 596  | 600  | 604 | mV |
|                         |                    | T <sub>J</sub> = 0°C ~ 85°C                                        | 595  | 600  | 605 | mV |
|                         |                    | T <sub>J</sub> = -40°C ~ 150°C                                     | 594  | 600  | 606 | mV |
| I <sub>FB</sub>         | 入力リーク電流            | V <sub>IN</sub> = 12V、V <sub>FB</sub> = 0.8V、T <sub>J</sub> = 25°C |      | 0.1  | μA  |    |
| <b>パワー MOSFET を内蔵</b>   |                    |                                                                    |      |      |     |    |
| R <sub>DSON_HS</sub>    | ハイサイド MOSFET オン抵抗  | T <sub>J</sub> = 25°C                                              | 47   |      | mΩ  |    |
| R <sub>DSON_LS</sub>    | ローサイド MOSFET オン抵抗  | T <sub>J</sub> = 25°C                                              | 21   |      | mΩ  |    |
| <b>電流制限</b>             |                    |                                                                    |      |      |     |    |

## 5.5 電気的特性 (続き)

ここで規定される電気的定格は、特に記述のない限り、このドキュメント内のすべての仕様に適用されます。これらの仕様は、デバイスを含む製品の寿命全体にわたり、デバイスのパラメトリックや機能の仕様を劣化させない条件として解釈されます。標準値は、 $T_J = 25^\circ\text{C}$ 、 $V_{IN} = 12\text{V}$ の場合です。最小および最大値は、特に記載がない場合には、温度  $T_J = -40^\circ\text{C} \sim +150^\circ\text{C}$ 、入力電圧 ( $V_{IN}$ ) =  $-3.8\text{V} \sim 28\text{V}$ を基準としています。

| パラメータ                              | テスト条件                                             | 最小値                                              | 標準値  | 最大値  | 単位            |
|------------------------------------|---------------------------------------------------|--------------------------------------------------|------|------|---------------|
| $I_{HS\_LIMIT}$ ハイサイド MOSFET 電流制限値 | $V_{IN} = 12\text{V}$ 、TPS54538                   | 7                                                | 8.1  | 9.4  | A             |
|                                    | $V_{IN} = 12\text{V}$ 、TPS54438                   | 5.6                                              | 6.7  | 7.7  |               |
|                                    | $V_{IN} = 12\text{V}$ 、TPS54338                   | 4.2                                              | 5    | 6    |               |
| $I_{LS\_LIMIT}$ ローサイド MOSFET 電流制限値 | $V_{IN} = 12\text{V}$ 、TPS54538                   | 5                                                | 6    | 7    | A             |
|                                    | $V_{IN} = 12\text{V}$ 、TPS54438                   | 4                                                | 5.1  | 6.3  |               |
|                                    | $V_{IN} = 12\text{V}$ 、TPS54338                   | 2.9                                              | 3.8  | 4.7  |               |
| $I_{LS\_NOC}$ 逆電流制限                | $V_{IN} = 12\text{V}$ 、TPS54538                   | 2                                                | 3    | 4.2  | A             |
|                                    | $V_{IN} = 12\text{V}$ 、TPS54438                   | 1.5                                              | 2.6  | 3.9  |               |
|                                    | $V_{IN} = 12\text{V}$ 、TPS54338                   | 1.3                                              | 2.4  | 3.5  |               |
| $I_{PEAK\_MIN}$ 最小ピーカ インダクタ電流      | $V_{IN} = 12\text{V}$ 、TPS54538、TPS54438          | 0.7                                              |      |      | A             |
|                                    | $V_{IN} = 12\text{V}$ 、TPS54338                   | 0.56                                             |      |      |               |
| <b>ソフトスタート(SS ピン)</b>              |                                                   |                                                  |      |      |               |
| $I_{SS}$ ソフトスタート充電電流               |                                                   | 3.5                                              | 5.5  | 6.5  | $\mu\text{A}$ |
| $T_{SS}$ 固定内部ソフトスタート時間             | PG 機能付きモード。<br>0% $V_{OUT}$ ~ 90% $V_{OUT}$ からの時間 |                                                  | 3.6  |      | ms            |
| <b>パワーグッド(PG ピン)</b>               |                                                   |                                                  |      |      |               |
| $V_{PGTH}$                         | $V_{FB}$ 立ち下がり、PG High から Low                     | 85%                                              |      |      |               |
|                                    | $V_{FB}$ 立ち上がり、PG Low から High                     | 90%                                              |      |      |               |
|                                    | $V_{FB}$ 立ち下がり、PG Low から High                     | 107%                                             |      |      |               |
|                                    | $V_{FB}$ 立ち上がり、PG High から Low                     | 115%                                             |      |      |               |
| $T_{PG\_R}$                        | PG を Low から High に                                | 70                                               |      |      | $\mu\text{s}$ |
| $T_{PG\_F}$                        | PG を High から Low に                                | 13                                               |      |      | $\mu\text{s}$ |
| $V_{IN\_PG\_VALID}$                | 有効な PG 出力の最小 $V_{IN}$                             | 外部 5V への 100k $\Omega$ プルアップで PG が 0.5V 未満のときに測定 | 2    | 2.5  | V             |
| $V_{PG\_OL}$                       | PG 出力 Low レベル電圧                                   | $I_{PG} = 0.5\text{mA}$                          |      | 0.3  | V             |
| $I_{PG\_LK}$                       | オープンドレインが High レベルの時の PG リーク電流                    | $V_{PG} = 5.5\text{V}$                           | -1   | 1    | $\mu\text{A}$ |
| <b>発振器周波数(RT ピン)</b>               |                                                   |                                                  |      |      |               |
| $f_{SW}$                           | スイッチング中心周波数                                       | RT = フローティング                                     | 450  | 500  | 550           |
|                                    |                                                   | RT = GND                                         | 870  | 1000 | 1130          |
| $V_{SYNC\_HI}$                     | SYNC クロック High レベル スレッショルド                        |                                                  | 1.7  |      | V             |
| $V_{SYNC\_LO}$                     | SYNC クロック Low レベル スレッショルド                         |                                                  |      | 0.9  | V             |
| $t_{ON\_MIN}$ <sup>(1)</sup>       | 最小 ON パルス幅                                        |                                                  | 70   |      | ns            |
| $t_{OFF\_MIN}$ <sup>(1)</sup>      | 最小 OFF パルス幅                                       |                                                  | 114  |      | ns            |
| $t_{ON\_MAX}$ <sup>(1)</sup>       | 最大 ON パルス幅                                        |                                                  | 8    |      | $\mu\text{s}$ |
| <b>出力過電圧および低電圧保護</b>               |                                                   |                                                  |      |      |               |
| $V_{OVP}$                          | 出力 OVP スレッショルド                                    | OVP 検出 (L → H)                                   | 112% | 115% | 118%          |
|                                    |                                                   | ヒステリシス                                           | 8%   |      |               |

## 5.5 電気的特性 (続き)

ここで規定される電気的定格は、特に記述のない限り、このドキュメント内のすべての仕様に適用されます。これらの仕様は、デバイスを含む製品の寿命全体にわたり、デバイスのパラメトリックや機能の仕様を劣化させない条件として解釈されます。標準値は、 $T_J = 25^\circ\text{C}$ 、 $V_{IN} = 12\text{V}$ の場合です。最小および最大値は、特に記載がない場合には、温度  $T_J = -40^\circ\text{C} \sim +150^\circ\text{C}$ 、入力電圧 ( $V_{IN}$ ) =  $-3.8\text{V} \sim 28\text{V}$ を基準としています。

| パラメータ                       | テスト条件                                  | 最小値 | 標準値       | 最大値 | 単位               |
|-----------------------------|----------------------------------------|-----|-----------|-----|------------------|
| $V_{UVP}$<br>出力 UVP スレッショルド | UVP 検出 ( $H \rightarrow L$ )           | 65% |           |     |                  |
|                             | ヒステリシス                                 | 6%  |           |     |                  |
| $t_{hiccup\_ON}$            | ソフトスタートの終了後、ヒップ・モードに移行する前の UV ヒップ・オン時間 |     | 256       |     | $\mu\text{s}$    |
| $t_{hiccup\_OFF}$           | 再起動前の UV ヒップオフ時間                       |     | 9.8       |     | サイクル             |
| <b>サーマル シャットダウン</b>         |                                        |     |           |     |                  |
| $T_{SHDN}$ <sup>(1)</sup>   | サーマル シャットダウンのスレッショルド                   | 165 |           |     | $^\circ\text{C}$ |
| $T_{HYS}$ <sup>(1)</sup>    | ヒステリシス                                 | 30  |           |     | $^\circ\text{C}$ |
| <b>拡散スペクトラム周波数</b>          |                                        |     |           |     |                  |
| $f_m$ <sup>(1)</sup>        | 変調周波数                                  |     | 10        |     | $\text{kHz}$     |
| $f_{spread}$                | 内部発振器の周波数                              |     | $\pm 8\%$ |     |                  |

(1) 出荷時のテストは行っていません。設計により規定

## 5.6 代表的特性

$T_J = -40^{\circ}\text{C} \sim 150^{\circ}\text{C}$ 、 $V_{IN} = 12\text{V}$  (特に記述のない限り)。



図 5-1. TPS54538 の静止電流 (PFM) と接合部温度との関係



図 5-2. TPS54538 シャットダウン電流と接合部温度との関係



図 5-3. ハイサイド  $R_{DSON}$  と接合部温度との関係



図 5-4. ローサイド  $R_{DSON}$  と接合部温度との関係



図 5-5. フィードバック電圧と接合部温度との関係



図 5-6. 有効スレッショルドと接合部温度との関係

## 5.6 代表的特性 (続き)

$T_J = -40^\circ\text{C} \sim 150^\circ\text{C}$ 、 $V_{IN} = 12\text{V}$  (特に記述のない限り)。



図 5-7. ディスエーブルスレッショルドと接合部温度との関係



図 5-8.  $V_{IN}$ UVLO 立ち上がりスレッショルドと接合部温度との関係



図 5-9.  $V_{IN}$ UVLO 立ち下がりスレッショルドと接合部温度との関係



図 5-10. スイッチング周波数 (RT 浮動) と接合部温度との関係



図 5-11. TPS54538 ハイサイド電流制限と接合部温度との関係



図 5-12. TPS54538 ローサイド電流制限と接合部温度との関係

## 5.6 代表的特性 (続き)

$T_J = -40^{\circ}\text{C} \sim 150^{\circ}\text{C}$ 、 $V_{IN} = 12\text{V}$  (特に記述のない限り)。



図 5-13. OVP スレッショルドと接合部温度との関係



図 5-14. UVP スレッショルドと接合部温度との関係



図 5-15. ソフト スタート充電電流と接合部温度との関係



図 5-16. TPS54538 の効率 (PFM)、 $V_{IN} = 24\text{V}$ 、 $V_{OUT} = 12\text{V}$ 、 $f_{SW} = 500\text{kHz}$ 、 $L = 5.6\mu\text{H}$



図 5-17. TPS54538 の性能 (FCCM)、 $V_{IN} = 24\text{V}$ 、 $V_{OUT} = 12\text{V}$ 、 $f_{SW} = 500\text{kHz}$ 、 $L = 5.6\mu\text{H}$



図 5-18. TPS54538 ロード レギュレーション (PFM)、 $V_{IN} = 24\text{V}$ 、 $V_{OUT} = 12\text{V}$ 、 $f_{SW} = 500\text{kHz}$

## 5.6 代表的特性 (続き)

$T_J = -40^{\circ}\text{C} \sim 150^{\circ}\text{C}$ 、 $V_{IN} = 12\text{V}$  (特に記述のない限り)。



## 6 詳細説明

### 6.1 概要

TPS54x38 は、設計の柔軟性が高い、高効率で高電圧入力に対応した、使いやすい同期整流降圧コンバータです。TPS54x38 は動作入力電圧範囲が 3.8V~28V と広く、5V, 12V, 19V, 24V の各電源バスレールからの電力供給を受けるシステム向けの設計を採用しています。このデバイスは、最大 5A, 4A, 3A の連続出力電流と最大 98% のデューティサイクルをサポートします。

TPS54x38 は、ピーク電流モード制御を採用し、内部補償によって高速過渡応答およびラインと負荷の優れたレギュレーションを実現しています。内部適応ループ調整により、このデバイスは幅広い出力電圧範囲とスイッチング周波数において外部補償を不要にします。内蔵ブートストラップと関連する回路は、単層 PCB の実現と、外部部品点数のさらなる削減に役立ちます。

MODE ピンの異なる構成により、本デバイスは、パルス周波数変調 (PFM)、軽負荷時の強制連続電流変調 (FCCM)、および調整可能なソフトスタート時間/パワーグッドインジケータのオプションを備えています。PFM モードでの動作時には、軽負荷時に高効率を実現できます。FCCM モードにより、TPS54x38 はすべての負荷条件で出力リップルを低減できます。ソフト・スタート時間設定またはデバイスが SS 機能を持つように設定されたときの電圧トランシッキング用に、SS/PG ピンに小さな値のコンデンサまたは分圧抵抗を接続します。PG 機能を選択すると、デバイスは SS/PG ピンによってパワー・グッドを示すことができます。

EN ピンには、2 つの外部抵抗器を使用して入力低電圧誤動作防止 (UVLO) を調整するための内部プルアップ電流があります。また、EN ピンをフローティングにすることで、デバイスが内部プルアップ電流で動作することもできます。

スイッチング周波数は、RT/SYNC ピンの設定により 200kHz から 2.2MHz の範囲で設定でき、出力フィルタ部品の選択時に効率と設計サイズの最適化が可能です。周波数スペクトラム拡散機能は、本デバイスの EMI ノイズ低減に役立ちます。

TPS54x38 には、最大オン時間が 8μs (標準値) のオン時間延長機能があります。低ドロップアウト operation 中、ハイサイド MOSFET は 8μs までオンにすると、ハイサイド MOSFET がオフ、ローサイド MOSFET が最小オフ時間 114ns (標準値) でオンになることがあります。これらのデバイスは、最大 98% のデューティ・サイクルに対応しています。

ハイサイド MOSFET にサイクル単位の電流制限を適用することで過負荷状況からデバイスを保護し、ローサイドのソース電流制限により電流暴走を防止します。TPS54x38 は、過電流のトリガにより、レギュレートされた出力電圧が公称電圧の 65% 未満になると、出力低電圧保護 (UVP) を備えています。約 256μs (標準値) グリッチ除去時間が経過した後で、ハイサイドとローサイドの両方の MOSFET がオフになり、デバイスはヒップ・モードに入ります。

これらのデバイスは、過電圧コンバーティを活用することで、過剰な出力過電圧トランジエントを最小限に抑えます。レギュレーション出力電圧が公称電圧の 115% を超えると、過電圧コンバーティが作動してハイサイド MOSFET がオフになり、出力電圧が 104% を下回るまでオフに保持されます。

サーマル・シャットダウンにより、ダイ温度  $T_J$  が 165°C を超えるとデバイスがディスエーブルされ、 $T_J$  が 30°C のヒステリシス量を下回ると再度有効になります。

## 6.2 機能ブロック図



## 6.3 機能説明

### 6.3.1 固定周波数のピーク電流モード

TPS54x38 の operation 説明は、機能ブロック図と図 6-1 の波形を参照しています。TPS54x38 は、ハイサイド(HS)およびローサイド(LS)MOSFET(同期整流器)を内蔵した同期整流式降圧コンバータです。TPS54x38 は、制御されたデューティサイクルでハイサイドおよびローサイドの NMOS スイッチをオンにすることにより、出力電圧の安定化を実現します。ハイサイドスイッチがオンしている間、SW ピンの電圧は最大で  $V_{IN}$  まで上昇し、インダクタ電流  $i_L$  は  $(V_{IN} - V_{OUT}) / L$  の直線勾配で増加します。制御ロジックにより HS スイッチがオフされると、アンチショートスルーのデッドタイムの後、LS スイッチがオンします。インダクタ電流は、ローサイドスイッチを通して  $-V_{VOUT} / L$  の割合で放電されます。降圧コンバータの制御パラメータは、デューティサイクル  $D = t_{ON} / T_{SW}$  と定義されます。ここで、 $t_{ON}$  はハイサイドスイッチ ON 時間、 $t_{SW}$  はスイッチング周期です。コンバータ制御ループは、デューティサイクル  $D$  を調整することにより、出力電圧を一定に維持します。損失を無視できるような理想的な降圧コンバータでは、次の式のように、 $D$  は出力電圧に比例し、入力電圧に反比例します。 $D = V_{OUT}/V_{IN}$ 。



図 6-1. 連続導通モード (CCM) における SW ノードとインダクタ電流の波形

TPS54x38 は、固定周波数のピーク電流モード制御を採用しています。電圧帰還ループを使用して、電圧オフセットに基づいてピーク電流コマンドを調整することにより、DC 電圧を正確にレギュレートします。ピークインダクタ電流を HS スイッチからセンスし、ピーク電流スレッショルドと比較することで、HS スイッチのオン時間を制御します。電圧帰還ループは内部補償されているため、外付け部品を減らすことができ、設計が容易になり、出力コンデンサの組み合わせをほとんど自由に選んでも安定した動作が得られます。

### 6.3.2 モード選択

MODE ピンの構成の変更により、軽負荷時の PFM と FCCM を選択でき、SS と PG ピンでは調整可能なソフトスタート時間機能とパワー グッド インジケータ機能を選択でき、EMI 強化のためにユーザーが選択できるスペクトラム拡散機能が用意されています。次の表は、MODE ピンの各種構成を示しています。TI では、MODE 選択のために精度 1% の低温度係数抵抗を使用することを推奨します。

表 6-1. MODE ピンの構成表

| デバイス     | 推奨モード抵抗/kΩ     | 軽負荷時の operation | SS/PG ピンの機能 | 周波数スペクトラム拡散 Fss |
|----------|----------------|-----------------|-------------|-----------------|
| TPS54538 | < 4kΩ / ショート   | PFM             | SS          | あり              |
| TPS54x38 | 18kΩ           | PFM             | PG          | あり              |
| TPS54x38 | 180kΩ          | FCCM            | SS          | あり              |
| TPS54x38 | 330kΩ          | FCCM            | PG          | あり              |
| TPS54x38 | 680kΩ          | FCCM            | SS          | なし              |
| TPS54x38 | >1.3MΩ/フローティング | FCCM            | PG          | なし              |

### 6.3.3 基準電圧

内部リファレンス電圧  $V_{REF}$  は、0.6V (標準値) に設計されています。コンバータの負帰還システムは、温度に対し安定な内部バンドギャップ回路の出力をスケーリングすることで、全温度範囲にわたって正確な  $\pm 1\%$  の帰還電圧  $V_{FB}$  を生成します。

### 6.3.4 出力電圧設定

高精度の 0.6V 基準電圧  $V_{REF}$  を使用して、動作温度範囲の全体にわたって正確に安定化された出力電圧を維持します。出力電圧は、出力電圧と FB ピンとの間の分圧抵抗回路によって設定されます。TI はテキサス・インスツルメンツでは、FB 分圧器に精度 1% の低温度係数抵抗を使用することを推奨します。目的の分圧器電流に対応する下側抵抗  $R_{FBT}$  を選択し、式 1 を使って上側抵抗  $R_{FBT}$  を計算します。 $R_{FBT}$  が小さいと、分圧器の電流が大きくなり、非常に軽い負荷での効率が低下します。 $R_{FBT}$  が大きいと、FB 電圧がノイズの影響を受けやすくなるため、 $R_{FBT}$  の値が大きいほど、PCB 上の帰還パスをより慎重に設計する必要があります。TI は、ほとんどのアプリケーションでは、 $R_{FBT}$  を 10kΩ、 $R_{FBT}$  を 10kΩ から 300kΩ の範囲で設定することを推奨しています。

分圧抵抗の公差や温度による変動は、出力電圧のレギュレーションに影響を与えます。



図 6-2. 出力電圧設定

$$R_{FBT} = \frac{V_{OUT} - V_{REF}}{V_{REF}} \times R_{FBT} \quad (1)$$

ここで、

- $V_{REF}$  は 0.6V (内部リファレンス電圧) です。
- $R_{FBT}$  は 10kΩ (推奨) です。

### 6.3.5 スイッチング周波数の選択/同期

TPS54x38 は、RT/SYNC ピンのさまざまな構成によって、RT モードおよび同期モードで動作できます。RT モードでは、RT 選択のプログラミングにより TPS54x38 のスイッチング周波数を設定できます。表 6-2 に、RT 選択のプログラミングを示します。RT がフローティング、または GND に接続されているとき、デバイスが最初に有効になったときに、この入力の状態が検出されます。コンバータが実行された後は、スイッチング周波数の選択は固定され、次のパワーオンサイクルま

たは EN トグルまで変更できません。RT を抵抗に接続すると、式 2 を使ってスイッチング周波数を 200kHz~2200kHz に設定できます。

$$R_T = \frac{44500}{f_{SW}} - 2 \quad (2)$$

ここで、

- RT は、RT タイミング抵抗の値(kΩ)です。
- f<sub>SW</sub> はスイッチング周波数(kHz)です。

**表 6-2. RT/同期ピンの抵抗設定**

| RT / 同期ピン | 抵抗         | スイッチング周波数      |
|-----------|------------|----------------|
| フローティング   | 85kΩ       | 500 kHz        |
| GND       | 40kΩ       | 1000 kHz       |
| 抵抗        | 18kΩ~220kΩ | 200kHz~2200kHz |

スイッチング周波数が、RT/同期ピンで設定された条件に準拠しない場合は、次の 4 つのケースがあります。

- 軽負荷動作(PFM モード)
- 低ドロップアウト動作
- 最小オン時間 operation
- 電流制限に達した

いずれの場合も、スイッチング周波数がフォールドバックされ、スイッチング周波数は RT/SYNC ピンでプログラムされた周波数よりも低くなります。このような状況では、電流制限動作を除いて、出力電圧はレギュレートされたままになります。

内部のフェーズ ロック ループ(PLL)によって、200kHz~2200kHz での同期が可能になり、RT モードから SYNC モードへと簡単に切り替えることができます。同期機能を有効にするには、オン時間が 100ns 以上の方波クロック信号を RT/ 同期ピンに接続します。クロック信号の振幅は、0.9V 未満および 1.7V より高い間に遷移する必要があります。

RT モードと SYNC モードの両方が必要なアプリケーションでは、図 6-3 に示す RC 回路を使用して RT/SYNC ピンとのインターフェイスを確立できますが、容量性負荷により RT モードへの移行が遅くなります。RT / 同期ピンを GND / フローティングに接続しないでください。また、100pF コンデンサを推奨します。直列 RC 回路を使用するときは、RT/SYNC ピンの信号の振幅が 0.9V 未満および 1.7V より高く遷移する必要があることを確認します。



**図 6-3. SYNC モードの構成**

注

- 起動前に同期がアクティブである場合、TPS54x38 は同期クロックで動作します。
- 起動前に同期がアクティブでない場合、TPS54x38 はデフォルト・クロックで動作します (RT 抵抗に基づく)。同期クロックがアクティブになると、TPS54x38 は同期モードで動作します。
  - 同期クロックが範囲外 (200kHz~約 2.2MHz) の場合、TPS54x38 は最終周波数 (200kHz, 2.2MHz) で動作します。
  - 動作中、同期クロックはロックされていません。

### 6.3.6 位相シフト

TPS54x38 が FCCM モードで動作し、外部クロックと同期すると、図 6-4 に示すように、MODE ピンに接続するキャピタリを追加することで、位相シフト機能をアクティブにできます。位相シフト機能をディスエーブルにする場合は、コンデンサをフローティングにします。位相シフト機能は、降圧コンバータが同じ入力を共有するマルチレールで、入力リップルを低減し、EMI 性能を向上させるように設計されています。図 6-5 に、同じ入力を共有している 3 つの降圧コンバータを使用して位相シフトが入力リップルを低減する方法を示します。コンデンサの値は、式 3 を使用して計算できます。ここで、 $C_{MODE}$  はモードコンデンサ、 $\theta$  は位相シフトの度合いです。表 6-3 に、位相シフト構成の一般的なキャパシタ値を示します。

$$C_{MODE} = \frac{\theta - 28^\circ}{1.3585} \quad (3)$$



図 6-4. 位相シフト operation 回路図





図 6-5. 位相シフト operation アプリケーション

表 6-3. 位相シフト構成表

| 推奨モードのコンデンサ/pF | 位相シフト/度 |
|----------------|---------|
| 47pF           | 90°     |
| 68pF           | 120°    |
| 120pF          | 180°    |
| 180pF          | 270°    |

### 6.3.7 イネーブルと低電圧誤動作防止の調整

EN ピンは、本デバイスの電気的オン / オフ制御に使用できます。EN ピンの電圧が有効スレッショルド電圧  $V_{EN\_RISE}$  を上回ると、TPS54x38 は動作を開始します。EN ピンの電圧がディスエーブル・スレッショルド電圧  $V_{EN\_FALL}$  を下回ると、コンバータはスイッチングを停止し、シャットダウン・モードに移行します。

EN ピンには内部プルアップ電流源があり、ユーザーは EN ピンをフローティングにしてデバイスをイネーブルにできます。アプリケーションが EN ピンの制御を必要とする場合は、オープン・ドレインまたはオープン・コレクタ、または GPIO 出力ロジックを使用してピンとインターフェースしてください。

TPS54x38 には、VIN ピンに内部低電圧誤動作防止(UVLO)回路が実装されています。VIN ピンの電圧が内部の  $V_{IN\_UVLO}$  スレッショルドを下回ると、デバイスはディセーブルになります。内部  $V_{IN\_UVLO}$  スレッショルドには、標準値 200mV のヒステリシスがあります。アプリケーションで VIN ピンに、より高い UVLO スレッショルドが必要である場合は、EN ピンを図 6-6 のように構成できます。外部 UVLO 機能を使用する際には、500mV 以上の値にヒステリシスを設定することを推奨します。

EN ピンでは小さなプルアップ電流  $I_p$  により、外部部品を接続しないときの EN ピンのデフォルト状態が有効に設定されます。プルアップ・ヒステリシス電流  $I_h$  は、EN ピンの電圧が有効スレッショルドを超えたときの UVLO 機能のヒステリシス電圧を制御するために使用されます。式 5 と式 4 を使用して、指定された UVLO スレッショルドについて R1 と R2 の値を計算します。R1 と R2 の値が安定した後、 $V_{EN}$  は式 6 で計算できます。この値は、 $V_{IN}$  の最大値で 5.5V 未満にする必要があります。



図 6-6. 調整可能な  $V_{IN}$  低電圧ロックアウト

$$R_1 = \frac{V_{START} \times \frac{V_{EN\_FALL}}{V_{EN\_RISE}} - V_{STOP}}{I_p \times \left(1 - \frac{V_{EN\_FALL}}{V_{EN\_RISE}}\right) + I_h} \quad (4)$$

$$R_2 = \frac{R_1 \times V_{EN\_FALL}}{V_{STOP} - V_{EN\_FALL} + R_1 \times (I_p + I_h)} \quad (5)$$

$$V_{EN} = \frac{R_2 \times V_{IN} + R_1 \times R_2 \times (I_p + I_h)}{R_1 + R_2} \quad (6)$$

ここで、

- $I_p$  は  $0.7\mu A$  です。
- $I_h$  は  $1.76\mu A$  です。
- $V_{EN\_FALL}$  は  $1V$  です。
- $V_{EN\_RISE}$  は  $1.15V$  です。
- $V_{START}$  はデバイスをイネーブルする入力電圧です。
- $V_{STOP}$  は、デバイスをディスエーブルする入力電圧です。

### 6.3.8 外部ソフトスタートおよびプリバイアス付きソフトスタート

TPS54x38 が MODE ピンによって SS 機能に構成されている場合、TPS54x38 の SS/PG ピンを使用して、容量性負荷を駆動する際に突入電流を最小化します。本デバイスは、内部基準電圧  $V_{REF}$  または SS/PG ピン電圧のいずれか低い方の電圧をリファレンス電圧として使用し、それに従って出力のレギュレーションを行います。SS/PG ピンとグランド間のコンデンサにより、ソフトスタート時間が設定されます。このデバイスには、外部ソフトスタートコンデンサを充電する内部プルアップ電流源が備わっています。ソフト・スタート時間 ( $t_{SS}$ , 0%~100%) およびソフト・スタート・コンデンサ ( $C_{SS}$ ) を計算するには、式 7 を使用します。

$$t_{SS} = \frac{C_{SS} \times V_{REF}}{I_{SS}} \quad (7)$$

ここで、

- $V_{REF}$  は  $0.6V$  (内部リファレンス電圧) です。
- $I_{SS}$  は  $5.5\mu A$  (標準値)、内部プルアップ電流。

スタートアップ時に出力コンデンサがプリバイアスされている場合には、内部リファレンス電圧が帰還電圧  $V_{FB}$  より大きくなるまで、スイッチングおよび電圧上昇は開始されません。この方式により、コンバータはレギュレーション点までスムーズに上昇します。SS/PG ピンに接続される抵抗デバイダを使用して、他の電源レールの電圧トラッキングを実装できます。

### 6.3.9 パワー グッド

TPS54x38 が PG 機能に構成されている場合、SS/PG ピンを使用して出力電圧が適切なレベルに達したかどうかを示します。PG 信号は、スタートアップ時の複数のレールのシーケンシングに使用できます。PG ピンはオープンドレイン出力であり、5.5V 未満の電圧にプルアップ抵抗が必要です。TI は  $10\text{k}\Omega$  -  $100\text{k}\Omega$  のプルアップ抵抗を推奨します。このデバイスは、ほぼ  $4\text{mA}$  の電流をシンクし、指定されたロジック Low レベルを維持できます。FB ピンの電圧が内部リファレンス電圧 ( $V_{REF}$ ) の 90%~107% の間にある後、 $70\mu\text{s}$  のグリッチ除去時間を経過すると、PG は高インピーダンス状態になります。PG ピンは、 $13\mu\text{s}$  のグリッチ除去時間の経過後に Low になります。このとき、FB ピンの電圧が内部リファレンス電圧の 85% を下回った場合、または内部リファレンス電圧の 115% を上回った場合、またサーマル・シャットダウン、EN シャットダウン、または UVLO の状態の場合には、Low になります。PG ピンが Low に維持されるには、VIN が印加され続いている必要があります。

**表 6-4. PG のステータス**

| デバイスの状態            |                                   | Pg ロジックステータス |     |
|--------------------|-----------------------------------|--------------|-----|
|                    |                                   | 高インピーダンス     | Low |
| 有効 (EN = High)     | $V_{FB}$ は $V_{PGTH}$ をトリガしません    | ✓            |     |
|                    | $V_{FB}$ によって $V_{PGTH}$ がトリガされま  |              | ✓   |
| シャットダウン (EN = Low) |                                   |              | ✓   |
| UVLO               | $2.5\text{V} < V_{IN} < V_{UVLO}$ |              | ✓   |
| サーマル・シャットダウン       | $T_J > T_{SD}$                    |              | ✓   |
| 電源装置の取り外し          | $V_{IN} < 2.5\text{V}$            | ✓            |     |

### 6.3.10 最小オン時間、最小オフ時間、および周波数フォールドバック

最小オン時間 ( $t_{ON\_MIN}$ ) は、ハイサイドスイッチがオンにできる最小の時間です。 $t_{ON\_MIN}$  は、TPS54x38 では通常  $70\text{ns}$  です。最小オフ時間 ( $t_{OFF\_MIN}$ ) は、ハイサイドスイッチがオフにできる最小時間です。 $t_{OFF\_MIN}$  は通常  $114\text{ns}$  です。CCM 動作時には、 $t_{ON\_MIN}$  および  $t_{OFF\_MIN}$  によって、スイッチング周波数フォールドバックが発生しない電圧変換範囲が制限されます。

周波数フォールドバックが発生しない最小デューティ サイクルは次のとおりです。

$$D_{MIN} = t_{ON\_MIN} \times f_{SW} \quad (8)$$

周波数フォールドバックが発生しない最大デューティ サイクルは次のとおりです。

$$D_{MAX} = 1 - t_{ON\_MIN} \times f_{SW} \quad (9)$$

必要な出力電圧が与えられた場合、周波数フォールドバックなしでの最大  $V_{IN}$  は次のとおりです。

$$V_{IN\_MAX} = \frac{V_{OUT}}{t_{ON\_MIN} \times f_{SW}} \quad (10)$$

周波数フォールドバックなしの最小  $V_{IN}$  は次のとおりです。

$$V_{IN\_MIN} = \frac{V_{OUT}}{1 - t_{ON\_MIN} \times f_{SW}} \quad (11)$$

TPS54x38 では、 $t_{ON\_MIN}$  または  $t_{OFF\_MIN}$  がトリガされた後に周波数フォールドバック方式が動作するようになっています。これにより、最大デューティサイクルを増加、または最小デューティサイクルを低下させます。

$V_{IN}$  電圧が高くなるにつれて、オン時間は減少します。オン時間が  $t_{ON\_MIN}$  まで減少すると、 $V_{IN}$  の増加に伴ってスイッチング周波数が低下し始め、式 8 に従ってデューティサイクルがさらに低下して  $V_{OUT}$  の安定化状態が維持されます。

この周波数フォールドバック方式は、 $V_{IN}$  が低い状況で、より大きなデューティサイクルが必要になった場合にも機能します。デバイスが  $t_{OFF\_MIN}$  に達すると周波数が低下し、式 9 に従って最大デューティサイクルが増加します。周波数フォールドバックの範囲が広いため、TPS54x38 の出力電圧は、電源電圧  $V_{IN}$  がかなり低いときでも安定化状態を維持しており、実効ドロップアウトを低減できます。周波数フォールドバックにより  $V_{IN\_MAX}$  が上昇し、 $f_{SW}$  の低下により  $V_{IN\_MIN}$  が低下します。

### 6.3.11 周波数スペクトラム拡散

EMI を低減するために、TPS54x38 は周波数スペクトラム拡散を導入します。ジッタ・スパンは通常、変調周波数 10kHz で、スイッチング周波数の±8%です。スペクトラム拡散の目的は、一定の周波数で動作する代わりに、特定の周波数のピーク放射をより広い範囲の周波数に拡散することで、ピーク放射を除去することです。図 6-7 に、周波数スペクトラム拡散変調を示します。図 6-8 は、中心周波数  $f_c$  でエネルギーが拡散されることを示しています。



図 6-7. 周波数スペクトラム拡散図



図 6-8. エネルギーと周波数との関係

### 6.3.12 過電圧保護

このデバイスには、出力電圧オーバーシュートを最小限に抑える、出力過電圧保護(OVP)回路が備えられています。OVP 機能では、FB ピンの電圧を OVP スレッショルドと比較することで、このオーバーシュートを最小限に抑えます。FB

ピンの電圧が OVP スレッショルドの 115%を超えると、ハイサイド MOSFET がオフになり、出力に電流が流れるのを防止し、出力オーバーシュートを最小限に抑えます。FB ピンの電圧が OVP スレッショルドからヒステリシスを差し引いた値よりも低くなると、次のクロックサイクルでハイサイド MOSFET がオンに切り替わります。この機能は、非ラッチ operation です。

### 6.3.13 過電流および低電圧保護

TPS54x38 にはピークおよびバレー・インダクタ電流制限が組み込まれており、過負荷や短絡からデバイスを保護し、最大出力電流を制限します。バレー電流制限は、出力短絡時のインダクタ電流暴走を防止します。また、ピーク制限とバレー制限は連携して、コンバータの最大出力電流を制限します。また、短絡が持続する場合には、ヒップ・モードも組み込まれます。

ハイサイドスイッチ電流は、設定されたブランディング時間( $t_{ON\_MIN}$ )の後にオンになったときに検出されます。ハイサイドスイッチのピーク電流はピーク電流スレッショルド  $I_{HS\_LIMIT}$  によって制限されます。ローサイドスイッチを通過する電流も検出され、監視されます。ローサイドスイッチがオンになると、インダクタ電流は減少し始めます。

デバイスが過負荷になったため、次のクロック・サイクルよりも前にインダクタ電流のバレーが  $I_{LS\_LIMIT}$  を下回ることができない点に達し、ローサイド・スイッチはオンに保持されます。インダクタ電流がバレー電流スレッショルド  $I_{LS\_LIMIT}$  以下になると、その後ローサイド・スイッチがオフとなり、デッドタイム経過後にハイサイド・スイッチがオンになります。この動作が発生すると、バレー電流制限御がそのサイクルをスキップし、スイッチング周波数が低下します。さらに過負荷が発生すると、スイッチング周波数は低下を続けますが、出力電圧は安定化された状態に維持されます。過負荷が大きくなると、下限側電流制限  $I_{HS\_LIMIT}$  に達するまで、インダクタの電流リップルとピーク電流の両方が増加します。この制限値に達すると、スイッチのデューティサイクルが減少し、出力電圧が規定値から外れます。この動作は、コンバータからの最大出力電流を表し、式 12 で求められます。出力電流は約  $I_{OMAX}$  で維持されながら、デバイスが過負荷に深く移行するにつれて、出力電圧とスイッチング周波数は引き続き低下します。別の状況として、インダクタのリップル電流が大きい場合、ローサイド制限に達する前にハイサイド電流制限がトリップされる可能性があります。この場合、式 13 に最大出力電流の概算値を示します。

$$I_{OMAX} \approx \frac{I_{HS\_LIMIT} + I_{LS\_LIMIT}}{2} \quad (12)$$

$$I_{OMAX} \approx I_{HS\_LIMIT} - \frac{(V_{IN} - V_{OUT})}{2 \times L \times f_{SW}} \times \frac{V_{OUT}}{V_{IN}} \quad (13)$$

さらに、重大な過負荷または短絡により FB 電圧が  $V_{UVP}$  スレッショルド、 $V_{REF}$  の 65%を下回り、電流制限がトリガされる場合に、ヒップ・オン時間(標準 256μs)より長くこの状態が発生した場合、コンバータはヒップ・モードに移行します。このモードでは、デバイスはヒップオフ時間  $10.5 \times t_{SS}$  のスイッチングを停止し、その後、ソフトスタート時間によって通常の再起動に移行します。過負荷または短絡状態が継続すると、デバイスは電流制限で動作し、その後再びシャットダウンします。このサイクルは、過負荷または短絡状態が続く限り繰り返されます。この動作モードでは、出力で持続的な過負荷または短絡状態が発生したときのデバイスの温度上昇が減少します。出力短絡が解消した後、出力電圧は通常はレギュレーション電圧に復帰します。

FCCM バージョンでは、インダクタ電流は負方向に流れることができます。この電流が LS の負電流制限  $I_{LS\_NEG}$  を超えると、LS スイッチはオフになり、HS スイッチは直ちにオンになります。これにより、LS スイッチを過剰な負電流から保護するために使用されます。

### 6.3.14 サーマルシャットダウン

本デバイスの接合部温度  $T_J$  は内蔵の温度センサによって監視されています。 $T_J$  が 165°C(標準値)を超える場合、デバイスはサーマルシャットダウンに移行し、ハイサイドとローサイドの両方のパワー FET がオフになります。 $T_J$  がヒステリシスである 30°C(標準)以下に低下すると、コンバータはソフトスタートを発端に、通常動作に復帰します。

## 6.4 デバイスの機能モード

### 6.4.1 モードの概要

TPS54x38 は、負荷の変化に応じて、CCM、DCM、PFM、FCCM の各モードに移行します。負荷電流に応じて、TPS54x38 は次のいずれかのモードになります：

- 連続導通モード (CCM)。負荷電流がピークツーピーク インダクタ リップル電流の  $1/2$  より大きくなると、固定スイッチング周波数の連続導通モードになります
- 不連続導通モード (DCM)。CCM 動作で負荷電流がピークツーピーク インダクタ リップル電流の  $1/2$  より小さくなると、固定スイッチング周波数の不連続導通モードになります
- 軽負荷時に切り替え周波数を減少させるパルス周波数変調モード (PFM)
- 強制連続導通モード (FCCM)。軽負荷時でも固定スイッチング周波数の強制連続導通モード (FCCM)

### 6.4.2 重負荷 Operation

TPS54x38 は、負荷電流がインダクタのピーク・ツー・ピーク電流の半分より大きい場合、連続伝導モード (CCM) で動作します。CCM operation では、一定の周波数でスイッチングし、デューティサイクルを変調して負荷への電力を制御することにより、出力電圧を安定化します。出力電圧を制御することで、優れたラインおよびロードレギュレーションと、最小の出力電圧リップルが得られ、TPS54x38 は 5A/4A/3A の最大連続出力電流を供給できます。

### 6.4.3 パルス周波数変調

TPS54x38 は、MODE ピンが PFM モードに設定されている場合、軽負荷電流時には、パルス周波数変調 (PFM) モードで動作するよう設計されており、軽負荷時の効率を向上させます。

負荷電流が連続電流モード (CCM) におけるインダクタのピークツーピーク電流の半分未満の場合、デバイスは不連続導通モード (DCM) で動作します。DCM operation では、インダクタ電流が  $I_{LS\_ZC}$  まで低下すると、低側スイッチがオフになり、効率が向上します。DCM 時は、軽負荷時の強制 CCM 動作に比べて、スイッチング損失も導通損失も減少します。

さらに軽い電流負荷では、パルス周波数変調 (PFM) モードが起動し、高効率 operation を維持します。最小 ハイサイドスイッチのオン時間  $t_{ON\_MIN}$ 、または最小ピーク インダクタ電流  $I_{PEAK\_MIN}$  のいずれかが経過すると、スイッチング周波数が低下して、レギュレーションが維持されます。PFM モードでは、負荷電流が減少したときに出力電圧のレギュレーションを維持するために、制御ループによってスイッチング周波数が低下します。PFM 動作中は、スイッチング動作の頻度が低下するため、スイッチング損失がさらに減少します。内蔵の電流コンパレータはピーク インダクタ電流のみを捕捉するため、PFM-mode に入るときの平均負荷電流は、アプリケーションおよび外部出力フィルタによって異なります。

PFM モードでは、1 つ以上のパルスがバーストすると下限側 MOSFET がオンになり、負荷にエネルギーを供給します。バーストの持続時間は、フィードバック電圧が  $V_{REF}$  に追いつくまでの時間に依存します。これらのバーストの周期性を調整して出力を安定化するとともに、ゼロ電流交差検出でローサイド MOSFET をオフにして、効率を最大化します。このモードでは、少しの負荷で出力電圧を制御するために必要な入力消費電流の総量を削減することにより、軽負荷の効率を高めることができます。出力電圧リップルの増大およびスイッチング周波数の変動とのトレードオフにより、軽負荷時に非常に良好な効率を実現します。

### 6.4.4 強制連続導通変調

TPS54x38 が軽負荷条件下で FCCM で動作するように設定されている場合、スイッチング周波数は負荷範囲全体にわたって一定に維持されます。これは、軽負荷条件下では効率が低下するものの、スイッチング周波数と出力電圧リップルの厳密な制御が必要なアプリケーションに最適な選択肢です。一部のオーディオ・アプリケーションでは、このモードは、何らかの「ノイズ」が発生する可能性がある可聴範囲へのスイッチング周波数の低下を防止するために有効です。適切なコンデンサ、インダクタ、レイアウトは、可聴ノイズの回避にも役立ちます。

### 6.4.5 ドロップアウト動作

降圧コンバータのドロップアウト性能は、パワー MOSFET の  $R_{DS(on)}$ 、インダクタの DC 抵抗、コントローラが実現できる最大デューティサイクルの影響を受けます。入力電圧レベルが出力電圧に近づくと、ハイサイド MOSFET のオフ時間が最小値に近づき始めます。このポイントを超えると、スイッチング周波数が不安定になり、出力電圧が規定値から外れる可能

性があります。この問題を回避するために、TPS54x38 は自動的にスイッチング周波数 (オン時間拡張機能) を低下させて実効デューティ・サイクルを増加させ、スイッチング周波数が最小制限値に達するまでレギュレーションを維持します。

#### 6.4.6 最小オン時間 operation

すべてのスイッチングコンバータには、制御回路に関連する固有の遅延とブランディング時間によって決まる、制御可能なオン時間の最小値があります。これにより、スイッチのデューティサイクルが最小になり、変換比も最小になります。この制約は、入力電圧が高く出力電圧が低いときに発生します。制御可能な最小デューティサイクルを延長できるように、TPS54x38 は最小オン時間制限に達するとスイッチング周波数を自動的に低下させます。このようにして、コンバータは、最大入力電圧におけるプログラム可能な最小出力電圧を安定化できます。周波数フォールドバックが発生する前に、指定の出力電圧に対するおよその入力電圧の概算を見つけるには、式 14 を使用します。 $t_{ON\_MIN}$  および  $f_{SW}$  の値は、に示されセクション 5.5 ています。

$$V_{IN} \leq \frac{V_{OUT}}{t_{ON\_MIN} \times f_{SW}} \quad (14)$$

入力電圧が高くなると、出力電圧を安定化させるためにスイッチ オン時間 (デューティ サイクル) が短くなります。オン時間が最小オン時間  $t_{ON\_MIN}$  に達すると、オン時間が固定されたままスイッチング周波数が低下します。

#### 6.4.7 シャットダウン・モード

EN ピンは、本デバイスの電気的オン / オフ制御に使用できます。 $V_{EN}$  が標準の 1.15V を下回ると、TPS54x38 はシャットダウンモードになります。本デバイスは VIN UVLO 保護も採用しています。 $V_{IN}$  電圧がそれぞれの U UVLO レベルを下回ると、コンバータもオフになります。

## 7 アプリケーションと実装

### 注

以下のアプリケーション情報は、テキサス・インスツルメンツの製品仕様に含まれるものではなく、テキサス・インスツルメンツはその正確性も完全性も保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。また、お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 7.1 アプリケーション情報

TPS54538 は、高集積の同期整流式降圧 DC/DC コンバータです。このデバイスは、最大出力電流 5A で、より高い DC 入力電圧をより低い DC 出力電圧に変換するために使用されます。

### 7.2 代表的なアプリケーション

次の図のアプリケーション回路図は、デバイスの要件を満たすように開発されたものです。この回路は、TPS54538EVM 評価モジュールとして入手可能です。このセクションでは、設計手順を示します。



図 7-1. TPS54538 は、5V 出力、5A のリファレンス・デザインです

## 7.2.1 設計要件

このアプリケーションの設計パラメータを、表 7-1 に示します。

**表 7-1. 設計パラメータ**

| パラメータ             | 条件         | 最小値             | 標準値 | 最大値 | 単位  |   |
|-------------------|------------|-----------------|-----|-----|-----|---|
| $V_{IN}$          | 入力電圧       |                 | 5.5 | 24  | 28  | V |
| $V_{OUT}$         | 出力電圧       |                 |     | 5   | V   |   |
| $I_{OUT}$         | 出力電流定格     |                 |     | 5   | A   |   |
| $V_{IN(ripple)}$  | 入力リップル電圧   |                 | 400 |     | mV  |   |
| $V_{OUT(ripple)}$ | 出力リップル電圧   |                 | 30  |     | mV  |   |
| $F_{SW}$          | スイッチング周波数  | RT = フローティング    | 500 |     | kHz |   |
| $t_{SS}$          | ソフト スタート時間 | $C_{SS} = 33nF$ |     | 4   | mS  |   |
| $T_A$             | 周囲温度       |                 |     | 25  | °C  |   |

## 7.2.2 詳細な設計手順

### 7.2.2.1 WEBENCH® ツールによるカスタム設計

WEBENCH Power Designer により、TPS54x38 を使用するカスタム設計を作成。

- 最初に、入力電圧 ( $V_{IN}$ )、出力電圧 ( $V_{OUT}$ )、出力電流 ( $I_{OUT}$ ) の要件を入力します。
- オプティマイザのダイヤルを使用して、効率、占有面積、コストなどの主要なパラメータについて設計を最適化します。
- 生成された設計を、テキサス・インスツルメンツが提供する他の方式と比較します。

WEBENCH Power Designer では、カスタマイズされた回路図と部品リストを、リアルタイムの価格と部品の在庫情報と併せて参照できます。

通常、次の操作を実行可能です。

- 電気的なシミュレーションを実行し、重要な波形と回路の性能を確認する
- 熱シミュレーションを実行し、基板の熱特性を把握する
- カスタマイズされた回路図やレイアウトを、一般的な CAD フォーマットで出力する
- 設計のレポートを PDF で印刷し、設計を共有する

WEBENCH ツールの詳細は、[www.ti.com/ja-jp/WEBENCH](http://www.ti.com/ja-jp/WEBENCH) でご覧になれます。

### 7.2.2.2 出力電圧抵抗の選択

出力電圧は、出力ノードと FB ピンとの間の抵抗分圧回路によって設定されます。公差 1% 以内の分圧抵抗を使用することを推奨します。図 7-1 のアプリケーション回路図を参照し、R5 には  $30k\Omega$  から始めて、式 15 を使用して  $R4=220k\Omega$  を計算します。軽負荷時の効率を向上させるには、より大きな値の抵抗の使用を検討します。値が大きすぎると、コンバータがノイズの影響を受けやすくなり、FB 入力リード電流からの電圧誤差が目立つようになります。

$$R_4 = \frac{V_{OUT} - V_{REF}}{V_{REF}} \times R_5 \quad (15)$$

表 7-2 に、一般的な出力電圧の推奨部品値を示します。

### 7.2.2.3 スイッチング周波数の選択

スイッチング周波数の選択は、変換効率と設計全体のサイズとのトレードオフとなります。スイッチング周波数を高くすると、より小型のインダクタや出力コンデンサを使用できるようになるため、よりコンパクトな設計が可能となります。しかし、スイッチング周波数が低いほどスイッチング損失が減少し、通常はシステム効率が向上します。そのため、この例では  $500kHz$  のスイッチング周波数を選択し、R10 を除き、RT ピンをフローティング状態にします。

また、スイッチング周波数は、[セクション 6.3.10](#) で説明しているように、以下の要因によって制限されることに注意してください。

- 内蔵パワー・スイッチの最小オン時間
- 入力電圧
- 出力電圧
- 周波数シフトの制約

#### 7.2.2.4 ソフトスタート コンデンサの選択

大きな  $C_{SS}$  は、大きな容量性負荷を駆動するときの突入電流を低減することができます。ソフトスタート時間  $t_{SS}$  を約 3.6ms に設定するために C7 を 33nF としております。

#### 7.2.2.5 出力インダクタの選択

インダクタに最も重要なパラメータは、インダクタンス、飽和電流、および RMS 電流です。インダクタンスは、希望するピーク・トゥ・ピーク・リップル電流  $\Delta I_L$  に基づいており、[式 16](#) によって計算することができます。

$$\Delta I_L = \frac{V_{OUT}}{V_{IN\_MAX}} \times \frac{V_{IN\_MAX} - V_{OUT}}{L \times f_{SW}} \quad (16)$$

通常、K 係数はデバイスの最大出力電流に対するインダクタのリップル電流の割合を表し、K の妥当な値は 20%~60% です。経験上、K の最善の値は 30%~約 40% であることがわかっています。リップル電流は入力電圧とともに増加するため、最小インダクタンス L の計算には、常に最大入力電圧を使用します。出力インダクタの最小値を計算するには、[式 17](#) を使用します。

$$L = \frac{(V_{IN} - V_{OUT})}{K \times f_{SW} \times I_{OUT\_MAX}} \times \frac{V_{OUT}}{V_{IN}} \quad (17)$$

ここで、

- K = インダクタ電流のリップル比 ( $\Delta I_L / I_{OUT\_MAX}$ )。

一般的に、スイッチング電源にはこの選択をすることが望ましいとされています。これにより、より高速な過渡応答、小さな DCR、コンパクトな設計のためのサイズ削減が可能になるためです。ただし、インダクタンスが低すぎると、インダクタ電流のリップルが過度に増大するため、全負荷時に過電流保護が誤作動を起こす可能性があります。また、電流リップルが大きくなるため、デバイスではインダクタのコア損失も大きくなります。さらに、インダクタ リップル電流が大きいと、同じ出力コンデンサでの出力電圧リップルも増大します。

インダクタンス L を求めたら、最大インダクタ・ピーク電流と RMS 電流は [式 18](#) と [式 19](#) で計算できます。

$$I_{L\_PEAK} = I_{OUT} + \frac{\Delta I_L}{2} \quad (18)$$

$$I_{L\_RMS} = \sqrt{I_{OUT}^2 + \frac{\Delta I_L^2}{12}} \quad (19)$$

理想的には、インダクタの飽和電流定格は、ハイサイド スイッチの電流制限値  $I_{HS\_LIMIT}$  以上にする必要があります ([セクション 5.5](#) 参照)。この大きさであれば、出力の短絡時にもインダクタが飽和しないようになります。インダクタのコア材が飽和すると、インダクタンスは非常に小さい値に低下し、インダクタ電流は急増します。電流制限値  $I_{LS\_LIMIT}$  は電流の暴走を防ぐように設計されていますが、飽和インダクタは電流を急速に高値まで上昇させる可能性があり、これはコンポーネントの損傷につながる可能性があります。そのため、インダクタが飽和しないようにしてください。いずれにしても、インダクタの飽和電流が、全負荷時のピークインダクタ電流の最大値よりも小さくならないようにする必要があります。

このデザイン例では、以下の値を選択します。

- K = 0.3
- $V_{IN\_MAX} = 28V$
- $f_{SW} = 500kHz$

- $I_{OUT\_MAX} = 5A$

インダクタ値は  $5.3\mu H$  と計算されます。 $5.6\mu H$  の最も近い標準値を選択します。最大  $I_{HS\_LIMIT}$  は  $7A$ 、ピーク電流の計算値は  $5.7A$ 、RMS 電流の計算値は  $5.02A$  です。選択したインダクタは、Würth Elektronik、[74439346056](#)、 $5.6\mu H$  であり、飽和電流定格は  $12.1A$ 、RMS 電流定格は  $6.9A$  です。

最大インダクタンスは、ピーク電流モード制御を正しく行うために必要な最小電流リップルによって制限されます。サブハーモニック発振を回避するには、公称条件下で、インダクタのリップル電流の最小値がデバイスの最大定格電流( $5A$ )の約  $10\%$ 以上でなければなりません。

### 7.2.2.6 出力コンデンサの選択

このデバイスは、さまざまな LC フィルタと組み合わせて使用できるよう設計されているため、コストとサイズを削減するため、可能な限り小さな出力容量を使用することが求められます。出力容量は次の仕様に直接影響するため、出力容量  $C_{OUT}$  は注意して選択します。

- 定常状態の出力電圧リップル
- ループ安定性
- 負荷電流過渡時の出力電圧のオーバーシュートおよびアンダーシュート

出力電圧リップルは、基本的に 2 つの部分で構成されます。1 つは、出力コンデンサの等価直列抵抗(ESR)を流れるインダクタリップル電流に起因する成分です。

$$\Delta V_{OUT\_ESR} = \Delta I_L \times ESR = K \times I_{OUT} \times ESR \quad (20)$$

もう 1 つは、出力コンデンサを充電および放電するインダクタリップル電流に起因する成分です。

$$\Delta V_{OUT\_C} = \frac{\Delta I_L}{8 \times f_{SW} \times C_{OUT}} = \frac{K \times I_{OUT}}{8 \times f_{SW} \times C_{OUT}} \quad (21)$$

ここで、

- $K$  = インダクタ電流のリップル比 ( $\Delta I_L / I_{OUT\_MAX}$ )。

電圧リップルの 2 つの成分は位相がずれているため、実際のピークツーピークリップルは 2 つのピークの合計よりも小さくなります。

通常、大きな電流ステップや高速スルーレートといった厳しい電圧レギュレーションが必要とされるシステムでは、出力キャパシタンスは出力電圧リップルではなく、負荷過渡要件によって制限されます。大きな負荷ステップが発生すると、出力コンデンサは、インダクタ電流が適切なレベルに増加できるまで必要な電荷を供給します。コンバータの制御ループは、通常、8 クロックサイクル以上で、新しい負荷レベルに等しいインダクタ電流をレギュレートする必要があります。出力容量は、約 8 クロック サイクルの電流差分を供給し、指定した範囲内での出力電圧を一定に保持するのに十分な大きさがなければなりません。式 22 は、指定された  $V_{OUT}$  のオーバーシュートおよびアンダーシュートに必要な最小出力容量を示しています。

$$C_{OUT} > \frac{1}{2} \times \frac{\Delta I_{OUT}}{\Delta V_{OUT\_SHOOT}} \left( \frac{6}{f_{SW}} - \frac{1}{SR \Delta I_{OUT}} \right) \quad (22)$$

ここで、

- $D$  は  $V_{OUT}/V_{IN}$ 、定常状態のデューティサイクルです。
- $\Delta V_{OUT\_SHOOT}$  は、出力電圧の変化です。
- $\Delta I_{OUT}$  = 出力電流の変化。
- $SR_{\Delta I_{OUT}}$  は、出力電流変化のスルーレートです

この設計例では、目標出力リップルは  $30mV$  です。 $\Delta V_{OUT\_ESR} = \Delta V_{OUT\_C} = 30mV$  と仮定し、 $K = 0.3$  を選択しています。式 20 では最大  $25m\Omega$  の ESR が発生し、式 21 では  $10\mu F$  以上の  $C_{OUT}$  が発生します。この設計におけるオーバーシュートとアンダーシュートの制限については、 $\Delta I_{OUT} = 4A$ 、 $SR_{\Delta I_{OUT}} = 0.8A/\mu s$  の出力電流ステップの場合、

$\Delta V_{OUT\_SHOOT} < 5\% \times V_{OUT} = 250\text{mV}$  となります。 $C_{OUT}$  は、式 22 によって  $38\mu\text{F}$  以上になるように計算されます。要約すると、出力コンデンサに対する最も厳格な条件は  $38\mu\text{F}$  です。セラミック・コンデンサには DC バイアス・ディレーティングがあることを考慮すると、1206 のケース・サイズで  $2 \times 22\mu\text{F}$ 、35V、セラミック・コンデンサ C3216X5R1V226M160AC のバンクを使用することで実現できます。

負荷過渡応答を向上させるためには、より大きな出力キャパシタンスを使用できます。セラミック・コンデンサは、最小 ESR 要件を簡単に満たすことができます。場合によっては、セラミックと並列にアルミニウム電解コンデンサを配置して、必要な容量を得ることができます。アルミニウムコンデンサとセラミックコンデンサを混合して使用する場合は、セラミックコンデンサの最小推奨値を使用し、必要に応じてアルミニウム電解コンデンサを追加します。

表 7-2 に示す推奨事項に、特定の条件における出力容量の標準値を示します。出力容量の値が大きいと、コンバータのスタートアップ動作やループの安定性に悪影響を及ぼす可能性があります。ここに記載した値よりも大きい値を使用する必要がある場合、全負荷でのスタートアップおよびループ安定性を慎重に検討する必要があります。

実際には、過渡応答とループ位相マージンに最も影響を与えるのは出力コンデンサです。負荷過渡テストおよびボード線図は、特定の設計を検証する最善の方法であり、アプリケーションを量産に移行する前に必ず完了する必要があります。必要な出力容量に加えて、出力に小さなセラミック・コンデンサを配置すると、高周波ノイズを低減するのに役立ちます。小さいケース・サイズで  $1\text{nF} \sim 100\text{nF}$  の範囲のセラミック・コンデンサは、インダクタや基板の寄生成分に起因する出力のスパイクを低減するのに非常に役立ちます。

表 7-2 に、推奨される LC の組み合わせを示します。

表 7-2. TPS54538 に対して推奨される LC 組み合わせ

| $V_{OUT}(\text{V})$ | $f_{SW}(\text{kHz})$ | $R_{TOP}(\text{k}\Omega)$ | $R_{DOWN}(\text{k}\Omega)$ | 標準インダクタ $L(\mu\text{H})$ | 標準 $C_{OUT}(\mu\text{F})$ |
|---------------------|----------------------|---------------------------|----------------------------|--------------------------|---------------------------|
| 3.3                 | 500                  | 45                        | 10.0                       | 4.7                      | 44                        |
|                     | 1000                 |                           |                            | 1.5                      | 44                        |
| 5                   | 500                  | 73.3                      | 10.0                       | 5.6                      | 44                        |
|                     | 1000                 |                           |                            | 2.2                      | 44                        |
| 12                  | 500                  | 190                       | 10.0                       | 5.6                      | 66                        |

### 7.2.2.7 入力コンデンサの選択

TPS54538 デバイスには入力デカップリング・コンデンサが必要で、アプリケーションによってはバルク入力コンデンサも必要になります。デカップリング・コンデンサの一般的な推奨値は  $10\mu\text{F}$  です。このため TI は、高周波フィルタリングを行うために、 $VIN$  ピンと接地の間に  $0.1\mu\text{F}$  コンデンサを追加することをお勧めします。

セラミック・コンデンサの値は、温度およびコンデンサに印加される DC バイアスの大きさによって大きく変化します。TI は、X5R および X7R セラミック誘電体は容量/体積比が大きく、温度に対してかなり安定しているため、テキサス・インスツルメンツは X5R および X7R セラミック誘電体を推奨します。また、このコンデンサは DC バイアスも考慮して選択する必要があります。DC バイアスが増加すると、実効容量値は減少します。

コンデンサの電圧定格は、最大入力電圧よりも大きい必要があります。また、コンデンサのリップル電流定格は最大入力電流リップルよりも大きい必要があります。入力リップル電流は、式 23 を使って計算できます。

$$I_{CIN\_RMS} = I_{OUT} \times \sqrt{\frac{V_{OUT}}{V_{IN\_MIN}} \times \frac{V_{IN\_MIN} - V_{OUT}}{V_{IN\_MIN}}} \quad (23)$$

この設計例では、3 つの Murata GRM32ER7YA106KA12K ( $10\mu\text{F}$ 、35V、1210、X7R) コンデンサを選択しています。それぞれ 24V の低入力電圧における実効静電容量は  $6.16\mu\text{F}$  です。入力容量の値によって、コンバータの入力リップル電圧が決まります。入力リップル電圧は、式 24 を使って計算できます。設計例の値で、 $I_{OUT\_MAX} = 5\text{A}$ 、 $C_{IN\_EFF} = 3 \times 6.16 = 18.48\mu\text{F}$ 、 $f_{SW} = 500\text{kHz}$  を使用すると、入力電圧リップルは  $113\text{mV}$ 、RMS 入力リップル電流は  $2.03\text{A}$  となります。

$$\Delta V_{IN} = \frac{I_{OUT\_MAX} \times 0.25}{f_{SW} \times C_{IN}} + \left( I_{OUT\_MAX} \times R_{ESR\_MAX} \right) \quad (24)$$

ここで、

- $R_{ESR\_MAX}$  は入力コンデンサの最大直列抵抗で、並列接続した 3 個のコンデンサのおおよそ  $1m\Omega$  です。

#### 7.2.2.8 フィードフォワード コンデンサ $C_{FF}$ の選択

場合によっては、 $R_{FBT}$  の両端にフィードフォワード コンデンサを接続して、負荷過渡応答やループ位相マージンを改善できます。この方法は  $100k\Omega$  より大きい  $R_{FBT}$  を使用する場合に特に有効です。 $R_{FBT}$  の値が大きいと、FB ピンの寄生容量との組み合わせにより、小さな信号極が形成されてループの安定性に影響を与える可能性があります。 $C_{FF}$  は、この影響を緩和するのに役立ちます。 $C_{FF}$  コンデンサを使用することで、何らかの利点が得られるかどうかを判断するには、より低い値を使用します。

『[内部的に補正される、フィードフォワード コンデンサを持つ DC-DC コンバータの過渡応答の最適化』』アプリケーションレポートは、フィードフォワード コンデンサの実験に役立ちます。](#)

この設計例では、負荷過渡性能を向上させるため、 $10pF$  のコンデンサ  $C9$  を実装できます。

#### 7.2.2.9 最大周囲温度

他の電力変換デバイスと同様に、TPS54538 は動作中に内部で電力を消費します。この消費電力の影響により、コンバータの内部温度が周囲温度よりも高くなります。内部のダイ温度 ( $T_J$ ) は、以下の関数になります。

- 周囲温度
- 電力損失
- デバイスの実効熱抵抗  $R_{\theta JA}$
- PCB の組み合わせ

ダイの内部温度は最大  $150^{\circ}\text{C}$  に制限する必要があります。この制限により、デバイスの最大電力損失と負荷電流が制限されます。式 25 に、重要なパラメータ間の関係を示します。周囲温度 ( $T_A$ ) が高いほど、また、 $R_{\theta JA}$  が大きいほど、利用可能な最大出力電流が低減されます。コンバータの効率は、このデータシートに示す曲線を使用して推定できます。これらの曲線にはインダクタ内の電力損失が含まれていることに注意してください。いずれかの曲線に目的の動作条件が見つからない場合は、補間によって効率を推定できます。または、目的のアプリケーション要件に合わせて EVM を調整し、効率を直接測定することもできます。 $R_{\theta JA}$  の正確な値を推定するのは、より困難です。アプリケーションノート [Semiconductor and IC Package Thermal Metrics](#) に記載されているように、[熱特性表](#)に記載されている  $R_{\theta JA}$  の値は設計目的には使用できず、アプリケーションの熱性能を推定するために使用してはなりません。この表に報告されている値は、実際のアプリケーションではめったに見られない特定の一連の条件で測定されたものです。 $R_{\theta JC(bott)}$  と  $\Psi_{JT}$  のデータは、放熱性能を判定する際に役立ちます。詳細とリソースについては、[このセクションの末尾にある『半導体および IC パッケージの熱評価基準』](#)アプリケーションノートを参照してください。

$$I_{OUT\_MAX} = \frac{(T_J - T_A)}{R_{\theta JA}} \times \frac{\eta}{1 - \eta} \times \frac{1}{\Psi_{JT}}$$
 (25)

ここで、

- $\eta$  (イータ) は効率です。

実効  $R_{\theta JA}$  は重要なパラメータであり、以下のような多くの要因に依存します。

- 消費電力
- 空気温度とフロー
- PCB 面積
- 銅箔ヒートシンク面積
- パッケージの下にあるサーマル リビアの数
- 隣接する部品の配置

### 7.2.3 アプリケーション曲線

$V_{IN} = 24V$ ,  $V_{OUT} = 5V$ ,  $L_1 = 5.6\mu H$ ,  $C_{OUT} = 44\mu F$ ,  $T_A = 25^\circ C$  (特に記述のない限り)



図 7-2. 効率 (PFM)



図 7-3. 効率 (FCCM)



図 7-4. ロード レギュレーション (PFM)



図 7-5. ロード レギュレーション (FCCM)



図 7-6. ライン・レギュレーション (PFM)



図 7-7. ライン・レギュレーション (FCCM)



図 7-8. スイッチング周波数とロード電流との関係



図 7-9. ケース温度、 $V_{IN} = 24V$ 、 $I_{OUT} = 5A$ 、 $f_{SW} = 500kHz$



図 7-10.  $V_{IN}$  に関するスタートアップ、 $I_{OUT} = 5A$



図 7-11. EN によるスタートアップ、 $I_{OUT} = 5A$



図 7-12. 定常状態、 $I_{OUT} = 0A$



図 7-13. 定常状態、 $I_{OUT} = 5A$



図 7-14. 負荷過渡応答、0.5~4.5A、スルーレート=0.8A/μS



図 7-15. V<sub>OUT</sub> ハード短絡保護



図 7-16. V<sub>OUT</sub> ハード短絡回復

### 7.3 設計のベスト プラクティス

- 絶対最大定格を超過してはなりません。
- 推奨動作条件を超過してはなりません。
- ESD 定格を超過してはなりません。
- SS ピンをフローティングにしないでください。
- 出力電圧が入力電圧を超えないように、またグランドを下回らないようにしてください。
- 熱に関する情報の表に記載されている  $R_{\theta JA}$  の値をアプリケーションの設計に使用しないでください。セクション 7.2.2.9 を参照してください。
- 設計を量産用に確定する前に、このデータシートに記載されているすべてのガイドラインと推奨事項に従ってください。テキサス・インスツルメンツのアプリケーション エンジニアが、設計および PCB レイアウトの評価をサポートして、プロジェクトの成功を支援します。
- 100nF のコンデンサを使用して、デバイスの VIN および GND ピンに直接接続します。詳しくは、セクション 7.2.2.7 を参照してください。

### 7.4 電源に関する推奨事項

デバイスは、3.8V~30V の入力電源電圧範囲で動作するように設計されています。この入力電源には適切にレギュレートされ、このデータシートの仕様に記載された制限と互換性がある必要があります。また、入力電源は、負荷時のコンバータに必要な入力電流を供給できる必要があります。平均入力電流は、式 26 を使って見積もることができます。

$$I_{IN} = \frac{V_{OUT} \times I_{OUT}}{V_{IN} \times \eta} \quad (26)$$

ここで、

- $\eta$ (イータ)は効率です。

コンバータを長いワイヤや PCB パターンで入力電源に接続している場合は、良好な性能を実現するために特別な注意が必要です。入力ケーブルの寄生インダクタンスと抵抗は、コンバータの動作に悪影響を及ぼすおそれがあります。寄生インダクタンスは、低 ESR セラミック入力コンデンサとの組み合わせによって不足減衰共振回路を形成し、コンバータへの入力での過電圧過渡の原因となる可能性があります。寄生抵抗は、出力に負荷過渡が加わった際に、VIN ピンの電圧が低下する原因となる可能性があります。アプリケーションが最小入力電圧に近い値で動作している場合、この低下によってコンバータが瞬間にシャットダウンし、リセットされる可能性があります。この種の問題を解決する最善策は、入力電源からコンバータまでの距離を短くして、セラミック入力コンデンサと並列にアルミニウムまたはタンタルの入力コンデンサを使用することです。この種のコンデンサの ESR は比較的低いため、入力共振回路の減衰およびオーバーシュートの低減に役立ちます。通常、 $20\mu\text{F} \sim 100\mu\text{F}$  の範囲の値は入力のダンピングに十分であり、大きな負荷過渡中も入力電圧を安定した状態に保持できます。

TI は入力電源は、出力電圧を  $0.3\text{V}$  以上下回ることはできないことを推奨します。このような状況では、出力コンデンサはハイサイド・パワー MOSFET のボディ・ダイオードを通して放電されます。結果として得られる電流は予測不能な動作を引き起こし、極端な場合にはデバイスの損傷が発生する可能性があります。アプリケーションでこの可能性がある場合は、VIN から VOUT へのショットキー・ダイオードを使用して、コンバータの周囲にこの電流を供給します。

一部の例では、コンバータの入力に過渡電圧サプレッサ (TVS) が使われています。この素子の種類には、スナップバック特性を持つもの (サイリスタ型) があります。このタイプの特性を持つデバイスの使用は推奨しません。このタイプの TVS が作動すると、クランプ電圧は非常に低い値に低下します。この電圧がコンバータの出力電圧よりも低い場合、前述の通り、出力コンデンサはデバイスを通して放電します。

システムに関するその他の考慮事項として、コンバータの前に入力フィルタが使われる場合があります。注意深く設計しないと、これにより不安定な状態になったり、上述の現象の影響を受けたりする可能性があります。[AN-2162 /DCDC コンバータ向け伝導 EMI の簡単な成功事例』](#) アプリケーション ノートでは、スイッチング レギュレータの入力フィルタを設計する際に役立つ提案を紹介しています。

## 7.5 レイアウト

### 7.5.1 レイアウトのガイドライン

DC/DC コンバータの PCB レイアウトは、優れた設計性能を実現するために重要です。PCB レイアウトが不適切な場合、適正な回路図設計の動作の妨げとなる可能性があります。コンバータが適切にレギュレートしている場合でも、PCB レイアウトが不適切では、堅牢な設計と量産できない設計という違いが生じる可能性があります。さらに、コンバータの EMI 性能は、PCB レイアウトに大きく依存します。バックコンバータにおいて、最も重要な PCB の特徴は、図 7-17 で示されているように、入力コンデンサと電源グランドによって形成されるループです。このループには、パターンのインダクタンスに応答して大きな過渡電圧を発生させる可能性がある大きな過渡電流が流れます。これらの望ましくない過渡電圧は、コンバータの正常な動作を妨げます。このことから、寄生インダクタンスを低減するため、このループ内のパターンは広く短くする必要があります、ループの面積はできる限り小さくする必要があります。

TI では、上層および下層が 2 オンスの銅厚、中間層が 1 オンスの銅厚の 4 層基板を推奨します。適切なレイアウトにより、低インピーダンスの電流導通、適切なシールド効果、低い熱抵抗が実現されます。図 7-18 と図 7-19 は、TPS54538 の重要なコンポーネントの推奨レイアウトを示しています。

- インダクタ、入力コンデンサ、出力コンデンサ、IC は同じ層に配置します。
- 入力コンデンサ、出力コンデンサは IC にできる限り近づけて配置します。VIN および GND のパターンは、パターン・インピーダンスを最小限に抑えるために、できるだけ幅広く、十分なビアを用意する必要があります。面積を広くすることには、放熱の観点からも利点があります。
- EMI 低減の鍵となる  $0.1\mu\text{F}$  のセラミックデカッピングコンデンサを VIN ピンと GND ピンにできるだけ近づけて配置します。
- 放射を最小限に抑えるために、SW のパターンは実用的な範囲でできるだけ短く、幅広くしてください。
- 帰還分圧器を FB ピンの近くに配置してください。TI は放熱のため、10mil 幅を超えるパターンを推奨します。個別の VOUT パターンを上側の帰還抵抗に接続します。高電圧スイッチングパターンから離れた場所に電圧帰還ループを配置します。電圧帰還ループは、できれば接地シールドを使用してください。
- SS コンデンサ抵抗は IC の近くに配置し、最短のパターン長で配線します。TI は放熱のため、10mil 幅を超えるパターンを推奨します。



図 7-17. 高速エッジを持つ電流ループ

### 7.5.2 レイアウト例



図 7-18. TPS54538 トップレイアウト例



図 7-19. TPS54538 ポトムレイアウト例

## 8 デバイスおよびドキュメントのサポート

### 8.1 デバイス サポート

#### 8.1.1 サード・パーティ製品に関する免責事項

サード・パーティ製品またはサービスに関するテキサス・インスツルメンツの出版物は、単独またはテキサス・インスツルメンツの製品、サービスと一緒に提供される場合に関係なく、サード・パーティ製品またはサービスの適合性に関する是認、サード・パーティ製品またはサービスの是認の表明を意味するものではありません。

#### 8.1.2 開発サポート

##### 8.1.2.1 WEBENCH® ツールによるカスタム設計

WEBENCH Power Designer により、TPS54x38 を使用するカスタム設計を作成。

- 最初に、入力電圧 ( $V_{IN}$ )、出力電圧 ( $V_{OUT}$ )、出力電流 ( $I_{OUT}$ ) の要件を入力します。
- オプティマイザのダイヤルを使用して、効率、占有面積、コストなどの主要なパラメータについて設計を最適化します。
- 生成された設計を、テキサス・インスツルメンツが提供する他の方式と比較します。

WEBENCH Power Designer では、カスタマイズされた回路図と部品リストを、リアルタイムの価格と部品の在庫情報と併せて参照できます。

通常、次の操作を実行可能です。

- 電気的なシミュレーションを実行し、重要な波形と回路の性能を確認する
- 熱シミュレーションを実行し、基板の熱特性を把握する
- カスタマイズされた回路図やレイアウトを、一般的な CAD フォーマットで出力する
- 設計のレポートを PDF で印刷し、設計を共有する

WEBENCH ツールの詳細は、[www.ti.com/ja-jp/WEBENCH](http://www.ti.com/ja-jp/WEBENCH) でご覧になります。

### 8.2 ドキュメントのサポート

#### 8.2.1 関連資料

関連資料については、以下を参照してください。

- テキサス・インスツルメンツ、AN-2162『DCDC コンバータ向け伝導 EMI の簡単な成功事例』アプリケーション ノート
- テキサス・インスツルメンツ、フィードフォワード コンデンサ付きの内部的に補正される DC-DC コンバータの過渡応答の最適化アプリケーション ノート

### 8.3 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 8.4 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの使用条件を参照してください。

### 8.5 商標

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

WEBENCH® is a registered trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

## 8.6 静電気放電に関する注意事項

この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことをお勧めします。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。



ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

## 8.7 用語集

### テキサス・インスツルメンツ用語集

この用語集には、用語や略語の一覧および定義が記載されています。

## 9 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

| Changes from Revision A (February 2025) to Revision B (March 2025) | Page |
|--------------------------------------------------------------------|------|
| • TPS54438 と TPS54338 のモード選択表を更新.....                              | 15   |

| Changes from Revision * (November 2024) to Revision A (February 2025) | Page |
|-----------------------------------------------------------------------|------|
| • TPS54438 および TPS54338 の機能を追加.....                                   | 1    |
| • TPS54538 を TPS54x38 に変更、タイトルに 4A、3A を追加.....                        | 1    |
| • TPS54438 および TPS54338 の説明とパッケージ情報を追加.....                           | 1    |
| • TPS54438 と TPS54338 の情報を追加.....                                     | 5    |
| • TPS54538 から TPS54x38 に変更.....                                       | 6    |
| • TPS54438 と TPS54338 の電気的特性を追加.....                                  | 6    |
| • TPS54438 および TPS54338 の説明を追加.....                                   | 13   |
| • TPS54538 から TPS54x38 に変更.....                                       | 15   |
| • RT 選択の説明を更新して TPS54538 を TPS54x38 に変更.....                          | 16   |
| • TPS54538 から TPS54x38 に変更.....                                       | 18   |
| • TPS54538 から TPS54x38 に変更.....                                       | 19   |
| • TPS54538 から TPS54x38 に変更.....                                       | 20   |
| • TPS54538 から TPS54x38 に変更.....                                       | 21   |
| • TPS54538 から TPS54x38 に変更.....                                       | 21   |
| • TPS54538 から TPS54x38 の機能に変更.....                                    | 22   |
| • TPS54538 から TPS54x38 に変更.....                                       | 23   |
| • TPS54538 から TPS54x38 に変更.....                                       | 24   |
| • TPS54538 から TPS54x38 に変更.....                                       | 24   |
| • TPS54538 から TPS54x38 に変更.....                                       | 24   |
| • TPS54538 から TPS54x38 に変更.....                                       | 24   |
| • TPS54538 から TPS54x38 に変更.....                                       | 24   |
| • TPS54538 から TPS54x38 に変更.....                                       | 25   |
| • TPS54538 から TPS54x38 に変更.....                                       | 25   |

## 10 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

## 重要なお知らせと免責事項

テキサス・インスツルメンツは、技術データと信頼性データ（データシートを含みます）、設計リソース（リファレンス デザインを含みます）、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、テキサス・インスツルメンツ製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した テキサス・インスツルメンツ製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている テキサス・インスツルメンツ製品を使用するアプリケーションの開発の目的でのみ、テキサス・インスツルメンツはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。テキサス・インスツルメンツや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、テキサス・インスツルメンツおよびその代理人を完全に補償するものとし、テキサス・インスツルメンツは一切の責任を拒否します。

テキサス・インスツルメンツの製品は、[テキサス・インスツルメンツの販売条件](#)、または [ti.com](http://ti.com) やかかる テキサス・インスツルメンツ製品の関連資料などのいづれかを通じて提供する適用可能な条項の下で提供されています。テキサス・インスツルメンツがこれらのリソースを提供することは、適用されるテキサス・インスツルメンツの保証または他の保証の放棄の拡大や変更を意味するものではありません。

お客様がいかなる追加条項または代替条項を提案した場合でも、テキサス・インスツルメンツはそれらに異議を唱え、拒否します。

郵送先住所: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265

Copyright © 2025, Texas Instruments Incorporated

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins    | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|-------------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| TPS54338RQFR          | Active        | Production           | VQFN-HR (RQF)   9 | 3000   LARGE T&R      | Yes         | SN                                   | Level-1-260C-UNLIM                | -40 to 150   | 338                 |
| TPS54338RQFR.A        | Active        | Production           | VQFN-HR (RQF)   9 | 3000   LARGE T&R      | Yes         | SN                                   | Level-1-260C-UNLIM                | -40 to 150   | 338                 |
| TPS54438RQFR          | Active        | Production           | VQFN-HR (RQF)   9 | 3000   LARGE T&R      | Yes         | SN                                   | Level-1-260C-UNLIM                | -40 to 150   | 438                 |
| TPS54438RQFR.A        | Active        | Production           | VQFN-HR (RQF)   9 | 3000   LARGE T&R      | Yes         | SN                                   | Level-1-260C-UNLIM                | -40 to 150   | 438                 |
| TPS54538RQFR          | Active        | Production           | VQFN-HR (RQF)   9 | 3000   LARGE T&R      | Yes         | SN                                   | Level-1-260C-UNLIM                | -40 to 150   | 538                 |
| TPS54538RQFR.A        | Active        | Production           | VQFN-HR (RQF)   9 | 3000   LARGE T&R      | Yes         | SN                                   | Level-1-260C-UNLIM                | -40 to 150   | 538                 |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.



**TAPE AND REEL INFORMATION**


|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

**QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**


\*All dimensions are nominal

| Device       | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|--------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| TPS54338RQFR | VQFN-HR      | RQF             | 9    | 3000 | 180.0              | 8.4                | 1.75    | 2.25    | 1.0     | 4.0     | 8.0    | Q2            |
| TPS54438RQFR | VQFN-HR      | RQF             | 9    | 3000 | 180.0              | 8.4                | 1.75    | 2.25    | 1.0     | 4.0     | 8.0    | Q2            |
| TPS54538RQFR | VQFN-HR      | RQF             | 9    | 3000 | 180.0              | 8.4                | 1.75    | 2.25    | 1.0     | 4.0     | 8.0    | Q2            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device       | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|--------------|--------------|-----------------|------|------|-------------|------------|-------------|
| TPS54338RQFR | VQFN-HR      | RQF             | 9    | 3000 | 210.0       | 185.0      | 35.0        |
| TPS54438RQFR | VQFN-HR      | RQF             | 9    | 3000 | 210.0       | 185.0      | 35.0        |
| TPS54538RQFR | VQFN-HR      | RQF             | 9    | 3000 | 210.0       | 185.0      | 35.0        |

# PACKAGE OUTLINE

## VQFN-HR - 1 mm max height

RQF0009A

PLASTIC QUAD FLATPACK- NO LEAD



4225248/A 09/2019

NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.

## EXAMPLE BOARD LAYOUT

RQF0009A

## **VQFN-HR - 1 mm max height**

## PLASTIC QUAD FLATPACK- NO LEAD



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 30X



## SOLDER MASK DETAILS NOT TO SCALE

4225248/A 09/2019

#### NOTES: (continued)

3. For more information, see Texas Instruments literature number SLUA271 ([www.ti.com/lit/slua271](http://www.ti.com/lit/slua271)).
  4. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

VQFN-HR - 1 mm max height

RQF0009A

PLASTIC QUAD FLATPACK- NO LEAD



SOLDER PASTE EXAMPLE  
BASED ON 0.100 mm THICK STENCIL  
SCALE: 30X

4225248/A 09/2019

NOTES: (continued)

5. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.

## 重要なお知らせと免責事項

TI は、技術データと信頼性データ (データシートを含みます)、設計リソース (リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1) お客様のアプリケーションに適した TI 製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025 年 10 月