

# TPS37100、TPS37102、105V、5 $\mu$ A、ウィンドウ、過電圧または低電圧、電源電圧測定用のバッファ内蔵スーパーバイザ

## 1 特長

- **SIL 3 機能安全準拠 (TPS37102 で予定)**
  - IEC 61508 システムの設計に役立つ資料
  - SIL 3 までの決定論的対応能力を対象とする
  - SIL 3 までのハードウェア対応能力を対象とする
- **機能安全対応 (TPS37100)**
  - 機能安全システム設計に役立つ資料を利用可能
- 広い電源電圧範囲: 3V ~ 105V
- 低い静止電流: 5 $\mu$ A
- 高いスレッショルド精度: 1.1% (最大値)
- SENSE で -95V 逆極性保護
- 24V/48V のシステム向けの 5 $\mu$ s 高速 UV/OV モニタ
- イネーブルピンを使用した電源電圧測定用のバッファ (AOUT) 内蔵
- 固定またはプログラム可能なリリース時間遅延
- 固定またはプログラム可能なセンス時間遅延
- オープンドレイン、アクティブ Low 出力: OUT A および OUT B
- BIST およびラッチは、TPS37102 で利用可能

## 2 アプリケーション

- アナログ入力モジュール
- CPU (PLC コントローラ)
- サーボドライブ制御モジュール
- サーボドライブの電力段モジュール
- サーボドライブ機能安全モジュール



## 3 説明

TPS37100 および TPS37102 は、低静止電流 (5 $\mu$ A)、高速な検出時間、電源電圧測定用のバッファ内蔵の 105V 入力電圧スーパーバイザです。このデバイスファミリーは、最大 105V までの電圧またはバッテリーラインに直接接続でき、過電圧 (OV) または低電圧 (UV) 状態を継続的に監視できます。バッテリ電圧過渡により発生する出力の誤ったデアサートを無視するため、幅広いヒステリシス電圧オプションを選択できます。

TPS37100 および TPS37102 には 2 つの出力 (OUT A と OUT B) があり、OV および UV フォルト モニタとして個別に使用されるため、発生した障害に基づいて異なるアクションを実行できます。さらに、AOUT ピンには低減された SENSE ピンの電圧出力があり、電源電圧測定用に ADC でサンプリングされることを意図しています。ユーザーは、選択した注文可能な部品に基づいて、必要なスケーリング係数を選択できます。TPS37102 には起動時に BIST が実装されており、デバイスの健全性を検証するとともに、OUT A にはオプションのラッチ機能も搭載されており、重大な障害が発生したときにシステムを安全な状態に移行するのに役立ちます。

### パッケージ情報

| 部品番号                    | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(3)</sup> |
|-------------------------|----------------------|--------------------------|
| TPS37100                | SOT-23 (14) (DYY)    | 4.1mm × 1.9mm            |
| TPS37102 <sup>(2)</sup> | SOT-23 (14) (DYY)    | 4.1mm × 1.9mm            |

(1) パッケージの詳細については、このデータシートの末尾の外形図を参照してください。

(2) 製品レビュー

(3) パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。



I<sub>DD</sub> と温度との代表的な関係 (VDD = 48V)



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール（機械翻訳）を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

## 目次

|                   |    |                             |    |
|-------------------|----|-----------------------------|----|
| 1 特長.....         | 1  | 7.1 概要.....                 | 16 |
| 2 アプリケーション.....   | 1  | 7.2 機能ブロック図.....            | 16 |
| 3 説明.....         | 1  | 7.3 機能説明.....               | 18 |
| 4 デバイスの比較.....    | 3  | 8 アプリケーションと実装.....          | 25 |
| 5 ピン構成および機能.....  | 5  | 8.1 アプリケーション情報.....         | 25 |
| 6 仕様.....         | 7  | 8.2 代表的なアプリケーション.....       | 25 |
| 6.1 絶対最大定格.....   | 7  | 8.3 電源に関する推奨事項.....         | 27 |
| 6.2 ESD 定格.....   | 7  | 8.4 レイアウト.....              | 28 |
| 6.3 推奨動作条件.....   | 7  | 9 デバイスおよびドキュメントのサポート.....   | 30 |
| 6.4 熱に関する情報.....  | 7  | 9.1 ドキュメントの更新通知を受け取る方法..... | 30 |
| 6.5 電気的特性.....    | 8  | 9.2 サポート・リソース.....          | 30 |
| 6.6 スイッチング特性..... | 11 | 9.3 商標.....                 | 30 |
| 6.7 タイミング要件.....  | 11 | 9.4 静電気放電に関する注意事項.....      | 30 |
| 6.8 タイミング図.....   | 13 | 9.5 用語集.....                | 30 |
| 6.9 代表的特性.....    | 15 | 10 改訂履歴.....                | 30 |
| 7 詳細説明.....       | 16 | 11 メカニカル、パッケージ、および注文情報..... | 30 |

## 4 デバイスの比較

図 4-1 では、TPS37100 および TPS37102 の一部のデバイス命名規則が示されています。すべてのデバイスの命名規則がこの命名規則表に従っているとは限りません。機能、スレッショルド、アナログ出力スケールごとのすべてのデバイスの型番の詳細な内訳については、[表 4-1](#) を参照してください。他のオプションの詳細と提供状況については、TI の販売代理店または [TI の E2E フォーラム](#) にお問い合わせください。

**表 4-1. デバイス スレッショルド表**

| 発注用部品名           | 機能     | OV / UV 設定                                                        | OUT A / OUT B 設定                     | 時間遅延                      | アナログ出力スケール |
|------------------|--------|-------------------------------------------------------------------|--------------------------------------|---------------------------|------------|
| PPS37100Z91DDYYR | アナログ出力 | $V_{ITN}$ : 800mV (ADJ)<br>$HYST$ : 1%                            | OUT A: $V_{ITN}$<br>OUT B: $V_{ITN}$ | CTS: ディセーブル<br>CTR: イネーブル | 0.75       |
| TPS37100W41DDYYR | アナログ出力 | $V_{ITP}$ : 832mV (ADJ)<br>$V_{ITN}$ : 768mV (ADJ)<br>$HYST$ : 1% | OUT A: $V_{ITP}$<br>OUT B: $V_{ITN}$ | CTS: ディセーブル<br>CTR: イネーブル | 0.75       |
| TPS37100NJ5ADYYR | アナログ出力 | $V_{ITP}$ : 58V<br>$V_{ITN}$ : 44V<br>$HYST$ : 5%                 | OUT A: $V_{ITP}$<br>OUT B: $V_{ITN}$ | CTS: ディセーブル<br>CTR: イネーブル | 24         |

1. ウィンドウの許容誤差を示すパーセント表示については、[セクション 6.5](#) を参照してください。
2. ADJ を使用した  $V_{ITN}$  または  $V_{ITP}$  スレッショルドは、外付け分圧抵抗により設定される調整可能な電圧スレッショルドを示します。スレッショルドの設定方法の詳細については、[セクション 7.3.2.1](#) を参照してください。

# TPS3710 X X X X DYY R

## FEATURES

0: AOUT  
2: AOUT, BIST

## UNDERVOLTAGE THRESHOLD

|    |                                                             |
|----|-------------------------------------------------------------|
| Z: | 800mV Adjustable                                            |
| A: | 18V                                                         |
| B: | 20V                                                         |
| C: | 22V                                                         |
| D: | 24V                                                         |
| E: | 26V                                                         |
| F: | 28V                                                         |
| G: | 30V                                                         |
| H: | 32V                                                         |
| I: | 34V                                                         |
| J: | 36V                                                         |
| K: | 38V                                                         |
| L: | 40V                                                         |
| M: | 42V                                                         |
| N: | 44V                                                         |
| O: | 46V                                                         |
| P: | 48V                                                         |
| Q: | 50V                                                         |
| R: | 52V                                                         |
| S: | 54V                                                         |
| T: | 56V                                                         |
| U: | 58V                                                         |
| V: | 60V                                                         |
| X: | 62V                                                         |
| Y: | 64V                                                         |
| 0: | 66V                                                         |
| 1: | 68V                                                         |
| 2: | 70V                                                         |
| 3: | 72V                                                         |
| 4: | 74V                                                         |
| 5: | 76V                                                         |
| 6: | 78V                                                         |
| 7: | 80V                                                         |
| 8: | 82V                                                         |
| 9: | UV not included, OV only                                    |
| W: | Adjustable window centered around 800mV with 1% hysteresis. |

## OVERVOLTAGE THRESHOLD

|    |                          |
|----|--------------------------|
| Z: | 800mV Adjustable         |
| A: | 40V                      |
| B: | 42V                      |
| C: | 44V                      |
| D: | 46V                      |
| E: | 48V                      |
| F: | 50V                      |
| G: | 52V                      |
| H: | 54V                      |
| I: | 56V                      |
| J: | 58V                      |
| K: | 60V                      |
| L: | 62V                      |
| M: | 64V                      |
| N: | 66V                      |
| O: | 68V                      |
| P: | 70V                      |
| Q: | 72V                      |
| R: | 74V                      |
| S: | 76V                      |
| T: | 78V                      |
| U: | 80V                      |
| V: | 82V                      |
| X: | 84V                      |
| Y: | 86V                      |
| 0: | 88V                      |
| 1: | 90V                      |
| 2: | 92V                      |
| 3: | 94V                      |
| 4: | 96V                      |
| 5: | 98V                      |
| 6: | 100V                     |
| 7: | 102V                     |
| 8: | 104V                     |
| 9: | OV not included, UV only |

\* For Adjustable window options, 3 to 9 represent the window size.

## HYSTERESIS

1: 1%  
5: 5%  
0: 10%

## OUT A / OUT B Settings + TIME DELAY + AOUT SCALE

|    |                  |                   |
|----|------------------|-------------------|
| A: | CTS: Disabled    | CTR: Enabled      |
|    | AOUT Scale: 24   | OUT A/B: Standard |
| B: | CTS: Disabled    | CTR: Enabled      |
|    | AOUT Scale: 30   | OUT A/B: Standard |
| C: | CTS: Disabled    | CTR: Enabled      |
|    | AOUT Scale: 40   | OUT A/B: Standard |
| D: | CTS: Disabled    | CTR: Enabled      |
|    | AOUT Scale: 0.75 | OUT A/B: Standard |
| E: | CTS: Disabled    | CTR: Enabled      |
|    | AOUT Scale: 0.75 | OUT A/B: Combined |
| F: | CTS: Disabled    | CTR: Enabled      |
|    | AOUT Scale: 30   | OUT A/B: Combined |
| G: | CTS: Disabled    | CTR: Enabled      |
|    | AOUT Scale: 24   | OUT A/B: Combined |
| H: | CTS: Enabled     | CTR: Enabled      |
|    | AOUT Scale: 0.75 | OUT A/B: Standard |
| I: | CTS: Enabled     | CTR: Enabled      |
|    | AOUT Scale: 24   | OUT A/B: Standard |
| J: | CTS: Enabled     | CTR: Enabled      |
|    | AOUT Scale: 30   | OUT A/B: Standard |
| K: | CTS: Enabled     | CTR: Enabled      |
|    | AOUT Scale: 40   | OUT A/B: Standard |
| L: | CTS: Disabled    | CTR: Enabled      |
|    | AOUT Scale: 0.75 | OUT A/B: Standard |
| M: | CTS: Enabled     | CTR: Enabled      |
|    | AOUT Scale: 0.75 | OUT A/B: Standard |

**PACKAGE**  
DYY: SOT23-14  
**REEL**  
R: Large reel

図 4-1. デバイスの命名規則

1. 部品番号別のデコード表については、[表 4-1](#) を参照してください。
2. 調整可能な OV または UV のみのオプションのスレッショルドは 800mV です。
3. 調整可能なウインドウオプションのスレッショルドは、800mVを中心としています。
  - a. 例: TPS37100W41xDYYR は、±4% の可変ウインドウデバイスです。

$$\text{Overvoltage threshold: } 800\text{mV} \times (1 + 0.04) = 832\text{mV} \quad (1)$$

$$\text{Undervoltage threshold: } 800\text{mV} \times (1 - 0.04) = 768\text{mV} \quad (2)$$

4. OUT A/B 規格は OVのみ、UVのみ、およびウインドウで使用できます。OUT A/B 複合はウインドウでのみ使用できます。[セクション 7.3.3](#) を参照してください。

## 5 ピン構成および機能



図 5-1. DYY パッケージ  
14 ピン SOT-23、TPS37100 (上面図)



図 5-2. DYY パッケージ  
14 ピン SOT-23、TPS37102 (上面図) 製品プレビュー

表 5-1. ピンの機能

| ピン    | TPS37100 | TPS37102 | I/O | 説明                                                                                                                                                                                                                                                                                             |
|-------|----------|----------|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 名称    | 番号       | 番号       | I/O |                                                                                                                                                                                                                                                                                                |
| VDD   | 1        | 1        | I   | 入力電源電圧: 電源電圧ピン。ノイズの多いシステムでは、0.1μF コンデンサを使用して GND にバイパスします。                                                                                                                                                                                                                                     |
| SENSE | 3        | 3        | I   | センス電圧: このピンは、監視が必要な電源レールに接続します。詳細については、 <a href="#">セクション 7.3.2</a> を参照してください。<br>センシングトポロジ: 過電圧 (OV) または低電圧 (UV) またはウインドウ (OV + UV)                                                                                                                                                           |
| OUT A | 5        | 5        | O   | 出力 A: OUT A のアサートは、 <a href="#">セクション 4</a> に示す構成によって異なります。過電圧および低電圧動作の詳細については、 <a href="#">セクション 7.3.2</a> を参照してください。<br>アクティブ Low、オープンドレイン出力には、外付けのプルアップ抵抗が必要です。オープンドレイン出力の詳細については、 <a href="#">セクション 7.3.3</a> を参照してください。<br>出力トポロジ: オープンドレイン アクティブ Low                                     |
| OUT B | 7        | 7        | O   | 出力 B: <a href="#">セクション 4</a> に示すように、OUT B がアサートされます。<br>過電圧および低電圧動作の詳細については、 <a href="#">セクション 7.3.2</a> を参照してください。<br>アクティブ Low、オープンドレイン出力には、外付けのプルアップ抵抗が必要です。オープンドレイン出力の詳細については、 <a href="#">セクション 7.3.3</a> を参照してください。<br>出力トポロジ: オープンドレイン アクティブ Low                                       |
| BIST  | -        | 8        | O   | 内蔵セルフテスト: BIST は、BIST_EN ピンにロジック High 入力が発生するとアサートされ、内部 BIST テストが開始されます。BIST が正常に完了したことを示すため、t <sub>BIST</sub> の後、BIST は回復します。BIST 中に障害が発生した場合、BIST は t <sub>BIST</sub> よりも長い時間アサートされたままになります。BIST アクティブ low、オープンドレインリリース出力には、外付けのプルアップ抵抗が必要です。詳細については、 <a href="#">セクション 7.3.7</a> を参照してください。 |
| GND   | 9        | 9        | -   | グラウンド。GND ピンは、基板のグラウンドに電気的に接続する必要があります。                                                                                                                                                                                                                                                        |
| AOUT  | 10       | 10       | O   | アナログ出力: AOUT の出力は、SENSE ピンからスケーリングされた電圧です。TPS37100 は、AEN ピンでアナログ出力をイネーブルまたはディスエーブルできます。TPS37102 はアナログ出力をイネーブルまたはディスエーブルすることはできず、 <a href="#">表 4-1</a> に示すデフォルト構成です。<br>出力の安定性を確保するには、AOUT に 0.1μF が必要です。詳細については、 <a href="#">セクション 7.3.6</a> を参照してください。                                       |

**表 5-1. ピンの機能 (続き)**

| ピン      | TPS37100       | TPS37102    | I/O | 説明                                                                                                                                                                     |
|---------|----------------|-------------|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 名称      | 番号             | 番号          |     |                                                                                                                                                                        |
| AEN     | 11             | -           | I   | アナログ出力のイネーブル:AOUT ピンをイネーブルまたはディスエーブルにします。ロジック High にすると、AOUT がイネーブルになります。ロジック Low にすると、AOUT がディセーブルになります。AEN には 100kΩ 内部プルダウン抵抗があります。                                  |
| BIST_EN | -              | 11          | I   | 内蔵セルフ テストがイネーブル:BIST を開始するには、BIST_EN で立ち上がりエッジ入力が発生する必要があります。セクション 4 に示す構成でラッチがイネーブルのバリエントについては、BIST_EN は、OUT A でラッチをイネーブルまたはディセーブルにします。詳細については、セクション 7.3.7 を参照してください。 |
| CTR     | 12             | 12          | -   | 解放時間遅延:CTR 対応出力の OUT A および OUT B に対して、ユーザーが設定可能なリース時間遅延。外付けのコンデンサを接続すると遅延時間を調整でき、ピンをフローティングにすると最短の遅延となります。詳細については、セクション 7.3.4 を参照してください。                               |
| CTS     | 13             | 13          | -   | Sense 時間遅延:CTS 対応出力の OUT A および OUT B での、ユーザーが設定可能な SENSE 時間遅延。外付けのコンデンサを接続すると遅延時間を調整でき、CTS が有効のときにピンをフローティングにすると最短の遅延となります。詳細については、セクション 7.3.5 を参照してください。              |
| NC      | 2, 4, 6, 8, 14 | 2, 4, 6, 14 | -   | NC は「接続なし」を表します。ピンはフローティングのままにします。                                                                                                                                     |

## 6 仕様

### 6.1 絶対最大定格

自由空気での動作温度範囲内 特に記述のない限り (1)

|            |                                                                                             | 最小値  | 最大値 | 単位      |
|------------|---------------------------------------------------------------------------------------------|------|-----|---------|
| 電圧         | $V_{DD}$ 、 $V_{SENSE(ADJ)}$ 、 $V_{OUT\ A}$                                                  | -0.3 | 105 | V       |
| 電圧         | $V_{SENSE(Fixed)}$                                                                          | -95  | 105 | V       |
| 電圧         | $V_{AEN}$ 、 $V_{CTS}$ 、 $V_{CTR}$ 、 $V_{OUT\ B}$ 、 $V_{AOUT}$ 、 $V_{BIST}$ 、 $V_{BIST\_EN}$ | -0.3 | 6   | V       |
| 電流         | $I_{OUT\ A}$ 、 $I_{OUT\ B}$ 、 $I_{BIST}$                                                    |      | 10  | mA      |
| 出力短絡電流 (2) | $I_{AOUT}$                                                                                  |      | 連続  | $\mu$ A |
| 温度         | 動作時の接合部温度、 $T_J$                                                                            | -40  | 150 | °C      |
| 温度         | 動作時周囲温度、 $T_A$                                                                              | -40  | 125 | °C      |
| 温度         | 保存、 $T_{stg}$                                                                               | -65  | 150 | °C      |

- (1) 絶対最大定格外での操作は、デバイスに恒久的な損傷を引き起こす可能性があります。「絶対最大定格」は、これらの条件において、または「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを暗に示すものではありません。絶対最大定格の範囲内であっても推奨動作条件の範囲外で使用した場合、本デバイスは完全に機能するとは限らず、このことが本デバイスの信頼性、機能、性能に影響を及ぼし、本デバイスの寿命を縮める可能性があります。
- (2) グラントに短絡します。

### 6.2 ESD 定格

|             |      |                                                 | 値          | 単位 |
|-------------|------|-------------------------------------------------|------------|----|
| $V_{(ESD)}$ | 静電放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 準拠 (1)       | $\pm 2000$ | V  |
|             |      | デバイス帯電モデル (CDM)、JEDEC<br>仕様 JESD22-C101 に準拠 (2) | $\pm 750$  |    |

- (1) JEDEC ドキュメント JEP155 には、500V HBM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。  
(2) JEDEC ドキュメント JEP157 には、250V CDM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。

### 6.3 推奨動作条件

外気温度範囲での動作時 (特に記述がない限り)

|       |                                                                     | 最小値 | 公称値      | 最大値 | 単位      |
|-------|---------------------------------------------------------------------|-----|----------|-----|---------|
| 電圧    | $V_{DD}$                                                            | 3   | 105      |     | V       |
| 電圧    | $V_{SENSE}$ 、 $V_{OUT\ A}$                                          | 0   | 105      |     | V       |
| 電圧    | $V_{AEN}$ 、 $V_{OUT\ B}$ 、 $V_{AOUT}$ 、 $V_{BIST}$ 、 $V_{BIST\_EN}$ | 0   | 5.5      |     | V       |
| 電流    | $I_{OUT\ A}$ 、 $I_{OUT\ B}$ 、 $I_{BIST}$                            | 0   | $\pm 5$  |     | mA      |
| 電流    | $I_{AOUT}$                                                          | 0   | $\pm 20$ |     | $\mu$ A |
| $T_J$ | 接合部温度 (自由気流の温度)                                                     | -40 | 125      |     | °C      |

### 6.4 热に関する情報

| 熱評価基準 (1)            |                     | TPS3710x | 単位   |
|----------------------|---------------------|----------|------|
|                      |                     | DYY      |      |
|                      |                     | 14-PIN   |      |
| $R_{\theta JA}$      | 接合部から周囲への熱抵抗        | 120.8    | °C/W |
| $R_{\theta JC(top)}$ | 接合部からケース (上面) への熱抵抗 | 54.2     | °C/W |
| $R_{\theta JB}$      | 接合部から基板への熱抵抗        | 50.1     | °C/W |
| $\Psi_{JT}$          | 接合部から上面への特性パラメータ    | 2.7      | °C/W |
| $\Psi_{JB}$          | 接合部から基板への特性パラメータ    | 49.7     | °C/W |

| 熱評価基準 <sup>(1)</sup> |                   | TPS3710x | 単位   |
|----------------------|-------------------|----------|------|
|                      |                   | DYY      |      |
|                      |                   | 14-PIN   |      |
| $R_{θJC(bot)}$       | 接合部からケース(底面)への熱抵抗 | 該当なし     | °C/W |

(1) 従来および最新の熱評価基準の詳細については、『半導体およびICパッケージの熱評価基準』アプリケーションノートを参照してください。

## 6.5 電気的特性

$V_{DD(MIN)} \leq V_{DD} \leq V_{DD(MAX)}$ 、 $CTR = CTS = \text{オープン}$ 、出力 OUT A および OUT B のプルアップ抵抗 ( $R_{PU} = 10\text{k}\Omega$  および  $V_{PU} = 5.5\text{V}$ )。自由気流での動作温度範囲内、代表値  $T_A = -40^\circ\text{C} \sim 125^\circ\text{C}$  (特に記述のない限り)標準値は、 $T_A = 25^\circ\text{C}$  および  $VDD = 16\text{V}$  での値です。 $V_{IT}$  は、 $V_{ITN}$  または  $V_{ITP}$  を表します。AOUT  $C_{Load} = 100\text{nF}$ 、AOUT  $V_{OUT} = 2.5\text{V}$ 。

| パラメータ                       | テスト条件                               | 最小値                                                                                       | 標準値  | 最大値 | 単位            |
|-----------------------------|-------------------------------------|-------------------------------------------------------------------------------------------|------|-----|---------------|
| <b>VDD</b>                  |                                     |                                                                                           |      |     |               |
| $V_{DD}$                    | 電源電圧                                | 3                                                                                         | 105  | 105 | V             |
| UVLO <sup>(1)</sup>         | 低電圧誤動作防止                            | $V_{DD}$ が $V_{DD(MIN)}$ を下回る                                                             | 2.6  | 2.6 | V             |
| UVLO (HYS) <sup>(1)</sup>   | 低電圧誤動作防止ヒステリシス                      | $V_{DD}$ が $V_{DD(MIN)}$ より上に上昇する                                                         | 400  | 400 | mV            |
| $V_{POR}$                   | パワーオンリセット電圧 <sup>(2)</sup><br>OUT_A | $V_{OL(MAX)} = 300\text{mV}$<br>$I_{OUT A(Sink)} = 15\mu\text{A}$                         | 1.4  | 1.4 | V             |
| $V_{POR}$                   | パワーオンリセット電圧 <sup>(2)</sup><br>OUT_B | $V_{OL(MAX)} = 300\text{mV}$<br>$I_{OUT B(Sink)} = 15\mu\text{A}$                         | 1.4  | 1.4 | V             |
| $I_{DD}$                    | VDD ピンへの電源電流                        | $V_{DD(MIN)} \leq V_{DD} \leq V_{DD(MAX)}$<br>アナログ出力 = ディセーブル                             | 5    | 13  | $\mu\text{A}$ |
| $I_{DD}$                    | VDD ピンへの電源電流                        | $V_{DD(MIN)} \leq V_{DD} \leq V_{DD(MAX)}$<br>アナログ出力 = イネーブル<br>$I_{AOUT} = 0\mu\text{A}$ | 9    | 18  | $\mu\text{A}$ |
| <b>SENSE (入力)</b>           |                                     |                                                                                           |      |     |               |
| $I_{SENSE}$                 | 入力電流                                | $V_{IT} = 800\text{mV}$                                                                   | 300  | 300 | nA            |
| $I_{SENSE}$                 | 入力電流                                | $V_{IT} = 18\text{V} \sim 105\text{V}$ 0V ~ 105V                                          | 1.5  | 8   | $\mu\text{A}$ |
| $V_{ITN}$                   | 入力スレッショルド負( $V_{ITN}$ )             | $V_{ITN} = 18\text{V} \sim 105\text{V}$                                                   | -1.1 | 1.1 | %             |
|                             |                                     | $V_{ITN} = 800\text{mV}$                                                                  | -0.8 | 0.8 | %             |
| $V_{ITP}$                   | 入力スレッショルド正( $V_{ITP}$ )             | $V_{ITP} = 18\text{V} \sim 105\text{V}$                                                   | -1.1 | 1.1 | %             |
|                             |                                     | $V_{ITP} = 800\text{mV}$                                                                  | -0.8 | 0.8 | %             |
| $V_{HYS}$                   | ヒステリシスの精度 <sup>(3)</sup>            | $V_{IT} = 18\text{V} \sim 105\text{V}$<br>$V_{HYS}$ 範囲 = 1%                               | 1    | 1.5 | %             |
| $V_{HYS}$                   | ヒステリシスの精度 <sup>(3)</sup>            | $V_{IT} = 800\text{mV}$<br>$V_{HYS}$ 範囲 = 1%                                              | 1    | 1.8 | %             |
| $V_{HYS}$                   | ヒステリシスの精度 <sup>(3)</sup>            | $V_{IT} = 18\text{V} \sim 105\text{V}$<br>$V_{HYS}$ 範囲 = 5%                               | 4.5  | 5   | 6             |
| $V_{HYS}$                   | ヒステリシスの精度 <sup>(3)</sup>            | $V_{IT} = 800\text{mV}$<br>$V_{HYS}$ 範囲 = 5%                                              | 4.5  | 5   | 6             |
| $V_{HYS}$                   | ヒステリシスの精度 <sup>(3)</sup>            | $V_{IT} = 18\text{V} \sim 105\text{V}$<br>$V_{HYS}$ 範囲 = 10%                              | 9    | 10  | 11            |
| $V_{HYS}$                   | ヒステリシスの精度 <sup>(3)</sup>            | $V_{IT} = 800\text{mV}$<br>$V_{HYS}$ 範囲 = 10%                                             | 9    | 10  | 11            |
| <b>OUT A および OUT B (出力)</b> |                                     |                                                                                           |      |     |               |
| $I_{lkg(OUT A)}$            | オープンドレインリーカ                         | $V_{OUT A} = 5.5\text{V}$<br>$V_{ITN} < V_{SENSE} < V_{ITP}$                              | 900  | 900 | nA            |
|                             |                                     | $V_{OUT A} = 105\text{V}$<br>$V_{ITN} < V_{SENSE} < V_{ITP}$                              | 900  | 900 | nA            |

## 6.5 電気的特性 (続き)

$V_{DD(MIN)} \leq V_{DD} \leq V_{DD(MAX)}$ 、 $CTR = CTS = \text{オーブン}$ 、出力 OUT A および OUT B のプルアップ抵抗 ( $R_{PU} = 10k\Omega$  および  $V_{PU} = 5.5V$ )。自由気流での動作温度範囲内、代表値  $T_A = -40^\circ\text{C} \sim 125^\circ\text{C}$  (特に記述のない限り) 標準値は、 $T_A = 25^\circ\text{C}$  および  $VDD = 16V$  での値です。 $V_{IT}$  は、 $V_{ITN}$  または  $V_{ITP}$  を表します。AOUT  $C_{Load} = 100nF$ 、AOUT  $V_{OUT} = 2.5V$ 。

| パラメータ                        |                         | テスト条件                                                            | 最小値  | 標準値               | 最大値  | 単位         |
|------------------------------|-------------------------|------------------------------------------------------------------|------|-------------------|------|------------|
| $V_{OL(OUT\ A)}$             | Low レベル出力電圧             | $3V \leq VDD \leq 105V$<br>$I_{OUT\ A} = 2.7\ mA$                |      |                   | 350  | mV         |
| $I_{lkg(OUT\ B)}$            | オーブンドレインリーケージ           | $V_{OUT\ B} = 5.5V$<br>$V_{ITN} < V_{SENSE} < V_{ITP}$           |      |                   | 300  | nA         |
| $V_{OL(OUT\ B)}$             | Low レベル出力電圧             | $3V \leq VDD \leq 105V$<br>$I_{OUT\ B} = 5\ mA$                  |      |                   | 300  | mV         |
| <b>コンデンサのタイミング (CTS、CTR)</b> |                         |                                                                  |      |                   |      |            |
| $R_{CTR}$                    | 内部抵抗 (CTR)              |                                                                  | 2960 | 3700              | 4440 | $k\Omega$  |
| $R_{CTS}$                    | 内部抵抗 (CTS)              |                                                                  | 2960 | 3700              | 4440 | $k\Omega$  |
| <b>アナログ出力</b>                |                         |                                                                  |      |                   |      |            |
| $I_{OUT}$                    | 出力バッファ電流、シンクおよびソース      |                                                                  | -20  |                   | +20  | $\mu A$    |
| $I_{SC}$                     | 短絡電流。                   |                                                                  |      | 450               |      | $\mu A$    |
| スルーレート                       | 電流のスルーレート               |                                                                  |      | 50                |      | $mA/ms$    |
| $V_{IL\_EN}$                 |                         |                                                                  |      | 500               |      | mV         |
| $V_{IH\_EN}$                 |                         |                                                                  | 1300 |                   |      | mV         |
| $V_{AOUT(\text{最小})}$        | AOUT 範囲                 |                                                                  | 0.35 |                   |      | V          |
| $V_{AOUT(\text{最大})}$        | AOUT 範囲                 | $V_{DD} - V_{DO} < 5V$                                           |      | $V_{DD} - V_{DO}$ |      | V          |
| $V_{AOUT(\text{最大})}$        | AOUT 範囲                 | $V_{DD} - V_{DO} \geq 5V$                                        |      | 5                 |      | V          |
| $V_{DO}$                     | 電圧出力                    | $I_{AOUT} = 0\mu A$                                              |      |                   | 0.41 | V          |
| $V_{DO}$                     | 電圧出力                    | $I_{AOUT} = 20\mu A$                                             |      |                   | 0.41 | V          |
|                              | 精度 $25^\circ\text{C}$   | $I_{AOUT} = 0\mu A, T_A = 25^\circ\text{C}$<br>アナログ出力スケール = 0.75 | -0.3 |                   | 0.3  | %          |
|                              | 温度範囲全体での精度              | $I_{AOUT} = 0\mu A$<br>$3V > V_{AOUT} \geq 0.5V$                 | -1   |                   | 1    | %          |
|                              | 温度範囲全体での精度              | $I_{AOUT} = 0\mu A$<br>$0.5V \geq V_{AOUT}$                      | -2   |                   | 2    | %          |
|                              | ラインレギュレーション             | $VDD = 3V \sim 105V$                                             | -0.1 |                   | 0.1  | %          |
|                              | 負荷レギュレーション (ソース)        | $I_{AOUT} = 0\mu A \sim 20\mu A$                                 |      |                   | 0.03 | %/ $\mu A$ |
|                              | 負荷レギュレーション (シンク)        | $I_{AOUT} = 0\mu A \sim 20\mu A$                                 |      |                   | 0.03 | %/ $\mu A$ |
| $C_{OUT}$                    | 安定性のための出力バッファコンデンサ      | $ESR = 5m\Omega \sim 20m\Omega$                                  | 0.07 | 0.1               | 0.13 | $\mu F$    |
|                              | 応答時間                    | $SENSE$ 入力の 90% から 0.7% 精度 $V_{AOUT}$                            |      | 2                 |      | ms         |
|                              | ターンオン (EN) 時間           | $I_{AOUT} = 0\mu A$                                              |      | 1.5               |      | ms         |
| $I_{lkg(BIST\_OD)}$          | オーブンドレインリーケージ           | $V_{BIST} = 5.5V$<br>$V_{ITN} < V_{SENSE} < V_{ITP}$             |      |                   | 300  | nA         |
| $V_{BIST\_OL}$               | Low レベル出力電圧             | $3V \leq VDD \leq 105V$<br>$I_{BIST} (\text{Sink}) = 5mA$        |      |                   | 300  | mV         |
| $V_{BIST\_EN}$               | BIST_EN ピンのロジック Low 入力  |                                                                  |      |                   | 500  | mV         |
| $V_{BIST\_EN}$               | BIST_EN ピンのロジック High 入力 |                                                                  | 1300 |                   |      | mV         |

(1)  $V_{DD}$  電圧が UVLO を下回ると、 $V_{POR}$  まで OUT A と OUT B がアサートされます。 $V_{DD}$  スルーレート  $\leq 1V/\mu s$

(2)  $V_{POR}$  は、制御された出力状態の最小  $V_{DD}$  電圧です。VPOR を下回ると、出力は決定できません。 $V_{DD}$  スルーレート  $\leq 1V/\mu s$

(3) ヒステリシスは、 $V_{ITP}$  および  $V_{ITN}$  電圧スレッショルドを基準にしています。 $V_{ITP}$  には負のヒステリシス、 $V_{ITN}$  には正のヒステリシスがあります。

## 6.6 スイッチング特性

$V_{DD(MIN)} \leq V_{DD} \leq V_{DD(MAX)}$ 、 $CTR = CTS = \text{オープン}$ 、出力 OUT A および OUT B のプルアップ抵抗 ( $R_{PU} = 10k\Omega$  および  $V_{PU} = 5.5V$ )。自由気流での動作温度範囲内、代表値  $T_A = -40^\circ\text{C} \sim 125^\circ\text{C}$  (特に記述のない限り) 標準値は、 $T_A = 25^\circ\text{C}$  および  $VDD = 16V$  での値です。 $V_{IT}$  は、 $V_{ITN}$  または  $V_{ITP}$  を表します。AOUT  $C_{Load} = 100nF$ 、AOUT  $V_{OUT} = 2.5V$ 。

| パラメータ                   | テスト条件                                                                       | 最小値                                                                                           | 標準値 | 最大値 | 単位            |
|-------------------------|-----------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------|-----|-----|---------------|
| <b>一般的なスイッチング パラメータ</b> |                                                                             |                                                                                               |     |     |               |
| $t_{CTR(OUT\ A)}$       | $V_{IT} = 18V \sim 100V$ , $C_{CTR} = \text{オープン}$<br>ヒステリシスから 20% オーバードライブ |                                                                                               | 500 |     | $\mu\text{s}$ |
| $t_{CTR(OUT\ A)}$       | $V_{IT} = 800mV$ , $C_{CTR} = \text{オープン}$<br>ヒステリシスから 20% オーバードライブ         |                                                                                               | 500 |     | $\mu\text{s}$ |
| $t_{CTR(OUT\ B)}$       | $V_{IT} = 18V \sim 100V$ , $C_{CTR} = \text{オープン}$<br>ヒステリシスから 20% オーバードライブ |                                                                                               | 500 |     | $\mu\text{s}$ |
| $t_{CTR(OUT\ B)}$       | $V_{IT} = 800mV$ , $C_{CTR} = \text{オープン}$<br>ヒステリシスから 20% オーバードライブ         |                                                                                               | 500 |     | $\mu\text{s}$ |
| $t_{CTS}$               | $Sense$ 時間遅延 (2) (4)                                                        | $V_{ITP} = 800mV$ , $CTS = \text{ディスエーブル}$<br>$V_{IT}$ から 20% オーバードライブ                        |     | 3   | $\mu\text{s}$ |
|                         |                                                                             | $V_{ITN} = 800mV$ , $CTS = \text{ディスエーブル}$<br>$V_{IT}$ から 20% オーバードライブ                        |     | 5   | $\mu\text{s}$ |
|                         |                                                                             | $V_{ITP} = 18V \sim 100V$ , $CTS = \text{ディスエーブル}$<br>$V_{IT}$ から 20% オーバードライブ                | 6   | 10  | $\mu\text{s}$ |
|                         |                                                                             | $V_{ITN} = 18V \sim 100V$ , $CTS = \text{ディスエーブル}$<br>$V_{IT}$ から 20% オーバードライブ                | 6   | 10  | $\mu\text{s}$ |
|                         |                                                                             | $V_{IT} = 800mV$ , $C_{CTS} = \text{オープン}$ <sup>(5)</sup><br>$V_{IT}$ から 20% オーバードライブ         | 75  | 100 | $\mu\text{s}$ |
|                         |                                                                             | $V_{IT} = 18V \sim 100V$ ,<br>$C_{CTS} = \text{オープン}$ <sup>(5)</sup> $V_{IT}$ から 20% オーバードライブ | 75  | 120 | $\mu\text{s}$ |
| $t_{SD}$                | スタートアップ遅延 (3)                                                               | $C_{CTR} = \text{オープン}$                                                                       |     | 1   | $\text{ms}$   |
| $t_{BIST}$              | BIST のテスト時間                                                                 |                                                                                               |     | 2.5 | $\text{ms}$   |

(1) **CTR 解放検出時間遅延:**

過電圧アクティブ LOW 出力は、 $V_{ITP-HYS}$  から  $V_{OH}$   
低電圧アクティブ LOW 出力までの測定値で、 $V_{ITN+HYS}$  から  $V_{OH}$  までの測定値

(2) **CTS センス検出時間遅延:**

アクティブ LOW 出力を  $V_{IT}$  から  $V_{OL}$  (または  $V_{Pullup}$ ) まで測定

(3) 電源オンシーケンスの間、出力が正しい状態になるには、出力が少なくとも  $t_{SD}$  の間、 $VDD$  が  $V_{DD(MIN)}$  以上である必要があります。

(4) このパラメータは設計および/または特性で検証される値であり、実製品のテストは行っていません。

(5)  $C_{CTS} = \text{オープン}$  は、ビン上の寄生容量が  $20pF$  未満であることを想定しています。

## 6.7 タイミング要件

$V_{DD(MIN)} \leq V_{DD} \leq V_{DD(MAX)}$ 、 $CTR = CTS = \text{オープン}$ 、出力 OUT A および OUT B のプルアップ抵抗 ( $R_{PU} = 10k\Omega$  および  $V_{PU} = 5.5V$ )。自由気流での動作温度範囲内、代表値  $T_A = -40^\circ\text{C} \sim 125^\circ\text{C}$  (特に記述のない限り) 標準値は、 $T_A = 25^\circ\text{C}$  および  $VDD = 16V$  での値です。 $V_{IT}$  は、 $V_{ITN}$  または  $V_{ITP}$  を表します。AOUT  $C_{Load} = 100nF$ 、AOUT  $V_{OUT} = 2.5V$ 。

| パラメータ                  | テスト条件                       | 最小値                                           | 標準値 | 最大値 | 単位            |
|------------------------|-----------------------------|-----------------------------------------------|-----|-----|---------------|
| <b>一般的なタイミング パラメータ</b> |                             |                                               |     |     |               |
| $t_{GI\_SNS}$          | $Sense$ グリッヂ <sup>(1)</sup> | 10% オーバードライブ、固定スレッショルド、 $CTS = \text{ディセーブル}$ |     | 1.2 | $\mu\text{s}$ |

$V_{DD(MIN)} \leq V_{DD} \leq V_{DD(MAX)}$ 、 $CTR = CTS = \text{オープン}$ 、出力 OUT A および OUT B のプルアップ抵抗 ( $R_{PU} = 10k\Omega$  および  $V_{PU} = 5.5V$ )。自由気流での動作温度範囲内、代表値  $T_A = -40^{\circ}\text{C} \sim 125^{\circ}\text{C}$  (特に記述のない限り) 標準値は、 $T_A = 25^{\circ}\text{C}$  および  $VDD = 16V$  での値です。 $V_{IT}$  は、 $V_{ITN}$  または  $V_{ITP}$  を表します。AOUT  $C_{Load} = 100nF$ 、AOUT  $V_{OUT} = 2.5V$ 。

| パラメータ         |                           | テスト条件                                                       | 最小値 | 標準値 | 最大値 | 単位            |
|---------------|---------------------------|-------------------------------------------------------------|-----|-----|-----|---------------|
| $t_{GI\_SNS}$ | Sense グリッヂ <sup>(1)</sup> | 10% オーバードライブ、固定スレッショルド、 $CTS = \text{イネーブル}$ 、 $CTS = 20pF$ |     | 65  |     | $\mu\text{s}$ |

$$(1) \text{ Overdrive \%} = [(V_{SENSE}/V_{IT}) - 1] \times 100\% \quad (3)$$

$V_{IT}$  は、 $V_{ITN}$  または  $V_{ITP}$  を表します。

## 6.8 タイミング図



- OUT A ピンと OUT B ピンは、外付けプルアップ抵抗を介してプルアップ電圧に接続されています。
- 図 6-1 は、VDD の立ち下がりスルーレートが遅いか、または VDD の減衰時間が伝搬検出遅延 ( $t_{CTR}$ ) 時間よりもはるかに長いことを示していることに注意してください。

図 6-1. SENSE 低電圧チャネル (UV) の時間図



- A. OUT A ピンと OUT B ピンは、外付けプルアップ抵抗を介してプルアップ電圧に接続されています。  
 B. 図 6-2 は、VDD の立ち下がりスルーレートが遅いか、または VDD の減衰時間が伝搬検出遅延 ( $t_{CTR}$ ) 時間よりもはるかに長いことを示していることに注意してください。

図 6-2. SENSE 過電圧チャネル (OV) の時間図

## 6.9 代表的特性

代表的特性は、TPS3710x デバイスの標準的な性能を示しています。テスト条件は特に記述のない限り、 $T_A = 25^\circ\text{C}$ 、 $R_{PU} = 10\text{k}\Omega$ 、 $C_{Load} = 10\text{pF}$ 、AOUT  $C_{Load} = 100\text{nF}$ 、AOUT  $V_{OUT} = 2.5\text{V}$  です。 $V_{IT}$  は、 $V_{ITN}$  または  $V_{ITP}$  を表します。



図 6-3. AOUT が無効の状態での  $I_{BD}$  と温度との代表的な関係 ( $VDD = 48\text{V}$ )



図 6-4. AOUT が有効の状態での  $I_{BD}$  と温度との代表的な関係 ( $VDD = 48\text{V}$ )



図 6-5. 変動  $V_{IT}$  の精度と温度との関係



図 6-6. 固定  $V_{IT}$  の精度と温度との関係



図 6-7. 典型的な  $V_{IT}$ -1% のヒステリシスと温度との関係



図 6-8. 典型的な  $V_{IT}$ -5% のヒステリシスと温度との関係

## 7 詳細説明

### 7.1 概要

TPS3710x は、過電圧および低電圧スレッショルド電圧、遅延タイミング、内蔵セルフテスト (TPS37102 のみ)、AOUT を備えた高電圧および低静止電流の電圧スーパーバイザのファミリです。TPS3710x の過電圧および低電圧スレッショルドはデバイス固有であり、可変スレッショルドまたは固定スレッショルドのどちらかで提供されます。可変スレッショルド オプションでは、外付け抵抗ラダーを使用して SENSE ピンに分圧器を構成します。SENSE ピンは、内部の 800mV スレッショルドを使用して、過電圧および/または低電圧フォルトをトリガします。外付け抵抗で可変オプションを使用する利点は、固定の内部スレッショルド バリアントと比較して応答速度が速いことです。TPS3710x 固定スレッショルド オプションは、内蔵の分圧器を利用することで、外付け抵抗が不要になり、総消費電流を低減できます。

VDD、SENSE、OUT A の各ピンは、105V の連続動作をサポートできます。SENSE は固定スレッショルド オプションのみで -95V の逆極性保護機能を搭載しています。VDD、SENSE、OUT A、OUT B の各ピンは、互いに独立した電圧レベルです。誤アサートおよび誤デアサートを防止するため、固定およびプログラム可能なセンスおよびリリース時間遅延オプションが利用可能です。

固定と可変の両方のオプションについて、AOUT ピンは SENSE からスケーリングされた出力電圧を供給します。AOUT ピンは、電源電圧測定用に ADC でサンプリングすることを意図しています。AOUT とスーパーバイザの組み合わせにより、低電圧 ADC の高電圧レール監視が簡素化されます。

### 7.2 機能ブロック図



図 7-1. 固定スレッショルドの機能ブロック図



図 7-2. 可変スレッショルドの機能ブロック図

## 7.3 機能説明

### 7.3.1 入力電圧 (VDD)

VDD 動作電圧範囲: 3V~105V このデバイスには入力電源コンデンサは必要ありませんが、入力電源にノイズが多い場合は、VDD と GND の間に 0.1μF コンデンサを配置する方法がアナログ手法として適切です。

デバイスが完全に機能するには、VDD はスタートアップ遅延 ( $t_{SD}$ ) が少なくとも  $V_{DD(MIN)}$  以上である必要があります。

VDD 電圧は  $V_{SENSE}$ 、 $V_{OUT\ A}$ 、 $V_{OUT\ B}$  から独立しているため、VDD は他のピンよりも高くても低くてもかまいません。

#### 7.3.1.1 低電圧誤動作防止 ( $V_{POR} < V_{DD} < UVLO$ )

$V_{DD}$  の電圧がデバイスの UVLO 電圧未満で、パワーオンリセット電圧 ( $V_{POR}$ ) よりも高い場合、OUT A、OUT B、 $\overline{BIST}$  ピンは、SENSE ピンの電圧に関係なくアサートされます。

#### 7.3.1.2 パワーオン リセット ( $V_{DD} < V_{POR}$ )

VDD の電圧が、パワーオンリセット電圧 ( $V_{POR}$ ) を下回った場合、出力信号は不定となり、デバイスの正常な動作を保証するものではありません。

### 7.3.2 SENSE

SENSE ピンは、監視対象の電源レールに接続されます。各デバイスのセンスピンは、過電圧 (OV)、低電圧 (UV)、ウインドウ (OV および UV) のいずれかの状態を監視するように構成されています。TPS3710x デバイスには、ノイズ耐性をもたらし、安定した動作を維持するヒステリシスも内蔵されています。

ほとんどの場合は必要ありませんが、設計者は  $t_{CTS}$  を使用するか、SENSE 入力に 10nF から 100nF のバイパスコンデンサを配置することで、監視対象信号に生じる過渡電圧への感度を低減できます。SENSE は、VDD に直接接続できます。

#### 7.3.2.1 可変電圧スレッショルド

セクション 7.3.2.1 に、外付け分圧抵抗を使用して、電圧スレッショルドを調整する方法の例を図示します。抵抗は、目標の電圧スレッショルドとデバイス部品番号に応じて計算できます。可変電圧スレッショルド バリアントは、内部抵抗ラダーをバイパスします。

たとえば、TPS37100Z91DDYYRQ1 バリアントを使用してのみ低電圧 (UV) の有無を監視する 48V レール  $V_{MON}$  を考えてみます。監視対象の UV スレッショルド ( $V_{MON-}$ ) は、デバイスがリセットをアサートする目的の電圧です。この例では、 $V_{MON-} = 40V$  です。低電圧 RESET をアサートするには、SENSE ピンの電圧  $V_{SENSE}$  が入力スレッショルドの正の電圧  $V_{ITN}$  以下である必要があります。この例では、 $V_{SENSE} = V_{ITN} = 0.8V$  です。 $R_1$  と  $R_2$  を使用すると、 $V_{MON-}$  と  $V_{SENSE}$  の関係を 式 4 に示します。 $R_2 = 2k\Omega$  と仮定し、 $R_1$  は  $R_1 = 98k\Omega$  として計算できます。

$$V_{SENSE} = V_{MON-} \times [R_2 \div (R_1 + R_2)] \quad (4)$$

TPS37100Z91DDYYR には、バリエント固有の 1% 電圧スレッショルドヒステリシスがあります。RESET 信号がデアサートされるには、 $V_{MON}$  は  $V_{ITN} + V_{HYS}$  を上回る必要があります。この例では、1% の電圧スレッショルド ヒステリシスを選択しています。したがって、RESET 信号がデアサートされると、 $V_{MON}$  は 40.4V に等しくなります。



図 7-3. 外付け分圧抵抗による可変電圧スレッショルド

### 7.3.2.2 SENSE ヒステリシス

TPS3710x デバイスは、UV および OV スレッショルド周辺にヒステリシスを組み込んでいるため、OUT A および OUT B の誤ったデアサートを防止できます。ヒステリシスはスレッショルド電圧とは反対の方向に働きます。過電圧オプションの場合、ヒステリシスは正のスレッショルド電圧 ( $V_{ITP}$ ) から差し引かれ、低電圧オプションの場合、ヒステリシスは負のスレッショルド電圧 ( $V_{ITN}$ ) に加算されます。図 7-4 および 図 7-5 は、標準 OUT A/B を備えたウインドウ バリアントに基づく OUT A および OUT B の動作を強調表示します。



図 7-4. ヒステリシス (過電圧アクティブ Low)

図 7-5. ヒステリシス (低電圧アクティブ Low)

表 7-1. 共通の可変スレッショルド ヒステリシスの参照テーブル

| 可変スレッショルド | トポロジー     | 解放電圧 (V) | デバイスのヒステリシス オプション |
|-----------|-----------|----------|-------------------|
| 800mV     | 過電圧       | 792mV    | -1%               |
| 800mV     | 過電圧       | 760mV    | -5%               |
| 800mV     | 過電圧       | 720mV    | -10%              |
| 800mV     | アンダーボルテージ | 808mV    | 1%                |
| 800mV     | アンダーボルテージ | 840mV    | 5%                |
| 800mV     | アンダーボルテージ | 880mV    | 10%               |

表 7-1 に、TPS3710x の 800mV 可変バリアントのヒステリシスの例を示します。

ヒステリシス電圧の大きさがわかると、低電圧 (UV) チャネルの解放電圧は ( $V_{ITN} + V_{HYS}$ ) で、過電圧 (OV) チャネルの解放電圧は ( $V_{ITP} - V_{HYS}$ ) です。

#### 低電圧 (UV)

$$V_{ITN} = 800\text{mV}$$

$$\text{電圧ヒステリシス } (V_{VHYS}) = 1\% = 8\text{mV}$$

$$\text{解放電圧} = V_{ITN} + V_{HYS} = 808\text{mV}$$

#### 過電圧 (OV)

$$V_{ITP} = 800\text{mV}$$

$$\text{電圧ヒステリシス } (V_{VHYS}) = 1\% = 8\text{mV}$$

$$\text{解放電圧} = V_{ITP} - V_{HYS} = 792\text{mV}$$

#### 7.3.2.3 逆極性保護

SENSE は固定スレッショルド オプションのみで -95V の逆極性保護機能を搭載しています。可変スレッショルド オプションには、逆極性保護はありません。

#### 7.3.3 出力ロジック構成

TPS3710x は、単一の入力 SENSE ピンを持つ單一チャネル デバイスで、デュアル出力、OUT A および OUT B ピンを備えています。OUT A および OUT B ピンは、オープンドレインのアクティブ Low トポロジでのみ供給されます。

##### 7.3.3.1 オープン ドレイン

オープンドレイン出力ピンは、電圧を必要な論理レベルまで高く維持するために外部プルアップ抵抗が必要です。プルアップ抵抗を適切な電圧レールに接続し、出力を適切なインターフェイス電圧レベルで他のデバイスに接続できるようにします。

適切なプルアップ抵抗を選択するには、システムの  $V_{OH}$  とオープンドレインリード電流 ( $I_{Lkg}$ ) を考慮します。電気的特性には、抵抗の値が大きいと出力電圧に影響する電圧降下が大きくなります。オープンドレイン出力は、別の TPS3710x ピンなどの他のオープンドレイン信号を使って有線 AND ロジックとして接続できます。

##### 7.3.3.2 アクティブ Low (OUT A および OUT B)

OUT A と OUT B (アクティブ Low 出力) は、センス電圧がスレッショルドの範囲内で正常に動作しており、かつ VDD 電圧が UVLO 以上である限り、高電圧 ( $V_{OH}$ 、デアサート状態) を維持します。

**標準: ウィンドウ (過電圧+低電圧) 標準出力バリアント**の場合、OUT A または OUT B をアサートするには、SENSE ピンが以下の条件のいずれかを満たす必要があります。

- OUT A の場合、SENSE 電圧は上限 ( $V_{ITP}$ ) を超える必要があります。
- OUT B の場合、SENSE 電圧は下限 ( $V_{ITN}$ ) を通過する必要があります。

**複合: ウィンドウ (過電圧 + 低電圧) 複合出力バリアント**の場合、OUT A と OUT B をアサートするには、SENSE ピンが以下の条件のいずれかを満たす必要があります。

- SENSE 電圧は、上限 ( $V_{ITP}$ ) を通過する必要があります。
- SENSE 電圧は、下限 ( $V_{ITN}$ ) を通過する必要があります。

**標準: 低電圧のみのバリアント**の場合、OUT A または OUT B をアサートするには、SENSE ピンが以下の条件を満たす必要があります。

- OUT A と OUT B の場合、SENSE 電圧が下限 ( $V_{ITN}$ ) を超える必要があります。

**標準: 過電圧のみのバリアント**の場合、OUT A または OUT B をアサートするには、SENSE ピンが以下の条件を満たす必要があります。

- OUT A と OUT B の場合、SENSE 電圧が上限 ( $V_{ITP}$ ) を超える必要があります。

### 7.3.4 ユーザーがプログラム可能なリリース時間遅延

TPS3710x は、外付けコンデンサによりリリース時間遅延を調整可能です。

- CTR のコンデンサにより、出力のデアサート解除時間をプログラミングします。
- このピンにコンデンサがない場合、[セクション 6.6](#) の  $t_{CTR}$  で示されている最短のリリース時間が得られます。
- 一部のバリアントでは、固定の内部時間遅延を使用しています。[表 4-1](#) をチェックして、バリアント固有のタイミングを確認します。

#### 7.3.4.1 デアサート時間遅延の構成

コンデンサの解放時間遅延 ( $t_{CTR}$ ) は、OUT A および OUT B がフォルト状態 ( $V_{OL}$ ) から非フォルト状態 ( $V_{OH}$ ) へ遷移するときに発生します。CTR ピンと GND の間にコンデンサを接続することで、遅延時間 ( $t_{CTR}$ ) をプログラミングできます。OUT A および OUT B が回復した後に SENSE に障害が発生する状況の場合、TPS3710x は、回復シーケンスを開始する前に、CTR コンデンサが完全に放電されていることを確認します。これにより、連続したフォルトに対してプログラミングされた CTR 時間が確実に維持されます。

外付けコンデンサ  $C_{CTR\_EXT\ (typ)}$  と遅延時間  $t_{CTR\ (typ)}$  の関係は [式 5](#) で与えられます。

$$t_{CTR\ (typ)} = R_{CTR\ (typ)} \times C_{CTR\_EXT\ (typ)} + t_{CTR\ (CTR = open)} \quad (5)$$

$R_{CTR\ (typ)}$  = はキロオーム ( $k\Omega$ ) 単位です

$C_{CTR\_EXT\ (typ)}$  = はマイクロファラッド ( $\mu F$ ) 単位です

$t_{CTR\ (typ)}$  = はミリ秒 (ms) 単位です

解放遅延時間は、外部コンデンサ ( $C_{CTR\_EXT}$ )、[セクション 6.5](#) に示す CTR ピンの内部抵抗 ( $R_{CTR}$ )、[セクション 6.7](#) に示す定数 ( $t_{CTR\ (CTR = open)}$ ) の 3 つの変数によって異なります。定数による最小分散と最大分散は、[式 6](#) および [式 7](#) に示されます。

$$t_{CTR\ (min)} = R_{CTR\ (min)} \times C_{CTR\_EXT\ (min)} + t_{CTR\ (CTR = open)} \quad (6)$$

$$t_{CTR\ (max)} = R_{CTR\ (max)} \times C_{CTR\_EXT\ (max)} + t_{CTR\ (CTR = open)} \quad (7)$$

CTR ピンのコンデンサに制限はありません。コンデンサの容量が大きすぎると、コンデンサの漏れ電流により充電（立ち上がり時間）が非常に遅くなり、システムノイズによって内部回路が OUT A または OUT B をアクティブなまま保持してしまうことがあります。

\* コンデンサの漏れは、解放時間遅延の精度に影響を与える可能性があります。

### 7.3.5 ユーザーがプログラム可能なセンス時間遅延

TPS3710x は、外付けのコンデンサによりセンス解放時間遅延を調整可能です。

- CTS のコンデンサにより、入力のセンス時間遅延がプログラミングされます。
- $T_{CTS}$  がイネーブルのとき、このピンにコンデンサがないと、[セクション 6.7](#) で  $t_{CTS}$  で示されている最短センス遅延時間が得られます。
- 一部の TPS3710x バリアントには、CTS ピンをディセーブルにして最短の検出時間 (5μs) を実現する固定内部時間遅延オプションが付属しています。[セクション 4](#) をチェックして、バリアント固有の機能を確認します。

#### 7.3.5.1 センス時間遅延の構成

SENSE 時間遅延 ( $t_{CTS}$ ) は、SENSE ピンのフォルトを有効なフォルトとしてカウントし、OUT A および OUT B をアサートするのに必要な最小時間です。CTS ピンと GND の間にコンデンサを接続することで、時間遅延 ( $t_{CTS}$ ) をプログラミングできます。

外付けコンデンサ  $C_{CTS\_EXT\ (typ)}$  と遅延時間  $t_{CTS\ (typ)}$  の関係は [式 8](#) で与えられます。

$$t_{CTS \text{ (typ)}} = R_{CTS \text{ (typ)}} \times C_{CTS\_EXT \text{ (typ)}} + t_{CTS \text{ (CTS = Open)}} \quad (8)$$

$R_{CTS \text{ (typ)}}$  = キロオーム ( $k\Omega$ ) 単位です

$C_{CTS\_EXT \text{ (typ)}}$  = マイクロファラッド ( $\mu F$ ) 単位です

$t_{CTS \text{ (typ)}}$  = ミリ秒 (ms) 単位です

センス時間遅延は、外部コンデンサ ( $C_{CTS\_EXT}$ )、セクション 6.5 に示す CTS ピンの内部抵抗 ( $R_{CTS}$ )、セクション 6.5 に示す定数 ( $t_{CTS \text{ (CTS = open)}}$ ) の 3 つの変数によって異なります。定数による最小分散と最大分散は、式 9 および 式 10 に示されます。

$$t_{CTS \text{ (min)}} = R_{CTS \text{ (min)}} \times C_{CTS\_EXT \text{ (min)}} + t_{CTS \text{ (CTS = Open)}} \quad (9)$$

$$t_{CTS \text{ (max)}} = R_{CTS \text{ (max)}} \times C_{CTS\_EXT \text{ (max)}} + t_{CTS \text{ (CTS = Open)}} \quad (10)$$

TPS3710x の推奨最大センス遅延コンデンサは  $10\mu F$  です。これにより、電圧フォルトが発生したときにコンデンサが完全に放電するのに十分な時間を確保できるためです。また、コンデンサの値が大きすぎると、充電速度が非常に遅く(立ち上がり時間)、システムノイズが発生すると内部回路が予測不能にトリップすることがあります。これは時間遅延の変動につながり、システムノイズが存在する場合に遅延の精度が低下する可能性があります。

\* コンデンサの漏れは、センス時間遅延の精度に影響を与える可能性があります。

### 7.3.6 アナログ出力

TPS3710x ファミリには、電源電圧測定用のバッファが 1 つ内蔵されています。内蔵バッファは、SENSE ピンの入力電圧を反映した電圧を AOUT ピンに出力します。ADC と組み合わせた AOUT ピンを使用すると、SENSE ピンの電圧を直接測定できます。AOUT によって、高電圧レールを低電圧の ADC で測定するために必要な外付けの抵抗、コンデンサ、FET などの回路を簡略化できます。

AOUT 電圧は、アナログ出力のスケール係数に依存します。アナログ出力のスケール係数については、表 4-1 を参照してください。

$$AOUT = SENSE / Analog Out Scale \quad (11)$$

図 7-6 の出力計算は式 12 で行われます。

$$AOUT = SENSE / Analog Out Scale = 1.6V / 0.75 = 2.133V \quad (12)$$

AOUT ピンの安定性を保つために、 $0.1\mu F$  のコンデンサが必要です。安定性を確保するため、コンデンサはピンのすぐ近くに配置します。TI は、AOUT 機能を使用しない場合でも、安定性を保つために安定用コンデンサを取り付けることを推奨しています。

AOUT は、一部のバリエントでは AEN ピンを使用して有効または無効にすることもできます。 $AEN > 1.3V$  の場合、AOUT はイネーブルになります。 $AEN < 0.5V$  の場合、AOUT はディセーブルになります。AEN には  $100k\Omega$  プルダウン抵抗があり、デフォルトの動作をディセーブルとして設定します。AEN ピンのないバリエントでは、AOUT は常にイネーブルです。



図 7-6. SENSE ピンに続く AOUT。

### 7.3.7 内蔵セルフテスト

内蔵自己試験 (Buit-In Self-Test、BIST) 機能は、TPS37102 オプションのみです。TPS37100 には BIST がありません。

内部テストの BIST シーケンスは、SENSE ピンの内部コンパレータ、バンドギャップ電圧、および OUT A、OUT B 出力における故障を検査することで、デバイス内部の信号チェーンの正常性を検証します。

TPS37102 には、セルフ テスト (BIST) 機能が組み込まれており、デバイス内で診断を実行して、デバイスの状態を監視します。 $V_{DD(min)}$  を超えると、電源投入時の BIST が自動的に開始されます。BIST 中、 $\overline{BIST}$  ピンと OUT A および OUT B 出力は LOW にアサートされ、BIST テストが正常に完了して、デバイスの内部フォルトがないことを示すと、デアサートされます。BIST および  $\overline{BIST}$  のアサートの長さは、 $t_{BIST}$  によって指定されます。BIST に成功しない場合、 $\overline{BIST}$  ピンは Low にアサートされたままになり、内部フォルトを示します。 $\overline{BIST}$  障害時に、OUT A および OUT B 出力がアサートされます。BIST 中、デバイスは SENSE ピンのフォルトを監視しておらず、OUT A および OUT B は SENSE ピンの電圧に依存しません。

電源オンシーケンスが成功した後、 $BIST\_EN$  ピンの立ち上がりエッジ入力 ( $V_{BIST\_EN} > 1.3V$ ) により、いつでも BIST を開始できます。BIST が開始され、SENSE ピンが過電圧または低電圧フォルト モードでない場合のみ、 $\overline{BIST}$  ピンがアサートされます。

#### 7.3.7.1 ラッチ

TPS37102 は、ウインドウ (OV および UV) および OV のみのバリアント用のオプションの出力リセット・ラッチ機能を備えています。表 4-1 を参照して、バリアント固有のラッチ機能を確認してください。ラッチ付きバリアントを使用する場合、 $V_{BIST\_EN} < 0.5V$  のときラッチはイネーブルになり、 $V_{BIST\_EN} > 1.3V$  のときはラッチはディスエーブルになります。BIST\_EN ピンには GND への内部プルダウン抵抗があり、起動時にラッチがイネーブルになります。ラッチがイネーブルで OV フォルトが発生すると、OUT A は SENSE ピンの電圧に関係なくアサートされたままになります。 $V_{BIST\_EN} > 1.3V$ 、ラッチはディスエーブル、 $SENSE < V_{ITP} + HYST$  の場合、OUT A は遅延後にデアサートされます。この遅延時間は BIST および CTR タイミングに依存します。 $V_{BIST\_EN} > 1.3V$  の間、デバイスはラッチ ディセーブル モードで、OUT A は OV フォルトでアサートしますがラッチしません。



図 7-7. TPS37102 ラッチ ディスエーブル

## 8 アプリケーションと実装

### 注

以下のアプリケーション情報は、テキサス・インスツルメンツの製品仕様に含まれるものではなく、テキサス・インスツルメンツはその正確性も完全性も保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。また、お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 8.1 アプリケーション情報

以下のセクションでは、このデバイスの適切な使用方法について詳しく説明します。本デバイスは多くの用途や設定があるため、このデータシートでは詳細に特性を記載できない状況が多く存在し、最終的なアプリケーションの要件によって特性が異なる場合があります。

### 8.2 代表的なアプリケーション

#### 8.2.1 設計 1：オフバッテリの監視

このアプリケーションは、48V バッテリを使用したアプリケーションの初期出力段用を想定しています。バッテリ電圧の変動は、40V ~ 55V の間で一般的です。さらに、負荷過渡は、最大 100V の電圧スパイクを引き起こす可能性があります。この設計例では、低消費電力でバッテリから直接供給される電圧監視機能を備えた 100V の過渡電圧に対応できる機能を強調します。

図 8-1 に、TPS37100 が同じレールから電力供給されている間にバッテリ電圧を監視する方法の例を示します。



図 8-1. TPS37100 ダイレクト オフ バッテリ監視機能付き過電圧スーパーバイザ

##### 8.2.1.1 設計要件

この設計では、48V バッテリ電圧レールに対する電圧監視が必要であり、48V バッテリ電圧レールは最大で 100V まで上昇する可能性があります。低電圧異常は、電源電圧が 40V 未満に低下したときに発生します。

| パラメータ     | 設計要件                                     | 設計結果                                                  |
|-----------|------------------------------------------|-------------------------------------------------------|
| 電源レール電圧監視 | 48V 電源に低電圧条件がないか監視し、40V で低電圧フォルトをトリガします。 | TPS3710x は、最大 100V の低電圧監視を実現します。                      |
| 最大入力電力    | 電源入力が最大 100V までの動作に対応します。                | TPS3710x VDD、SENSE、OUT A ピンは、最大 105V の VDD をサポートできます。 |
| 出力ロジック電圧  | オープン ドレイン出力トポロジ                          | OUT A と OUT B は、どちらもオープン ドレイン出力です。                    |

| パラメータ      | 設計要件                      | 設計結果                                                                                                                       |
|------------|---------------------------|----------------------------------------------------------------------------------------------------------------------------|
| 最大システム消費電流 | 電源電圧が標準 48V のときの 1mA の最大値 | TPS3710x は、最大 100V に対応し、 $I_Q$ を低状態に維持することができます。可変バリアントには、消費電力が増加する外付け抵抗が必要です。固定スレッショルドバリアントの場合は、外付け抵抗は必要ないため、消費電力を低減できます。 |
| 常時監視       | 電圧モニタの最大精度は 1.5%。         | TPS3710x は 0.8% の最大電圧モニタ精度を備えています。                                                                                         |
| 機能         | 遠隔測定用の ADC 監視             | TPS3710x には AOUT ピンがあり、ADC で電圧遠隔測定を行うことができます。                                                                              |

### 8.2.1.2 詳細な設計手順

このアプリケーションの主な利点は、SENSE 入力を使用して車載用バッテリの電圧を直接監視できることです。

電圧レール監視は、SENSE 入力を外部抵抗ラダーに接続し、その後バッテリ レールに接続することで行われます。この例で使用されている TPS3710x-Q1 は、可変電圧バリアントであり、監視対象のスレッショルド電圧を外部で設定する必要があります。注意点として、監視対象レールの過渡電圧が、[セクション 6.1](#) に記載されている絶対最大制限を超えないように TVS 保護ダイオードを選択する必要があります。可変スレッショルド バリアントは、SENSE ピンは逆極性保護の機能を果たしません。

この構成を使用するには、アプリケーションに応じてデバイスの具体的な電圧スレッショルド変動を選択する必要があります。この構成では、TPS37100Z91DDYYR を使用し、[表 4-1](#) に示すパラメータと機能を持っています。

40V の低電圧スレッショルドは、R1 と R2 によって設定されます。R<sub>2</sub> = 2kΩ と仮定し、R<sub>1</sub> は R<sub>1</sub> = 98kΩ として計算できます。

AOUT ピンには、0.1μF の安定化用コンデンサが必要です。48V で動作している場合、AOUT = 1.6V であり、MCU の 3V または 3.3V ADC と適切に組み合わせられます。

OUT A と OUT B は、さまざまな負荷に接続できます。たとえば、OUT A をワイド VIN DC/DC コンバータのイネーブルに接続し、OUT B を MCU GPIO に接続できます。

### 8.2.1.3 アプリケーション曲線



図 8-2. TPS3710x の波形

## 8.3 電源に関する推奨事項

これらのデバイスは、3V ( $V_{POR}$ ) から 105V (最大動作電圧) までの入力電圧範囲で動作するように設計されています。適切なアナログ設計手法では、最低  $0.1\mu F$  のセラミックコンデンサを  $VDD$  ピンのできるだけ近くに配置することが推奨されます。

### 8.3.1 電力散逸とデバイス動作

任意のパッケージにおける許容消費電力は、電源から IC の接合部を経て最終的な放熱先である周囲環境へ熱を伝達するデバイスの能力の指標です。したがって、消費電力は周囲温度およびダイ接合部と周囲空気との間の各種インターフェイスを通る熱抵抗に依存します。

与えられたパッケージでのデバイスの最大連続許容消費電力は、式 13 を使って計算できます。

$$P_{D-MAX} = ((T_{J-MAX} - T_A) / R_{\theta JA}) \quad (13)$$

デバイスで実際に消費される電力は、式 14 で計算できます。

$$P_D = V_{DD} \times I_{DD} + P_{OUT A} + P_{OUT B} \quad (14)$$

$P_{OUT A}$  と  $P_{OUT B}$  は、式 15 または式 16 によって計算されます。 $V_{OUT A}$  と  $V_{OUT B}$  は、出力のアサートステータスに依存します。

$$P_{OUT A} = V_{OUT A} \times I_{OUT A} \quad (15)$$

$$P_{OUT B} = V_{OUT B} \times I_{OUT B} \quad (16)$$

式 13 および式 14 は、熱的考慮事項によって許容される最大消費電力、デバイスの両端の電圧降下、デバイスの連続電流能力の関係を示します。これら 2 つの式を使用して、アプリケーションでのデバイスの最適な動作条件を決定する必要があります。

消費電力を低減 ( $P_D$ ) または優れたパッケージ熱抵抗 ( $R_{\theta JA}$ ) を使用するアプリケーションでは、最大周囲温度 ( $T_{A-MAX}$ ) を増やすことができます。

消費電力が高いアプリケーションまたはパッケージからの熱抵抗が低いアプリケーションでは、最大周囲温度 ( $T_{A-MAX}$ ) をディレーティングする必要があります。 $T_{A-MAX}$  は 式 17 で与えられるように、動作時の最大接合部温度 ( $T_{J-MAX-OP} = 125^\circ\text{C}$ )、アプリケーションのデバイスパッケージの最大許容消費電力 ( $P_{D-MAX}$ )、およびアプリケーションの部品/パッケージの接合部から周囲への熱抵抗 ( $R_{\theta JA}$ ) に依存します。

$$T_{A-MAX} = (T_{J-MAX-OP} - (R_{\theta JA} \times P_{D-MAX})) \quad (17)$$

## 8.4 レイアウト

### 8.4.1 レイアウトのガイドライン

- VDD ピンへの接続が低インピーダンスであることを確認します。適切なアナログ設計手法では、0.1 $\mu\text{F}$  以上のセラミックコンデンサを VDD ピンの出来るだけ近くに配置することが推奨されます。
- SENSE ピンのノイズ耐性をさらに向上させるには、CTS 機能を 100pF のコンデンサとともに使用するか、SENSE ピンに 10nF~100nF のコンデンサを取り付けます。
- CTS または CTR にコンデンサを使用する場合は、これらの部品をそれぞれのピンにできるだけ近づけて配置してください。調整用コンデンサのピンが未接続の場合は、CTS および CTR の遅延に影響を与えるため、ピンの寄生容量を 20pF 以下にできるだけ抑えます。
- SENSE ピンのノイズ耐性をさらに向上させるには、CTS 機能を 100pF のコンデンサとともに使用するか、SENSE ピンに 10nF~100nF のコンデンサを取り付けます。
- AOUT の安定化用コンデンサは、ピンにできるだけ近づけて配置します。
- オープンドレイン出力の場合、プルアップ抵抗 OUT A, OUT B,  $\overline{\text{BIST}}$  はピンにできるだけ近づけて配置します。
- 配線設計時には、高電圧配線と低電圧配線をできるだけ離して配置します。高電圧配線と低電圧配線を近接して配置する必要がある場合、配線間の間隔は 20mils (0.5mm) 以上確保します。
- 高電圧の金属パッドやパターンを低電圧の金属パッドやパターンに 20mils (0.5mm) より近い位置に配置しないでください。

### 8.4.2 レイアウト例

図 8-3 のレイアウト例に、ユーザー定義の遅延を伴うプリント基板 (PCB) 上で TPS37100 をレイアウトする方法を示します。



● Vias used to connect pins for application-specific connections

図 8-3. TPS37100 の推奨レイアウト



● Vias used to connect pins for application-specific connections

図 8-4. TPS37102 の推奨レイアウト

#### 8.4.3 沿面距離

IEC 60664 に準拠した沿面距離は、2 つの導電部品間の最短距離であるか、図 8-5 に示されているように高電圧導電部品と接地部品間の距離で、フローティング導電部品は無視され、全距離から減算されます。



図 8-5. 沿面距離

図 8-5 詳細

- A = 左ピン (高電圧)
- B = 中央パッド (導電性が内部接続されていない、フローティングのままにするか GND に接続可能)
- C = 右ピン (低電圧)
- 沿面距離 =  $a + b$

## 9 デバイスおよびドキュメントのサポート

### 9.1 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 9.2 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの[使用条件](#)を参照してください。

### 9.3 商標

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

### 9.4 静電気放電に関する注意事項

 この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことを推奨します。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

## 9.5 用語集

### テキサス・インスツルメンツ用語集

この用語集には、用語や略語の一覧および定義が記載されています。

## 10 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

| Changes from Revision * (May 2025) to Revision A (September 2025) | Page |
|-------------------------------------------------------------------|------|
| • TPS37100-Q1 デバイスのステータスを「事前情報」から「量産データ」に変更.....                  | 1    |
| • データシートのステータスを「事前情報」から「量産混合」に変更.....                             | 1    |

## 11 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用している場合は、画面左側の説明をご覧ください。

## 重要なお知らせと免責事項

テキサス・インスツルメンツは、技術データと信頼性データ（データシートを含みます）、設計リソース（リファレンス デザインを含みます）、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、テキサス・インスツルメンツ製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した テキサス・インスツルメンツ製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている テキサス・インスツルメンツ製品を使用するアプリケーションの開発の目的でのみ、テキサス・インスツルメンツはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。テキサス・インスツルメンツや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、テキサス・インスツルメンツおよびその代理人を完全に補償するものとし、テキサス・インスツルメンツは一切の責任を拒否します。

テキサス・インスツルメンツの製品は、[テキサス・インスツルメンツの販売条件](#)、または [ti.com](http://ti.com) やかかる テキサス・インスツルメンツ製品の関連資料などのいづれかを通じて提供する適用可能な条項の下で提供されています。テキサス・インスツルメンツがこれらのリソースを提供することは、適用されるテキサス・インスツルメンツの保証または他の保証の放棄の拡大や変更を意味するものではありません。

お客様がいかなる追加条項または代替条項を提案した場合でも、テキサス・インスツルメンツはそれらに異議を唱え、拒否します。

郵送先住所: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265

Copyright © 2025, Texas Instruments Incorporated

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins            | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|---------------------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| PPS37100Z91DDYYR      | Active        | Preproduction        | SOT-23-THIN<br>(DYY)   14 | 3000   LARGE T&R      | -           | Call TI                              | Call TI                           | -40 to 125   |                     |
| TPS37100W41DDYYR      | Active        | Production           | SOT-23-THIN<br>(DYY)   14 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 371W41D             |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**OTHER QUALIFIED VERSIONS OF TPS37100 :**

- Automotive : [TPS37100-Q1](#)

NOTE: Qualified Version Definitions:

- Automotive - Q100 devices qualified for high-reliability automotive applications targeting zero defects

## TAPE AND REEL INFORMATION



|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

### QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



\*All dimensions are nominal

| Device           | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|------------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| TPS37100W41DDYYR | SOT-23-THIN  | DYY             | 14   | 3000 | 330.0              | 12.4               | 4.8     | 3.6     | 1.6     | 8.0     | 12.0   | Q3            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device           | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|------------------|--------------|-----------------|------|------|-------------|------------|-------------|
| TPS37100W41DDYYR | SOT-23-THIN  | DYY             | 14   | 3000 | 336.6       | 336.6      | 31.8        |

## **PACKAGE OUTLINE**

## **SOT-23-THIN - 1.1 mm max height**

## PLASTIC SMALL OUTLINE



4224643/D 07/2024

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
  2. This drawing is subject to change without notice.
  3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 per side.
  4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.50 per side.
  5. Reference JEDEC Registration MO-345, Variation AB



PLASTIC SMALL OUTLINE



**LAND PATTERN EXAMPLE**  
EXPOSED METAL SHOWN  
SCALE: 20X



SOLDER MASK DETAILS

4224643/D 07/2024

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.
7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

PLASTIC SMALL OUTLINE



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE: 20X

4224643/D 07/2024

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Webツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適したTI製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されているTI製品を使用するアプリケーションの開発の目的でのみ、TIはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TIや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TIおよびその代理人を完全に補償するものとし、TIは一切の責任を拒否します。

TIの製品は、[TIの販売条件](#)、[TIの総合的な品質ガイドライン](#)、[ti.com](#)またはTI製品などに関連して提供される他の適用条件に従い提供されます。TIがこれらのリソースを提供することは、適用されるTIの保証または他の保証の放棄の拡大や変更を意味するものではありません。TIがカスタム、またはカスタマー仕様として明示的に指定していない限り、TIの製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TIはそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025年10月