

## SN74LV20A デュアル 4 入力正論理 NAND ゲート

### 1 特長

- 2V～5.5V の  $V_{CC}$  で動作
- 最大  $t_{pd}$  6ns (5V 時)
- 標準  $V_{OLP}$  (出力グランド バウンス) < 0.8V ( $V_{CC} = 3.3V$ ,  $T_A = 25^\circ C$ )
- 標準  $V_{OHV}$  (出力  $V_{OH}$  アンダーシュート) > 2.3V ( $V_{CC} = 3.3V$ ,  $T_A = 25^\circ C$ )
- $I_{off}$  により部分的パワーダウン モードでの動作をサポート
- JESD 78、Class II 準拠で 100mA 超のラッチアップ性能

### 2 概要

これらのデュアル 4 入力正論理 NAND ゲートは、2V～5.5V の  $V_{CC}$  で動作するように設計されています。

#### パッケージ情報

| 部品番号      | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup> | 本体サイズ <sup>(3)</sup> |
|-----------|----------------------|--------------------------|----------------------|
| SN74LV20A | DGV (TSSOP, 14)      | 3.60mm × 6.4mm           | 3.60mm × 4.4mm       |
|           | D (SOIC, 14)         | 8.65mm × 6mm             | 8.65mm × 3.9mm       |
|           | NS (SOP, 14)         | 10.20mm × 7.8mm          | 10.3mm × 5.3mm       |
|           | DB (SSOP, 14)        | 6.20mm × 7.8mm           | 6.20mm × 5.3mm       |
|           | PW (TSSOP, 14)       | 5.00mm × 6.4mm           | 5.00mm × 4.4mm       |

(1) 詳細については、[セクション 10](#) を参照してください。

(2) パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。

(3) 本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール（機械翻訳）を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

English Data Sheet: [SCES339](#)

## 目次

|                                                        |   |                        |    |
|--------------------------------------------------------|---|------------------------|----|
| 1 特長                                                   | 1 | 6.1 概要                 | 8  |
| 2 概要                                                   | 1 | 6.2 機能ブロック図            | 8  |
| 3 ピン構成および機能                                            | 3 | 6.3 デバイスの機能モード         | 8  |
| 4 仕様                                                   | 4 | 7 アプリケーションと実装          | 9  |
| 4.1 絶対最大定格                                             | 4 | 7.1 電源に関する推奨事項         | 9  |
| 4.2 ESD 定格                                             | 4 | 7.2 レイアウト              | 9  |
| 4.3 推奨動作条件                                             | 4 | 8 デバイスおよびドキュメントのサポート   | 10 |
| 4.4 熱に関する情報                                            | 5 | 8.1 ドキュメントのサポート(アナログ)  | 10 |
| 4.5 電気的特性                                              | 5 | 8.2 ドキュメントの更新通知を受け取る方法 | 10 |
| 4.6 スイッチング特性、 $V_{CC} = 2.5\text{ V} \pm 0.2\text{ V}$ | 5 | 8.3 サポート・リソース          | 10 |
| 4.7 スイッチング特性、 $V_{CC} = 3.3\text{ V} \pm 0.3\text{ V}$ | 6 | 8.4 商標                 | 10 |
| 4.8 スイッチング特性、 $V_{CC} = 5\text{ V} \pm 0.5\text{ V}$   | 6 | 8.5 静電気放電に関する注意事項      | 10 |
| 4.9 ノイズ特性                                              | 6 | 8.6 用語集                | 10 |
| 4.10 動作特性                                              | 6 | 9 改訂履歴                 | 10 |
| 5 パラメータ測定情報                                            | 7 | 10 メカニカル、パッケージ、および注文情報 | 11 |
| 6 詳細説明                                                 | 8 |                        |    |

### 3 ピン構成および機能



図 3-1. SN74LV20A D、DB、DGV、NS、PW パッケージ、14 ピン SOIC、SSOP、TVSOP、SOP、TSSOP  
(上面図)

表 3-1. ピンの機能

| ピン              |    | 種類 <sup>(1)</sup> | 説明      |
|-----------------|----|-------------------|---------|
| 名称              | 番号 |                   |         |
| 1A              | 1  | I                 | 1A 入力   |
| 1B              | 2  | I                 | 1B 入力   |
| NC              | 3  | —                 | 内部接続なし  |
| 1C              | 4  | I                 | 1C 入力   |
| 1D              | 5  | I                 | 1D 入力   |
| 1Y              | 6  | O                 | 1Y 出力   |
| 2Y              | 8  | O                 | 2Y 出力   |
| 2A              | 9  | I                 | 2A 入力   |
| 2B              | 10 | I                 | 2B 入力   |
| NC              | 11 | —                 | 内部接続なし  |
| 2C              | 12 | I                 | 2C 入力   |
| 2D              | 13 | I                 | 2D 入力   |
| GND             | 7  | —                 | グランド ピン |
| V <sub>cc</sub> | 14 | —                 | パワー ピン  |

(1) 信号タイプ:I = 入力、O = 出力。

## 4 仕様

### 4.1 絶対最大定格

自由気流での動作温度範囲内 (特に記述のない限り) <sup>(1)</sup>

|           |                                                | 最小値  | 最大値            | 単位 |
|-----------|------------------------------------------------|------|----------------|----|
| $V_{CC}$  | 電源電圧範囲                                         | -0.5 | 7              | V  |
| $V_I$     | 入力電圧範囲 <sup>(2)</sup>                          | -0.5 | 7              | V  |
| $V_O$     | High または Low 状態で印加される出力電圧範囲 <sup>(2) (3)</sup> | -0.5 | $V_{CC} + 0.5$ | V  |
| $V_O$     | 電源オフ状態で印加される出力電圧範囲 <sup>(2)</sup>              | -0.5 | 7              | V  |
| $I_{IK}$  | 入力クランプ電流<br>( $V_I < 0$ )                      |      | -20            | mA |
| $I_{OK}$  | 出力クランプ電流<br>( $V_O < 0$ )                      |      | -50            | mA |
| $I_O$     | 連続出力電流<br>( $V_O = 0 \sim V_{CC}$ )            |      | $\pm 25$       | mA |
|           | $V_{CC}$ または GND を通過する連続電流                     |      | $\pm 50$       | mA |
| $T_J$     | 接合部温度                                          |      | 150            | °C |
| $T_{stg}$ | 保管温度                                           | -65  | 150            | °C |

- (1) 絶対最大定格を上回るストレスが加わった場合、デバイスに永続的な損傷が発生する可能性があります。これはストレス定格のみについて示しており、このデータシートの「推奨動作条件」に示された値を超える状態で本製品が正常に動作することを暗黙的に示すものではありません。絶対最大定格の状態が長時間続くと、デバイスの信頼性に影響を与える可能性があります。
- (2) 入力と出力の電流定格を順守しても、入力と出力の電圧定格を超えることがあります。
- (3) この値は最大 5.5V に制限されています。

### 4.2 ESD 定格

|             |      | 値                                                                                                              | 単位                       |
|-------------|------|----------------------------------------------------------------------------------------------------------------|--------------------------|
| $V_{(ESD)}$ | 静電放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 準拠 <sup>(1)</sup><br>デバイス帶電モデル (CDM)、JEDEC 仕様 JESD22-C101 準拠 <sup>(2)</sup> | $\pm 2000$<br>$\pm 1000$ |

- (1) JEDEC のドキュメント JEP155 には、500V HBM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。
- (2) JEDEC ドキュメント JEP157 には、250V CDM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。

### 4.3 推奨動作条件

自由気流での動作温度範囲内 (特に記述のない限り) <sup>(1)</sup>

|          |              | 最小値                                         | 最大値                 | 単位 |
|----------|--------------|---------------------------------------------|---------------------|----|
| $V_{CC}$ | 電源電圧         | 2                                           | 5.5                 | V  |
| $V_{IH}$ | High レベル入力電圧 | $V_{CC} = 2 \text{ V}$                      | 1.5                 | V  |
|          |              | $V_{CC} = 2.3 \text{ V} \sim 2.7 \text{ V}$ | $V_{CC} \times 0.7$ |    |
|          |              | $V_{CC} = 3 \text{ V} \sim 3.6 \text{ V}$   | $V_{CC} \times 0.7$ |    |
|          |              | $V_{CC} = 4.5 \text{ V} \sim 5.5 \text{ V}$ | $V_{CC} \times 0.7$ |    |
| $V_{IL}$ | Low レベル入力電圧  | $V_{CC} = 2 \text{ V}$                      | 0.5                 | V  |
|          |              | $V_{CC} = 2.3 \text{ V} \sim 2.7 \text{ V}$ | $V_{CC} \times 0.3$ |    |
|          |              | $V_{CC} = 3 \text{ V} \sim 3.6 \text{ V}$   | $V_{CC} \times 0.3$ |    |
|          |              | $V_{CC} = 4.5 \text{ V} \sim 5.5 \text{ V}$ | $V_{CC} \times 0.3$ |    |
| $V_I$    | 入力電圧         | 0                                           | 5.5                 | V  |
| $V_O$    | 出力電圧         | 0                                           | $V_{CC}$            | V  |
| $I_{OH}$ | High レベル入力電流 | $V_{CC} = 2 \text{ V}$                      | -50                 | mA |
|          |              | $V_{CC} = 2.3 \text{ V} \sim 2.7 \text{ V}$ | -2                  |    |
|          |              | $V_{CC} = 3 \text{ V} \sim 3.6 \text{ V}$   | -6                  |    |
|          |              | $V_{CC} = 4.5 \text{ V} \sim 5.5 \text{ V}$ | -12                 |    |

## 4.3 推奨動作条件 (続き)

自由気流での動作温度範囲内 (特に記述のない限り) <sup>(1)</sup>

|                     |                       |                                           | 最小値 | 最大値 | 単位                 |
|---------------------|-----------------------|-------------------------------------------|-----|-----|--------------------|
| $I_{OL}$            | Low レベル入力電流           | $V_{CC} = 2\text{ V}$                     |     | 50  | $\mu\text{A}$      |
|                     |                       | $V_{CC} = 2.3\text{ V} \sim 2.7\text{ V}$ |     | 2   | $\text{mA}$        |
|                     |                       | $V_{CC} = 3\text{ V} \sim 3.6\text{ V}$   |     | 6   |                    |
|                     |                       | $V_{CC} = 4.5\text{ V} \sim 5.5\text{ V}$ |     | 12  |                    |
| $\Delta t/\Delta v$ | 入力遷移の立ち上がりおよび立ち下がりレート | $V_{CC} = 2.3\text{ V} \sim 2.7\text{ V}$ |     | 200 | $\text{ns/V}$      |
|                     |                       | $V_{CC} = 3\text{ V} \sim 3.6\text{ V}$   |     | 100 |                    |
|                     |                       | $V_{CC} = 4.5\text{ V} \sim 5.5\text{ V}$ |     | 20  |                    |
| $T_A$               | 自由空気での動作温度            |                                           | -40 | 85  | $^{\circ}\text{C}$ |

(1) デバイスが適切に動作するように、デバイスの未使用の入力はすべて、 $V_{CC}$  または GND に固定する必要があります。テキサス・インスツルメンツのアプリケーションレポート『低速またはフローティング CMOS 入力の影響』(文献番号 [SCBA004](#)) を参照してください。

## 4.4 熱に関する情報

| 熱評価基準 <sup>(1)</sup> | SN74LV20A    |       |       |       |       | 単位  |                      |
|----------------------|--------------|-------|-------|-------|-------|-----|----------------------|
|                      | D            | DB    | DGV   | NS    | PW    |     |                      |
|                      | 14 ピン        | 14 ピン | 14 ピン | 14 ピン | 14 ピン |     |                      |
| $R_{θJA}$            | 接合部から周囲への熱抵抗 | 86    | 96    | 127   | 76    | 113 | $^{\circ}\text{C/W}$ |

(1) 従来および新しい熱評価基準値の詳細については、『IC パッケージの熱評価基準』アプリケーションレポート ([SPRA953](#)) を参照してください。

## 4.5 電気的特性

自由空気での推奨動作温度範囲内 (特に記述のない限り)

| パラメータ     | テスト条件                             | $V_{CC}$                              | 最小値            | 代表値  | 最大値     | 単位            |
|-----------|-----------------------------------|---------------------------------------|----------------|------|---------|---------------|
| $V_{OH}$  | $I_{OH} = -50\text{ }\mu\text{A}$ | $2\text{ V} \sim 5.5\text{ V}$        | $V_{CC} - 0.1$ |      |         | V             |
|           | $I_{OH} = -2\text{ mA}$           | $2.3\text{ V}$                        | 2              |      |         |               |
|           | $I_{OH} = -6\text{ mA}$           | $3\text{ V}$                          | 2.48           |      |         |               |
|           | $I_{OH} = -12\text{ mA}$          | $4.5\text{ V}$                        | 3.8            |      |         |               |
| $V_{OL}$  | $I_{OL} = 50\text{ }\mu\text{A}$  | $2\text{ V} \sim 5.5\text{ V}$        |                | 0.1  |         | V             |
|           | $I_{OL} = 2\text{ mA}$            | $2.3\text{ V}$                        |                | 0.4  |         |               |
|           | $I_{OL} = 6\text{ mA}$            | $3\text{ V}$                          |                | 0.44 |         |               |
|           | $I_{OL} = 12\text{ mA}$           | $4.5\text{ V}$                        |                | 0.55 |         |               |
| $I_I$     | 入力リーコンデンサー                        | $V_I = 5.5\text{ V}$ または GND          | 0~5.5V         |      | $\pm 1$ | $\mu\text{A}$ |
| $I_{CC}$  | 電源電流                              | $V_I = V_{CC}$ または $I_O = 0$<br>GND、  | 5.5 V          |      | 20      | $\mu\text{A}$ |
| $I_{off}$ | オフ状態のリーコンデンサー                     | $V_I$ または $V_O = 0 \sim 5.5\text{ V}$ | 0 V            |      | 5       | $\mu\text{A}$ |
| $C_i$     | 入力容量                              | $V_I = V_{CC}$ または GND                | 3.3 V          |      | 1.9     | pF            |

## 4.6 スイッチング特性、 $V_{CC} = 2.5\text{ V} \pm 0.2\text{ V}$

自由空気での推奨動作温度範囲内 (特に記述のない限り) (「[負荷回路および電圧波形](#)」を参照)

| パラメータ    | 始点<br>(入力) | 終点<br>(出力) | 負荷<br>容量             | $T_A = 25^{\circ}\text{C}$ |      |     | 単位   |
|----------|------------|------------|----------------------|----------------------------|------|-----|------|
|          |            |            |                      | 最小値                        | 代表値  | 最大値 |      |
| $t_{pd}$ | A, B, C, D | Y          | $C_L = 15\text{ pF}$ | 6.8                        | 11.6 | 1   | 13.5 |
| $t_{pd}$ | A, B, C, D | Y          | $C_L = 50\text{ pF}$ | 9.2                        | 15.3 | 1   | 18.5 |

## 4.7 スイッチング特性、 $V_{CC} = 3.3\text{ V} \pm 0.3\text{ V}$

自由空気での推奨動作温度範囲内 (特に記述のない限り) (「[負荷回路および電圧波形](#)」を参照)

| パラメータ    | 始点<br>(入力) | 終点<br>(出力) | 負荷<br>容量            | $T_A = 25^\circ\text{C}$ |      |      | SN74LV20A |     | 単位 |
|----------|------------|------------|---------------------|--------------------------|------|------|-----------|-----|----|
|          |            |            |                     | 最小値                      | 代表値  | 最大値  | 最小値       | 最大値 |    |
| $t_{pd}$ | A, B, C, D | Y          | $C_L = 15\text{pF}$ | 4.9                      | 6.6  | 8    | 1         | ns  | ns |
| $t_{pd}$ | A, B, C, D | Y          | $C_L = 50\text{pF}$ | 6.5                      | 10.1 | 11.5 | 1         | ns  |    |

## 4.8 スイッチング特性、 $V_{CC} = 5\text{ V} \pm 0.5\text{ V}$

自由空気での推奨動作温度範囲内 (特に記述のない限り) (「[負荷回路および電圧波形](#)」を参照)

| パラメータ    | 始点<br>(入力) | 終点<br>(出力) | 負荷<br>容量            | $T_A = 25^\circ\text{C}$ |     |     | SN74LV20A |     | 単位 |
|----------|------------|------------|---------------------|--------------------------|-----|-----|-----------|-----|----|
|          |            |            |                     | 最小値                      | 代表値 | 最大値 | 最小値       | 最大値 |    |
| $t_{pd}$ | A, B, C, D | Y          | $C_L = 15\text{pF}$ | 3.7                      | 5   | 6   | 1         | ns  | ns |
| $t_{pd}$ | A, B, C, D | Y          | $C_L = 50\text{pF}$ | 4.8                      | 7   | 8   | 1         | ns  |    |

## 4.9 ノイズ特性

$V_{CC} = 3.3\text{ V}$ 、 $C_L = 50\text{pF}$ 、 $T_A = 25^\circ\text{C}$

| パラメータ (1)                          | 最小値  | 代表値  | 最大値 | 単位 |
|------------------------------------|------|------|-----|----|
| $V_{OL(P)}$ 低ノイズ出力、最大動的電圧 $V_{OL}$ | 0.2  | 0.8  | V   |    |
| $V_{OL(V)}$ 低ノイズ出力、最小動的電圧 $V_{OL}$ | 0    | -0.8 | V   |    |
| $V_{OH(V)}$ 低ノイズ出力、最小動的電圧 $V_{OH}$ | 3.2  |      | V   |    |
| $V_{IH(D)}$ High レベル動的入力電圧         | 2.31 |      | V   |    |
| $V_{IL(D)}$ Low レベル動的入力電圧          | 0.99 |      | V   |    |

(1) 特性は表面実装パッケージのみが対象です。

## 4.10 動作特性

$T_A = 25^\circ\text{C}$

| パラメータ           | テスト条件                                     | $V_{CC}$ | 標準値  | 単位 |
|-----------------|-------------------------------------------|----------|------|----|
| $C_{pd}$ 電力散逸容量 | $C_L = 50\text{pF}$ 、 $f = 10\text{ MHz}$ | 3.3 V    | 20.5 | pF |
|                 |                                           | 5 V      | 23.9 |    |

## 5 パラメータ測定情報



図 5-1. 負荷回路および電圧波形

- A.  $C_L$  にはプローブと治具の容量が含まれます。
- B. 波形 1 は、出力が Low になるような内部条件を持つ出力についてのものです。ただし、出力制御によってディセーブルになっている場合は除きます。  
波形 2 は、出力が High になるような内部条件を持つ出力についてのものです。ただし、出力制御によってディセーブルになっている場合は除きます。
- C. すべての入力パルスは、以下の特性を持つジェネレータによって供給されます。PRR  $\leq 1\text{MHz}$ ,  $Z_O = 50\Omega$ ,  $t_r \leq 3\text{ns}$ ,  $t_f \leq 3\text{ns}$ 。
- D. 出力は一度に 1 つずつ測定され、測定するたびに入力が 1 回遷移します。
- E.  $t_{PLZ}$  と  $t_{PHZ}$  は  $t_{dis}$  と同じです。
- F.  $t_{PZL}$  と  $t_{PZH}$  は  $t_{en}$  と同じです。
- G.  $t_{PHL}$  と  $t_{PLH}$  は  $t_{pd}$  と同じです。
- H. すべてのパラメータと波形が、すべてのデバイスに適用できるわけではありません。

## 6 詳細説明

### 6.1 概要

SN74LV20A デバイスは、ブール関数  $Y = \overline{A \cdot B \cdot C \cdot D}$ 、すなわち  $Y = \overline{A} + \overline{B} + \overline{C} + \overline{D}$  を正論理で実行します。

これらのデバイスは、 $I_{off}$  を使用する部分的パワーダウン アプリケーション用の動作が完全に規定されています。 $I_{off}$  回路が output をディセーブルにするため、電源切断時にデバイスに電流が逆流して損傷に至ることを回避できます。

### 6.2 機能ブロック図



図 6-1. 論理図 (正論理)

### 6.3 デバイスの機能モード

機能表  
(各ゲート)

| 入力 |   |   |   | 出力<br>Y |
|----|---|---|---|---------|
| A  | B | C | D |         |
| H  | H | H | H | L       |
| L  | X | X | X | H       |
| X  | L | X | X | H       |
| X  | X | L | X | H       |
| X  | X | X | L | H       |

## 7 アプリケーションと実装

### 注

以下のアプリケーション情報は、TI の製品仕様に含まれるものではなく、TI ではその正確性または完全性を保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 7.1 電源に関する推奨事項

電源には、「推奨動作条件」に記載された電源電圧定格の最小値と最大値の間の任意の電圧を使用できます。電源の外乱を防止するため、各  $V_{CC}$  端子に適切なバイパスコンデンサを配置する必要があります。このデバイスには  $0.1\mu F$  のコンデンサを推奨します。複数のバイパスコンデンサを並列に配置して、異なる周波数のノイズを除去することが許容されます。一般的に、 $0.1\mu F$  と  $1\mu F$  のコンデンサは並列に使用されます。バイパスコンデンサを電源端子のできるだけ近くに配置すると最適な結果が得られます。

### 7.2 レイアウト

#### 7.2.1 レイアウトのガイドライン

マルチ入力およびマルチチャネルのロジックデバイスを使用する場合、入力をフローティングのままにしてはなりません。多くの場合、デジタル論理デバイスの機能または機能の一部は使用されません（たとえば、トリプル入力 AND ゲートの 2 つの入力のみを使用する場合や 4 つのバッファゲートのうちの 3 つのみを使用する場合）。このような未使用の入力ピンを未接続のままにすることはできません。外部接続の電圧が未確定の場合、動作状態が不定になるためです。デジタルロジックデバイスの未使用入力はすべて、入力電圧の仕様で定義されるロジック High またはロジック Low 電圧に接続して、それらがフローティングにならないようにする必要があります。特定の未使用入力に適用する必要があるロジックレベルは、デバイスの機能によって異なります。一般に入力は、GND または  $V_{CC}$  のうち、ロジックの機能にとってより適切であるかより利便性の高い方に接続されます。

## 8 デバイスおよびドキュメントのサポート

テキサス・インスツルメンツでは、幅広い開発ツールを提供しています。デバイスの性能の評価、コードの生成、ソリューションの開発を行うためのツールとソフトウェアを以下で紹介します。

### 8.1 ドキュメントのサポート (アナログ)

#### 8.1.1 関連資料

次の表に、クリックアクセスリンクを示します。カテゴリには、技術資料、サポートおよびコミュニティリソース、ツールとソフトウェア、およびサンプル注文またはご購入へのクリックアクセスが含まれます。

| 製品        | プロダクト フォルダ               | サンプルとご購入                 | 技術資料                     | ツールとソフトウェア               | サポートとコミュニティ              |
|-----------|--------------------------|--------------------------|--------------------------|--------------------------|--------------------------|
| SN74LV20A | <a href="#">こちらをクリック</a> |

### 8.2 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[ti.com](#) のデバイス製品フォルダを開いてください。「更新の通知を受け取る」をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取れます。変更の詳細については、修正されたドキュメントに含まれている改訂履歴をご覧ください。

### 8.3 サポート・リソース

[TI E2E™ サポート・フォーラム](#)は、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、該当する貢献者により、現状のまま提供されるものです。これらは TI の仕様を構成するものではなく、必ずしも TI の見解を反映したものではありません。[TI の使用条件](#)を参照してください。

### 8.4 商標

[TI E2E™](#) is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

### 8.5 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことをお勧めします。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

### 8.6 用語集

#### テキサス・インスツルメンツ用語集

この用語集には、用語や略語の一覧および定義が記載されています。

## 9 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

#### Changes from Revision E (April 2005) to Revision F (May 2024)

Page

- 「パッケージ情報」表、「ピンの機能」表、「ESD 定格」表、「熱に関する情報」表、「デバイスの機能モード」、「アプリケーションと実装」セクション、「デバイスおよびドキュメントのサポート」セクション、および「メカニカル、パッケージ、および注文情報」セクションを追加 ..... 1

## 10 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は指定したデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用されている場合は、画面左側のナビゲーションをご覧ください。

**PACKAGING INFORMATION**

| Orderable part number          | Status<br>(1) | Material type<br>(2) | Package   Pins   | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|--------------------------------|---------------|----------------------|------------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| <a href="#">SN74LV20AD</a>     | Obsolete      | Production           | SOIC (D)   14    | -                     | -           | Call TI                              | Call TI                           | -40 to 85    | LV20A               |
| <a href="#">SN74LV20ADBR</a>   | Active        | Production           | SSOP (DB)   14   | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | LV20A               |
| SN74LV20ADBR.A                 | Active        | Production           | SSOP (DB)   14   | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | LV20A               |
| <a href="#">SN74LV20ADGVR</a>  | Active        | Production           | TVSOP (DGV)   14 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | LV20A               |
| SN74LV20ADGVR.A                | Active        | Production           | TVSOP (DGV)   14 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | LV20A               |
| <a href="#">SN74LV20ADR</a>    | Active        | Production           | SOIC (D)   14    | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | LV20A               |
| SN74LV20ADR.A                  | Active        | Production           | SOIC (D)   14    | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | LV20A               |
| <a href="#">SN74LV20ANSR</a>   | Active        | Production           | SOP (NS)   14    | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | 74LV20A             |
| SN74LV20ANSR.A                 | Active        | Production           | SOP (NS)   14    | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | 74LV20A             |
| <a href="#">SN74LV20APW</a>    | Obsolete      | Production           | TSSOP (PW)   14  | -                     | -           | Call TI                              | Call TI                           | -40 to 85    | LV20A               |
| <a href="#">SN74LV20APWR</a>   | Active        | Production           | TSSOP (PW)   14  | 2000   LARGE T&R      | Yes         | NIPDAU   SN                          | Level-1-260C-UNLIM                | -40 to 85    | LV20A               |
| SN74LV20APWR.A                 | Active        | Production           | TSSOP (PW)   14  | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | LV20A               |
| <a href="#">SN74LV20APWRG4</a> | Active        | Production           | TSSOP (PW)   14  | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | LV20A               |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**TAPE AND REEL INFORMATION**

|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

**QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**

\*All dimensions are nominal

| Device         | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|----------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| SN74LV20ADBR   | SSOP         | DB              | 14   | 2000 | 330.0              | 16.4               | 8.35    | 6.6     | 2.4     | 12.0    | 16.0   | Q1            |
| SN74LV20ADGVR  | TVSOP        | DGV             | 14   | 2000 | 330.0              | 12.4               | 6.8     | 4.0     | 1.6     | 8.0     | 12.0   | Q1            |
| SN74LV20ADR    | SOIC         | D               | 14   | 2500 | 330.0              | 16.4               | 6.5     | 9.0     | 2.1     | 8.0     | 16.0   | Q1            |
| SN74LV20ANSR   | SOP          | NS              | 14   | 2000 | 330.0              | 16.4               | 8.1     | 10.4    | 2.5     | 12.0    | 16.0   | Q1            |
| SN74LV20APWR   | TSSOP        | PW              | 14   | 2000 | 330.0              | 12.4               | 6.9     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |
| SN74LV20APWRG4 | TSSOP        | PW              | 14   | 2000 | 330.0              | 12.4               | 6.9     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device         | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|----------------|--------------|-----------------|------|------|-------------|------------|-------------|
| SN74LV20ADBR   | SSOP         | DB              | 14   | 2000 | 353.0       | 353.0      | 32.0        |
| SN74LV20ADGVR  | TVSOP        | DGV             | 14   | 2000 | 353.0       | 353.0      | 32.0        |
| SN74LV20ADR    | SOIC         | D               | 14   | 2500 | 353.0       | 353.0      | 32.0        |
| SN74LV20ANSR   | SOP          | NS              | 14   | 2000 | 353.0       | 353.0      | 32.0        |
| SN74LV20APWR   | TSSOP        | PW              | 14   | 2000 | 356.0       | 356.0      | 35.0        |
| SN74LV20APWRG4 | TSSOP        | PW              | 14   | 2000 | 356.0       | 356.0      | 35.0        |

# PACKAGE OUTLINE

D0014A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



NOTES:

- All linear dimensions are in millimeters. Dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
- This drawing is subject to change without notice.
- This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm, per side.
- This dimension does not include interlead flash. Interlead flash shall not exceed 0.43 mm, per side.
- Reference JEDEC registration MS-012, variation AB.

# EXAMPLE BOARD LAYOUT

D0014A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



LAND PATTERN EXAMPLE  
SCALE:8X



SOLDER MASK DETAILS

4220718/A 09/2016

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

D0014A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE:8X

4220718/A 09/2016

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## MECHANICAL DATA

**NS (R-PDSO-G\*\*)**

**14-PINS SHOWN**

**PLASTIC SMALL-OUTLINE PACKAGE**



- NOTES: A. All linear dimensions are in millimeters.  
 B. This drawing is subject to change without notice.  
 C. Body dimensions do not include mold flash or protrusion, not to exceed 0,15.

## DGV (R-PDSO-G\*\*)

## PLASTIC SMALL-OUTLINE

24 PINS SHOWN



- NOTES:
- A. All linear dimensions are in millimeters.
  - B. This drawing is subject to change without notice.
  - C. Body dimensions do not include mold flash or protrusion, not to exceed 0,15 per side.
  - D. Falls within JEDEC: 24/48 Pins – MO-153  
14/16/20/56 Pins – MO-194

# PACKAGE OUTLINE

## SSOP - 2 mm max height

SMALL OUTLINE PACKAGE



### NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
4. Reference JEDEC registration MO-150.

# EXAMPLE BOARD LAYOUT

DB0014A

SSOP - 2 mm max height

SMALL OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 10X



4220762/A 05/2024

NOTES: (continued)

5. Publication IPC-7351 may have alternate designs.
6. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

DB0014A

SSOP - 2 mm max height

SMALL OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE: 10X

4220762/A 05/2024

NOTES: (continued)

7. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
8. Board assembly site may have different recommendations for stencil design.

# PACKAGE OUTLINE

PW0014A



TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



NOTES:

- All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
- This drawing is subject to change without notice.
- This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
- This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
- Reference JEDEC registration MO-153.

# EXAMPLE BOARD LAYOUT

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 10X



4220202/B 12/2023

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE: 10X

4220202/B 12/2023

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Webツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適したTI製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されているTI製品を使用するアプリケーションの開発の目的でのみ、TIはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TIや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TIおよびその代理人を完全に補償するものとし、TIは一切の責任を拒否します。

TIの製品は、[TIの販売条件](#)、[TIの総合的な品質ガイドライン](#)、[ti.com](#)またはTI製品などに関連して提供される他の適用条件に従い提供されます。TIがこれらのリソースを提供することは、適用されるTIの保証または他の保証の放棄の拡大や変更を意味するものではありません。TIがカスタム、またはカスタマー仕様として明示的に指定していない限り、TIの製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TIはそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025年10月