

## SN74ACT00-Q1 クワッド、2 入力、正論理 NAND ゲート

### 1 特長

- 車載アプリケーション認定済み
- MIL-STD-883、手法 3015 に従い 2000V を超える ESD 保護、マシン モードで 200V 超 ( $C = 20\text{pF}$ ,  $R = 0$ )
- 4.5V~5.5V の  $V_{CC}$  で動作
- 5.5V までの入力電圧に対応
- 8ns の最大  $t_{pd}$  (5V 時)
- 入力は TTL 電圧互換

### 2 説明

SN74ACT00 には、4 つの独立した 2 入力 NAND ゲートが内蔵されています。各ゲートは、ブール関数  $Y = \overline{A} \overline{B}$  または  $Y = \overline{A} + \overline{B}$  を正論理で実行します。

#### パッケージ情報

| 部品番号         | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup> | 本体サイズ <sup>(3)</sup> |
|--------------|----------------------|--------------------------|----------------------|
| SN74ACT00-Q1 | D (SOIC, 14)         | 8.65mm × 6mm             | 8.65mm × 3.9mm       |
|              | PW (TSSOP, 14)       | 5mm × 6.4mm              | 5mm × 4.4mm          |
|              | BQA (WQFN, 14)       | 3mm × 2.5mm              | 3mm × 2.5mm          |

(1) 詳細については、[セクション 8](#) を参照してください。

(2) パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。

(3) 本体サイズ (長さ × 幅) は公称値であり、ピンは含まれません。

#### 機能表 (各ゲート)

| 入力 |   | 出力 Y |
|----|---|------|
| A  | B |      |
| H  | H | L    |
| L  | X | H    |
| X  | L | H    |



D または PW パッケージ (上面図)



BQA パッケージ (上面図)

## 目次

|              |   |                        |   |
|--------------|---|------------------------|---|
| 1 特長         | 1 | 5.1 機能ブロック図            | 5 |
| 2 説明         | 1 | 6 デバイスおよびドキュメントのサポート   | 6 |
| 3 仕様         | 3 | 6.1 ドキュメントの更新通知を受け取る方法 | 6 |
| 3.1 絶対最大定格   | 3 | 6.2 サポート・リソース          | 6 |
| 3.2 推奨動作条件   | 3 | 6.3 静電気放電に関する注意事項      | 6 |
| 3.3 熱に関する情報  | 3 | 6.4 用語集                | 6 |
| 3.4 電気的特性    | 4 | 7 改訂履歴                 | 6 |
| 3.5 スイッチング特性 | 4 | 8 メカニカル、パッケージ、および注文情報  | 6 |
| 3.6 動作特性     | 4 | 8.1 テープおよびリール情報        | 7 |
| 4 パラメータ測定情報  | 5 | 8.2 メカニカル データ          | 8 |
| 5 詳細説明       | 5 |                        |   |

## 3 仕様

### 3.1 絶対最大定格

自由気流での動作温度範囲内 (特に記述のない限り) <sup>(1)</sup>

|           |                                           | 最小値  | 最大値            | 単位 |
|-----------|-------------------------------------------|------|----------------|----|
| $V_{CC}$  | 電源電圧                                      | -0.5 | 7              | V  |
| $V_I$     | 入力電圧 <sup>(2)</sup>                       | -0.5 | $V_{CC} + 0.5$ | V  |
| $V_O$     | 出力電圧 <sup>(2)</sup>                       | -0.5 | $V_{CC} + 0.5$ | V  |
| $I_{IK}$  | 入力クランプ電流 ( $V_I < 0$ または $V_I > V_{CC}$ ) |      | $\pm 20$       | mA |
| $I_{OK}$  | 出力クランプ電流 ( $V_O < 0$ または $V_O > V_{CC}$ ) |      | $\pm 20$       | mA |
| $I_O$     | 連続出力電流 ( $V_O = 0 \sim V_{CC}$ )          |      | $\pm 50$       | mA |
|           | $V_{CC}$ または GND を通過する連続電流                |      | $\pm 200$      | mA |
| $T_{stg}$ | 保存温度                                      | -65  | 150            | °C |

(1) 「絶対最大定格」の範囲外での動作は、デバイスの永続的な損傷の原因となる可能性があります。「絶対最大定格」は、これらの条件において、または「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを意味するものではありません。「絶対最大定格」の範囲内であっても「推奨動作条件」の範囲外で使用すると、デバイスが完全に機能しない可能性があり、デバイスの信頼性、機能、性能に影響を及ぼし、デバイスの寿命を縮める可能性があります。

(2) 入力と出力の電流定格を順守しても、入力と出力の電圧定格を超えることがあります。

### 3.2 推奨動作条件

自由気流での動作温度範囲内 (特に記述のない限り) <sup>(1)</sup>

|                     |                       | 最小値 | 最大値      | 単位   |
|---------------------|-----------------------|-----|----------|------|
| $V_{CC}$            | 電源電圧                  | 4.5 | 5.5      | V    |
| $V_{IH}$            | High レベル入力電圧          | 2   |          | V    |
| $V_{IL}$            | Low レベル入力電圧           |     | 0.8      | V    |
| $V_I$               | 入力電圧                  | 0   | $V_{CC}$ | V    |
| $V_O$               | 出力電圧                  | 0   | $V_{CC}$ | V    |
| $I_{OH}$            | High レベル出力電流          |     | -24      | mA   |
| $I_{OL}$            | Low レベル出力電流           |     | 24       | mA   |
| $\Delta t/\Delta v$ | 入力遷移の立ち上がりまたは立ち下がりレート |     | 8        | ns/V |
| $T_A$               | 自由空気での動作温度            | -40 | 105      | °C   |

(1) デバイスが適切に動作するように、デバイスの未使用の入力はすべて、 $V_{CC}$  または GND に固定する必要があります。TI の『[低速またはフローティング CMOS 入力の影響](#)』アプリケーション ノートを参照してください。

### 3.3 熱に関する情報

| 熱評価基準 <sup>(1)</sup> | D (SOIC)            | PW (TSSOP)        | BQA (WQFN) | 単位   |      |
|----------------------|---------------------|-------------------|------------|------|------|
|                      | 14 ピン               | 14 ピン             | 14 ピン      |      |      |
| $R_{\theta JA}$      | 接合部から周囲への熱抵抗        | 86 <sup>(2)</sup> | 145.7      | °C/W |      |
| $R_{\theta JC(top)}$ | 接合部からケース (上面) への熱抵抗 | —                 | 76.5       | °C/W |      |
| $R_{\theta JB}$      | 接合部から基板への熱抵抗        | —                 | 102.0      | °C/W |      |
| $\Psi_{JT}$          | 接合部から上面への特性パラメータ    | —                 | 18.8       | °C/W |      |
| $\Psi_{JB}$          | 接合部から基板への特性パラメータ    | —                 | 100.7      | °C/W |      |
| $R_{\theta JC(bot)}$ | 接合部からケース (底面) への熱抵抗 | —                 | —          | 37.0 | °C/W |

(1) 従来および最新の熱評価基準の詳細については、『[半導体および IC パッケージの熱評価基準](#)』アプリケーション ノートを参照してください。

(2) パッケージの熱インピーダンスは、JESD 51-7 に従って計算しています。

### 3.4 電気的特性

自由気流での動作温度範囲内 (特に記述のない限り)

| パラメータ                           | テスト条件                                                        | V <sub>CC</sub> | T <sub>A</sub> = 25°C |      |     | 最小値 | 最大値 | 単位 |
|---------------------------------|--------------------------------------------------------------|-----------------|-----------------------|------|-----|-----|-----|----|
|                                 |                                                              |                 | 最小値                   | 標準値  | 最大値 |     |     |    |
| V <sub>OH</sub>                 | I <sub>OH</sub> = -50μA                                      | 4.5V            | 4.4                   | 4.49 |     | 4.4 |     | V  |
|                                 |                                                              | 5.5V            | 5.4                   | 5.49 |     | 5.4 |     |    |
|                                 | I <sub>OH</sub> = -24mA                                      | 4.5V            | 3.86                  |      |     | 3.7 |     |    |
|                                 |                                                              | 5.5V            | 4.86                  |      |     | 4.7 |     |    |
| V <sub>OL</sub>                 | I <sub>OL</sub> = 50μA                                       | 4.5V            | 0.001                 | 0.1  |     | 0.1 |     | V  |
|                                 |                                                              | 5.5V            | 0.001                 | 0.1  |     | 0.1 |     |    |
|                                 | I <sub>OL</sub> = 24mA                                       | 4.5V            |                       | 0.36 |     | 0.5 |     |    |
|                                 |                                                              | 5.5V            |                       | 0.36 |     | 0.5 |     |    |
| I <sub>I</sub>                  | V <sub>I</sub> = V <sub>CC</sub> または GND                     | 5.5V            |                       | ±0.1 |     | ±1  | μA  |    |
| I <sub>CC</sub>                 | V <sub>I</sub> = V <sub>CC</sub> または GND, I <sub>O</sub> = 0 | 5.5V            |                       | 2    |     | 40  | μA  |    |
| ΔI <sub>CC</sub> <sup>(1)</sup> | 1つの入力は 3.4V、その他の入力は GND または V <sub>CC</sub>                  | 5.5V            |                       | 0.6  |     | 1.6 | mA  |    |
| C <sub>i</sub>                  | V <sub>I</sub> = V <sub>CC</sub> または GND                     | 5V              |                       | 2.6  |     |     | pF  |    |

(1) これは、0V や V<sub>CC</sub> ではなく、規定された TTL 電圧レベルのいずれかにおける各入力の電源電流の増加量です。

### 3.5 スイッチング特性

自由気流での動作温度範囲内、V<sub>CC</sub> = 5V±0.5V (特に記述のない限り) (図 4-1 を参照)

| パラメータ            | 始点 (入力) | 終点 (出力) | T <sub>A</sub> = 25°C |     |     | 最小値 | 最大値 | 単位 |
|------------------|---------|---------|-----------------------|-----|-----|-----|-----|----|
|                  |         |         | 最小値                   | 標準値 | 最大値 |     |     |    |
| t <sub>PLH</sub> | A または B | Y       | 1.5                   | 5.5 | 9   | 1   | 9.5 | ns |
| t <sub>PHL</sub> | A または B | Y       | 1.5                   | 4   | 7   | 1   | 8   | ns |

### 3.6 動作特性

V<sub>CC</sub> = 5V, T<sub>A</sub> = 25°C

| パラメータ           |        | テスト条件               | 最小値 | 標準値 | 最大値 | 単位 |
|-----------------|--------|---------------------|-----|-----|-----|----|
| C <sub>PD</sub> | 電力散逸容量 | CL = 50pF, f = 1MHz |     | 40  |     | pF |

#### 4 パラメータ測定情報



図 4-1. 負荷回路および電圧波形

#### 5 詳細説明

##### 5.1 機能ブロック図



各ゲートの論理図 (正論理)

## 6 デバイスおよびドキュメントのサポート

テキサス・インスツルメンツでは、幅広い開発ツールを提供しています。デバイスの性能の評価、コードの生成、ソリューションの開発を行うためのツールとソフトウェアを以下で紹介します。

### 6.1 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 6.2 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの[使用条件](#)を参照してください。

### 6.3 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことを推奨します。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

### 6.4 用語集

[テキサス・インスツルメンツ用語集](#) この用語集には、用語や略語の一覧および定義が記載されています。

## 7 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

| Changes from Revision A (April 2008) to Revision B (April 2025) | Page |
|-----------------------------------------------------------------|------|
| ドキュメント全体にわたって表、図、相互参照の採番方法を更新.....                              | 1    |
| 「パッケージ情報」表を変更 .....                                             | 1    |
| データシートに PW および BQA パッケージを追加.....                                | 1    |
| 「熱に関する情報」表を追加.....                                              | 3    |

## 8 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

## 8.1 テープおよびリール情報



|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

### QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



| デバイス         | パッケージ<br>タイプ | パッケージ<br>図 | ピン | SPQ | リール<br>直径 (mm) | リール<br>幅 W1 (mm) | A0<br>(mm) | B0<br>(mm) | K0<br>(mm) | P1<br>(mm) | W<br>(mm) | ピン 1 の<br>象限   |
|--------------|--------------|------------|----|-----|----------------|------------------|------------|------------|------------|------------|-----------|----------------|
| SN74ACT00-Q1 | 168          | 168        | 16 | 168 | 12.7           | 12.7             | 1.27       | 1.27       | 0.508      | 0.317      | 12.7      | Q1, Q2, Q3, Q4 |

### TAPE AND REEL BOX DIMENSIONS



| デバイス | パッケージタイプ | パッケージ図 | ピン | SPQ | 長さ (mm) | 幅 (mm) | 高さ (mm) |
|------|----------|--------|----|-----|---------|--------|---------|
|      |          |        |    |     |         |        |         |

## 8.2 メカニカル データ

## 重要なお知らせと免責事項

テキサス・インスツルメンツは、技術データと信頼性データ（データシートを含みます）、設計リソース（リファレンス デザインを含みます）、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、テキサス・インスツルメンツ製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した テキサス・インスツルメンツ製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている テキサス・インスツルメンツ製品を使用するアプリケーションの開発の目的でのみ、テキサス・インスツルメンツはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。テキサス・インスツルメンツや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、テキサス・インスツルメンツおよびその代理人を完全に補償するものとし、テキサス・インスツルメンツは一切の責任を拒否します。

テキサス・インスツルメンツの製品は、[テキサス・インスツルメンツの販売条件](#)、または [ti.com](http://ti.com) やかかる テキサス・インスツルメンツ製品の関連資料などのいづれかを通じて提供する適用可能な条項の下で提供されています。テキサス・インスツルメンツがこれらのリソースを提供することは、適用されるテキサス・インスツルメンツの保証または他の保証の放棄の拡大や変更を意味するものではありません。

お客様がいかなる追加条項または代替条項を提案した場合でも、テキサス・インスツルメンツはそれらに異議を唱え、拒否します。

郵送先住所: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265

Copyright © 2025, Texas Instruments Incorporated

**PACKAGING INFORMATION**

| Orderable part number              | Status<br>(1) | Material type<br>(2) | Package   Pins  | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|------------------------------------|---------------|----------------------|-----------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| <a href="#">SN74ACT00PWRQ1</a>     | Active        | Production           | TSSOP (PW)   14 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 105   | ACT00Q              |
| <a href="#">SN74ACT00PWRQ1.A</a>   | Active        | Production           | TSSOP (PW)   14 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 105   | ACT00Q              |
| <a href="#">SN74ACT00TDRQ1</a>     | Active        | Production           | SOIC (D)   14   | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 105   | ACT00TQ1            |
| <a href="#">SN74ACT00TDRQ1.A</a>   | Active        | Production           | SOIC (D)   14   | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 105   | ACT00TQ1            |
| <a href="#">SN74ACT00WBQARQ1</a>   | Active        | Production           | WQFN (BQA)   14 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 105   | AD00Q               |
| <a href="#">SN74ACT00WBQARQ1.A</a> | Active        | Production           | WQFN (BQA)   14 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 105   | AD00Q               |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**OTHER QUALIFIED VERSIONS OF SN74ACT00-Q1 :**

- Catalog : [SN74ACT00](#)
- Military : [SN54ACT00](#)

NOTE: Qualified Version Definitions:

- Catalog - TI's standard catalog product
- Military - QML certified for Military and Defense Applications

**TAPE AND REEL INFORMATION**


|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

**QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**


\*All dimensions are nominal

| Device           | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|------------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| SN74ACT00PWRQ1   | TSSOP        | PW              | 14   | 3000 | 330.0              | 12.4               | 6.9     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |
| SN74ACT00WBQARQ1 | WQFN         | BQA             | 14   | 3000 | 180.0              | 12.4               | 2.8     | 3.3     | 1.1     | 4.0     | 12.0   | Q1            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device           | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|------------------|--------------|-----------------|------|------|-------------|------------|-------------|
| SN74ACT00PWRQ1   | TSSOP        | PW              | 14   | 3000 | 353.0       | 353.0      | 32.0        |
| SN74ACT00WBQARQ1 | WQFN         | BQA             | 14   | 3000 | 210.0       | 185.0      | 35.0        |

# PACKAGE OUTLINE

D0014A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



## NOTES:

1. All linear dimensions are in millimeters. Dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm, per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.43 mm, per side.
5. Reference JEDEC registration MS-012, variation AB.

# EXAMPLE BOARD LAYOUT

D0014A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



LAND PATTERN EXAMPLE  
SCALE:8X



SOLDER MASK DETAILS

4220718/A 09/2016

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

D0014A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE:8X

4220718/A 09/2016

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## GENERIC PACKAGE VIEW

**BQA 14**

**WQFN - 0.8 mm max height**

**2.5 x 3, 0.5 mm pitch**

**PLASTIC QUAD FLATPACK - NO LEAD**

This image is a representation of the package family, actual package may vary.  
Refer to the product data sheet for package details.



4227145/A

# PACKAGE OUTLINE

BQA0014B



WQFN - 0.8 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



4227062/B 09/2021

## EXAMPLE BOARD LAYOUT

BQA0014B

## **WQFN - 0.8 mm max height**

#### PLASTIC QUAD FLATPACK - NO LEAD



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 20X



4227062/B 09/2021

#### NOTES: (continued)

4. This package is designed to be soldered to a thermal pad on the board. For more information, see Texas Instruments literature number SLUA271 ([www.ti.com/lit/slua271](http://www.ti.com/lit/slua271)).
  5. Vias are optional depending on application, refer to device data sheet. If any vias are implemented, refer to their locations shown on this view. It is recommended that vias under paste be filled, plugged or tented.

## EXAMPLE STENCIL DESIGN

**BQA0014B**

## **WQFN - 0.8 mm max height**

## PLASTIC QUAD FLATPACK - NO LEAD



**SOLDER PASTE EXAMPLE  
BASED ON 0.125 MM THICK STENCIL  
SCALE: 20X**

EXPOSED PAD 15  
87% PRINTED SOLDER COVERAGE BY AREA UNDER PACKAGE

4227062/B 09/2021

#### NOTES: (continued)

6. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.

# PACKAGE OUTLINE

PW0014A



TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
5. Reference JEDEC registration MO-153.

# EXAMPLE BOARD LAYOUT

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 10X



4220202/B 12/2023

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.
7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE: 10X

4220202/B 12/2023

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## 重要なお知らせと免責事項

TI は、技術データと信頼性データ (データシートを含みます)、設計リソース (リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1) お客様のアプリケーションに適した TI 製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025 年 10 月