

- 低電源電圧範囲 : 1.8 V ~ 3.6 V
- 超低消費電力 :
  - アクティブ・モード : 280  $\mu$ A (1 MHz, 2.2 V)
  - スタンバイ・モード : 1.1  $\mu$ A
  - オフ・モード (RAM データ保持) : 0.1  $\mu$ A
- 5 つのパワー・セーブ・モード
- スタンバイ・モードからのウェークアップは 6  $\mu$ s 以下
- 16 ビット RISC アーキテクチャ、  
125 ns インストラクション・サイクル・タイム
- 12 ビット A/D コンバータ  
(内部基準電圧、サンプル&ホールド、オートスキャン機能付き)
- 16 ビット タイマ\_B (3† つの又は 7‡ つのキャプチャ/コンペア、シャドウ・レジスタ付き)
- 16 ビット タイマ\_A (3 つのキャプチャ/コンペア・レジスタ付き)
- オンチップ・コンパレータ
- シリアル・コミュニケーション・インターフェース (USART)、ソフトウェアによって非同期 UART 又は同期 SPI を選択 :
  - 2 つの USART (USART0, USART1) - MSP430x44x デバイス
  - 1 つの USART (USART0) - MSP430x43x デバイス
- ブラウンアウト検出
- 検出レベル可変電源電圧監視/モニタ

- シリアル・オンボード・プログラミング、外部プログラミング電圧不要、セキュリティ・ヒューズによるプログラム可能なコード保護
- 160 セグメントまでの LCD ドライバ内蔵
- 製品ファミリ :
  - MSP430F435 :  
16KB + 256B フラッシュ・メモリ、  
512B RAM
  - MSP430F436 :  
24KB + 256B フラッシュ・メモリ、  
1KB RAM
  - MSP430F437 :  
32KB + 256B フラッシュ・メモリ、  
1KB RAM
  - MSP430F447 :  
32KB + 256B フラッシュ・メモリ、  
1KB RAM
  - MSP430F448 :  
48KB + 256B フラッシュ・メモリ、  
2KB RAM
  - MSP430F449 :  
60KB + 256B フラッシュ・メモリ、  
2KB RAM
- モジュールの詳細は、MSP430x4xx ファミリ ユーザーズ・ガイド 資料番号 SLAU141、SLAU056 を参照して下さい。

† F435、F436、F437 デバイス  
‡ F447、F448、F449 デバイス

## 概要

テキサス・インスツルメンツの超低消費電力マイクロコントローラ MSP430 ファミリは、色々なアプリケーションのための異なる種類のペリフェラル・デバイスで構成されています。5 つの低消費電力モードを持ったアーキテクチャは、携帯型計測機器アプリケーションのバッテリ寿命を延ばすために最適化されています。デバイスには、パワフルな 16 ビット RISC CPU、16 ビット レジスタ、及び最大コード効率のためのコンスタント・ジェネレータが搭載されています。デジタル・コントロール・オシレータ (DCO) により、低消費電力モードからアクティブ・モードへのウェークアップが 6  $\mu$ s 以内で行われます。

MSP430x43x 及び MSP430x44x シリーズは、2 つの 16 ビット タイマ、高速 12 ビット A/D コンバータ、1 つ又は 2 つの USART、48 I/O 端子、及び 160 セグメントまでの液晶 (LCD) ドライバで構成されたマイクロコントローラです。

標準的なアプリケーションとしては、アナログ信号を捕獲し、デジタル値に変換し、データを処理してホスト・システムに送信したり、データを処理して LCD パネルに表示したりするセンサ・システムがあります。タイマにより、リップル・カウンタ、デジタル・モータ・コントロール、EE メータ、ハンド・ヘルド・メータ等のような工業用制御アプリケーションに理想的な構成となります。ハードウェア・マルチプライヤにより性能が強化され、広範囲なコード及びハードウェア・コンパチブルな製品ファミリ・ソリューションを提供します。



テキサス・インスツルメンツの半導体製品の供給状況、標準保証、及び重大用途における使用に関しては、重要なご注意がこのデータ・シートの終わりに掲載されていますので、ご参照下さい。

この資料は、Texas Instruments Incorporated (TI) が英文で記述した資料を、皆様のご理解の一助として頂くために日本テキサス・インスツルメンツ (日本 TI) が英文から和文へ翻訳して作成したものです。資料によっては正規英語版資料の更新に対応していないものがあります。日本 TI による和文資料は、あくまでも TI 正規英語版をご理解頂くための補助的参考資料としてご使用下さい。製品のご検討及びご採用にあたりましては、必ず正規英語版の最新資料をご確認下さい。TI 及び日本 TI は、正規英語版にて更新情報を探して下さい。TI 及び日本 TI は、正規英語版にて更新情報に基づいて発生した問題や障害等につきましては如何なる責任も負いません。

## 製品オプション

| T <sub>A</sub> | パッケージ・デバイス                                      |                                                                                                    |
|----------------|-------------------------------------------------|----------------------------------------------------------------------------------------------------|
|                | プラスチック 80 ピン QFP<br>(PN)                        | プラスチック 100 ピン QFP<br>(PZ)                                                                          |
| -40°C ~ 85°C   | MSP430F435IPN<br>MSP430F436IPN<br>MSP430F437IPN | MSP430F435IPZ<br>MSP430F436IPZ<br>MSP430F437IPZ<br>MSP430F447IPZ<br>MSP430F448IPZ<br>MSP430F449IPZ |

ピン配置 MSP430x435IPN、MSP430x436IPN、MSP430x437IPN

PN パッケージ  
(上面図)

ピン配置 MSP430x435IPZ、MSP430x436IPZ、MSP430x437IPZ

PZ パッケージ  
(上面図)

|                   |    |                   |     |   |               |
|-------------------|----|-------------------|-----|---|---------------|
| DV <sub>CC1</sub> | 1  | AVCC              | 100 | □ | P2.4/UTXD0    |
| P6.3/A3           | 2  | DV <sub>SS1</sub> | 99  | □ | P2.5/URXD0    |
| P6.4/A4           | 3  | AVSS              | 98  | □ | P2.6/CAOUT    |
| P6.5/A5           | 4  |                   | 97  | □ | P2.7/ADC12CLK |
| P6.6/A6           | 5  |                   | 96  | □ | P3.0/STE0     |
| P6.7/A7/SVSIN     | 6  |                   | 95  | □ | P3.1/SIM00    |
| VREF+             | 7  |                   | 94  | □ | P3.2/SOMI0    |
| XIN               | 8  |                   | 93  | □ | P3.3/UCLK0    |
| XOUT              | 9  | TCK               | 92  | □ | P3.4          |
| VeREF+            | 10 | TMS               | 91  | □ | P3.5          |
| VREF-/VeREF-      | 11 | TDI/TCLK          | 90  | □ | P3.6          |
| P5.1/S0           | 12 | TDO/TDI           | 89  | □ | P3.7          |
| P5.0/S1           | 13 | XT2IN             | 88  | □ | P4.0          |
| S2                | 14 | XT2OUT            | 87  | □ | P4.1          |
| S3                | 15 | P1.0/TA0          | 86  | □ | P4.2          |
| S4                | 16 | P1.1/TA0/MCLK     | 85  | □ | P4.3          |
| S5                | 17 | P1.2/TA1          | 84  | □ | P4.4          |
| S6                | 18 | P1.3/TB0/THSVSOUT | 83  | □ | P4.5          |
| S7                | 19 | P1.4/TBCLK/SMCLK  | 82  | □ | P4.6          |
| S8                | 20 | P1.5/TACLK/ACLK   | 81  | □ | P4.7          |
| S9                | 21 |                   | 80  | □ | P4.8          |
| S10               | 22 |                   | 79  | □ | P4.9          |
| S11               | 23 |                   | 78  | □ | P4.10         |
| S12               | 24 |                   | 77  | □ | P4.11         |
| S13               | 25 |                   | 76  | □ | P4.12         |
| S14               | 26 |                   |     | □ | P4.13         |
| S15               | 27 |                   |     | □ | P4.14         |
| S16               | 28 |                   |     | □ | P4.15         |
| S17               | 29 |                   |     | □ | P4.16         |
| S18               | 30 |                   |     | □ | P4.17         |
| S19               | 31 |                   |     | □ | P4.18         |
| S20               | 32 |                   |     | □ | P4.19         |
| S21               | 33 |                   |     | □ | P4.20         |
| S22               | 34 |                   |     | □ | P4.21         |
| S23               | 35 |                   |     | □ | P4.22         |
| S24               | 36 |                   |     | □ | P4.23         |
| S25               | 37 |                   |     | □ | P4.24         |
| S26               | 38 |                   |     | □ | P4.25         |
| S27               | 39 |                   |     | □ | P4.26         |
| S28               | 40 |                   |     | □ | P4.27         |
| S29               | 41 |                   |     | □ | P4.28         |
| S30               | 42 |                   |     | □ | P4.29         |
| S31               | 43 |                   |     | □ | P4.30         |
| S32               | 44 |                   |     | □ | P4.31         |
| S33               | 45 |                   |     | □ | P4.32         |
| P4.7/S34          | 46 |                   |     | □ | P4.33         |
| P4.6/S35          | 47 |                   |     | □ | P4.34         |
| P4.5/S36          | 48 |                   |     | □ | P4.35         |
| P4.4/S37          | 49 |                   |     | □ | P4.36         |
| P4.3/S38          | 50 |                   |     | □ | P4.37         |

# MSP430x43x、MSP430x44x

## ミックスド・シグナル・マイクロコントローラ

SLAS446 – 2005年4月

ピン配置 MSP430x447IPZ、MSP430x448IPZ、MSP430x449IPZ

PZ パッケージ  
(上面図)



## 機能ブロック図

MSP430x43x



MSP430x44x



## MSP430x43x 端子機能表

| 端 子                                 |    |     |                                     | 機 能 |     |                                                        |
|-------------------------------------|----|-----|-------------------------------------|-----|-----|--------------------------------------------------------|
| PN<br>名 前                           | 番号 | I/O | PZ<br>名 前                           | 番号  | I/O |                                                        |
| DV <sub>CC1</sub>                   | 1  |     | DV <sub>CC1</sub>                   | 1   |     | デジタル電源。正端子                                             |
| P6.3/A3                             | 2  | I/O | P6.3/A3                             | 2   | I/O | 汎用デジタル I/O / アナログ入力 a3 - 12 ビット ADC                    |
| P6.4/A4                             | 3  | I/O | P6.4/A4                             | 3   | I/O | 汎用デジタル I/O / アナログ入力 a4 - 12 ビット ADC                    |
| P6.5/A5                             | 4  | I/O | P6.5/A5                             | 4   | I/O | 汎用デジタル I/O / アナログ入力 a5 - 12 ビット ADC                    |
| P6.6/A6                             | 5  | I/O | P6.6/A6                             | 5   | I/O | 汎用デジタル I/O / アナログ入力 a6 - 12 ビット ADC                    |
| P6.7/A7/SVSIN                       | 6  | I/O | P6.7/A7/SVS<br>IN                   | 6   | I/O | 汎用デジタル I/O / アナログ入力 a7 - 12 ビット ADC / 電源電圧監視回路へのアナログ入力 |
| V <sub>REF+</sub>                   | 7  | 0   | V <sub>REF+</sub>                   | 7   | 0   | ADC の基準電圧の正出力                                          |
| XIN                                 | 8  | I   | XIN                                 | 8   | I   | クリスタル・オシレータ XT1 の入力。標準又は時計用クリスタルが接続できます。               |
| XOUT                                | 9  | 0   | XOUT                                | 9   | 0   | クリスタル・オシレータ XT1 の出力                                    |
| V <sub>eREF+</sub>                  | 10 | I   | V <sub>eREF+</sub>                  | 10  | I   | ADC の外部基準電圧の入力                                         |
| V <sub>REF-/V<sub>eREF-</sub></sub> | 11 | I   | V <sub>REF-/V<sub>eREF-</sub></sub> | 11  | I   | ADC の内部基準電圧及び外部基準電圧の両方の電圧源の負端子                         |
| P5.1/S0                             | 12 | I/O | P5.1/S0                             | 12  | I/O | 汎用デジタル I/O / LCD セグメント出力 0                             |
| P5.0/S1                             | 13 | I/O | P5.0/S1                             | 13  | I/O | 汎用デジタル I/O / LCD セグメント出力 1                             |
| P4.7/S2                             | 14 | I/O | S2                                  | 14  | 0   | 汎用デジタル I/O / LCD セグメント出力 2                             |
| P4.6/S3                             | 15 | I/O | S3                                  | 15  | 0   | 汎用デジタル I/O / LCD セグメント出力 3                             |
| P4.5/S4                             | 16 | I/O | S4                                  | 16  | 0   | 汎用デジタル I/O / LCD セグメント出力 4                             |
| P4.4/S5                             | 17 | I/O | S5                                  | 17  | 0   | 汎用デジタル I/O / LCD セグメント出力 5                             |
| P4.3/S6                             | 18 | I/O | S6                                  | 18  | 0   | 汎用デジタル I/O / LCD セグメント出力 6                             |
| P4.2/S7                             | 19 | I/O | S7                                  | 19  | 0   | 汎用デジタル I/O / LCD セグメント出力 7                             |
| P4.1/S8                             | 20 | I/O | S8                                  | 20  | 0   | 汎用デジタル I/O / LCD セグメント出力 8                             |
| P4.0/S9                             | 21 | I/O | S9                                  | 21  | 0   | 汎用デジタル I/O / LCD セグメント出力 9                             |
| S10                                 | 22 | 0   | S10                                 | 22  | 0   | LCD セグメント出力 10                                         |
| S11                                 | 23 | 0   | S11                                 | 23  | 0   | LCD セグメント出力 11                                         |
| S12                                 | 24 | 0   | S12                                 | 24  | 0   | LCD セグメント出力 12                                         |
| S13                                 | 25 | 0   | S13                                 | 25  | 0   | LCD セグメント出力 13                                         |
| S14                                 | 26 | 0   | S14                                 | 26  | 0   | LCD セグメント出力 14                                         |
| S15                                 | 27 | 0   | S15                                 | 27  | 0   | LCD セグメント出力 15                                         |
| S16                                 | 28 | 0   | S16                                 | 28  | 0   | LCD セグメント出力 16                                         |
| S17                                 | 29 | 0   | S17                                 | 29  | 0   | LCD セグメント出力 17                                         |
| P2.7/ADC12CLK/<br>S18               | 30 | I/O | S18                                 | 30  | 0   | 汎用デジタル I/O / 変換クロック - 12 ビット ADC / LCD セグメント出力 18      |
| P2.6/CAOUT/S19                      | 31 | I/O | S19                                 | 31  | 0   | 汎用デジタル I/O / コンパレータ_A 出力 / LCD セグメント出力 19              |
| S20                                 | 32 | 0   | S20                                 | 32  | 0   | LCD セグメント出力 20                                         |
| S21                                 | 33 | 0   | S21                                 | 33  | 0   | LCD セグメント出力 21                                         |
| S22                                 | 34 | 0   | S22                                 | 34  | 0   | LCD セグメント出力 22                                         |
| S23                                 | 35 | 0   | S23                                 | 35  | 0   | LCD セグメント出力 23                                         |
| P3.7/S24                            | 36 | I/O | S24                                 | 36  | 0   | 汎用デジタル I/O / LCD セグメント出力 24                            |
| P3.6/S25                            | 37 | I/O | S25                                 | 37  | 0   | 汎用デジタル I/O / LCD セグメント出力 25                            |
| P3.5/S26                            | 38 | I/O | S26                                 | 38  | 0   | 汎用デジタル I/O / LCD セグメント出力 26                            |
| P3.4/S27                            | 39 | I/O | S27                                 | 39  | 0   | 汎用デジタル I/O / LCD セグメント出力 27                            |

MSP430x43x 端子機能表（続き）

| 端子                   |     |                      |     | 機能                                                                                      |
|----------------------|-----|----------------------|-----|-----------------------------------------------------------------------------------------|
| PN<br>名前<br>番号       | I/O | PZ<br>名前<br>番号       | I/O |                                                                                         |
| P3.3/UCLK0/S28 40    | I/O | S28 40               | 0   | 汎用デジタル I/O / 外部クロック入力 - USART0/UART 又は SPI モード、クロック出力 - USART0/SPI モード / LCD セグメント出力 28 |
| P3.2/SOMI0/S29 41    | I/O | S29 41               | 0   | 汎用デジタル I/O / USART0/SPI モードのスレーブ出力/マスタ入力 / LCD セグメント出力 29                               |
| P3.1/SIM00/S30 42    | I/O | S30 42               | 0   | 汎用デジタル I/O / USART0/SPI モードのスレーブ出力/マスタ出力 / LCD セグメント出力 30                               |
| P3.0/STE0/S31 43     | I/O | S31 43               | 0   | 汎用デジタル I/O / スレーブ送信イネーブル - USART0/SPI モード / LCD セグメント出力 31                              |
|                      |     | S32 44               | 0   | LCD セグメント出力 32                                                                          |
|                      |     | S33 45               | 0   | LCD セグメント出力 33                                                                          |
|                      |     | P4.7/S34 46          | I/O | 汎用デジタル I/O / LCD セグメント出力 34                                                             |
|                      |     | P4.6/S35 47          | I/O | 汎用デジタル I/O / LCD セグメント出力 35                                                             |
|                      |     | P4.5/S36 48          | I/O | 汎用デジタル I/O / LCD セグメント出力 36                                                             |
|                      |     | P4.4/S37 49          | I/O | 汎用デジタル I/O / LCD セグメント出力 37                                                             |
|                      |     | P4.3/S38 50          | I/O | 汎用デジタル I/O / LCD セグメント出力 38                                                             |
|                      |     | P4.2/S39 51          | I/O | 汎用デジタル I/O / LCD セグメント出力 39                                                             |
| COM0 44              | 0   | COM0 52              | 0   | COM0 ~ 3 は LCD バックプレーンのために使用されます。                                                       |
| P5.2/COM1 45         | I/O | P5.2/COM1 53         | I/O | 汎用デジタル I/O / コモン出力、COM0 ~ 3 は LCD バックプレーンのために使用されます。                                    |
| P5.3/COM2 46         | I/O | P5.3/COM2 54         | I/O | 汎用デジタル I/O / コモン出力、COM0 ~ 3 は LCD バックプレーンのために使用されます。                                    |
| P5.4/COM3 47         | I/O | P5.4/COM3 55         | I/O | 汎用デジタル I/O / コモン出力、COM0 ~ 3 は LCD バックプレーンのために使用されます。                                    |
| R03 48               | I   | R03 56               | I   | 正側から 4 番目（最も低い）のアナログ LCD レベル (V5) の入力ポート                                                |
| P5.5/R13 49          | I/O | P5.5/R13 57          | I/O | 汎用デジタル I/O / 正側から 3 番目のアナログ LCD レベル (V4 又は V3) の入力ポート                                   |
| P5.6/R23 50          | I/O | P5.6/R23 58          | I/O | 汎用デジタル I/O / 正側から 2 番目のアナログ LCD レベル (V2) の入力ポート                                         |
| P5.7/R33 51          | I/O | P5.7/R33 59          | I/O | 汎用デジタル I/O / 最も正側のアナログ LCD レベル (V1) の出力ポート                                              |
| DV <sub>CC2</sub> 52 |     | DV <sub>CC2</sub> 60 |     | デジタル電源、正端子                                                                              |
| DV <sub>SS2</sub> 53 |     | DV <sub>SS2</sub> 61 |     | デジタル電源、負端子                                                                              |
|                      |     | P4.1 62              | I/O | 汎用デジタル I/O                                                                              |
|                      |     | P4.0 63              | I/O | 汎用デジタル I/O                                                                              |
|                      |     | P3.7 64              | I/O | 汎用デジタル I/O                                                                              |
|                      |     | P3.6 65              | I/O | 汎用デジタル I/O                                                                              |
|                      |     | P3.5 66              | I/O | 汎用デジタル I/O                                                                              |
|                      |     | P3.4 67              | I/O | 汎用デジタル I/O                                                                              |
|                      |     | P3.3/UCLK0 68        | I/O | 汎用デジタル I/O / 外部クロック入力 - USART0/UART 又は SPI モード、クロック出力 - USART0/SPI モード                  |
|                      |     | P3.2/SOMI0 69        | I/O | 汎用デジタル I/O / USART0/SPI モードのスレーブ出力/マスタ入力                                                |
|                      |     | P3.1/SIM00 70        | I/O | 汎用デジタル I/O / USART0/SPI モードのスレーブ入力/マスタ出力                                                |
|                      |     | P3.0/STE0 71         | I/O | 汎用デジタル I/O / スレーブ送信イネーブル - USART0/SPI モード                                               |
|                      |     | P2.7/ADC12CLK 72     | I/O | 汎用デジタル I/O / 変換クロック - 12 ピット ADC                                                        |
|                      |     | P2.6/CAOUT 73        | I/O | 汎用デジタル I/O / コンパレータ_A 出力                                                                |
| P2.5/URXD0 54        | I/O | P2.5/URXD0 74        | I/O | 汎用デジタル I/O / 受信データ入力 - USART0/UART モード                                                  |

# MSP430x43x、MSP430x44x

## ミックスド・シグナル・マイクロコントローラ

SLAS446 - 2005年4月

### MSP430x43x 端子機能表（続き）

| 端子                     |     |                |                            | 機能  |                                                                                                                                 |
|------------------------|-----|----------------|----------------------------|-----|---------------------------------------------------------------------------------------------------------------------------------|
| PN<br>名前<br>番号         | I/O | PZ<br>名前<br>番号 | I/O                        |     |                                                                                                                                 |
| P2.4/UTXDO             | 55  | I/O            | P2.4/UTXDO                 | I/O | 汎用デジタル I/O / 送信データ出力 - USART0/UART モード                                                                                          |
| P2.3/TB2               | 56  | I/O            | P2.3/TB2                   | I/O | 汎用デジタル I/O / タイマ_B3 CCR2<br>キャプチャ : CCI2A/CCI2B 入力、コンペア : Out2 出力                                                               |
| P2.2/TB1               | 57  | I/O            | P2.2/TB1                   | I/O | 汎用デジタル I/O / タイマ_B3 CCR1<br>キャプチャ : CCI1A/CCI1B 入力、コンペア : Out1 出力                                                               |
| P2.1/TB0               | 58  | I/O            | P2.1/TB0                   | I/O | 汎用デジタル I/O / タイマ_B3 CCR0<br>キャプチャ : CCI0A/CCI0B 入力、コンペア : Out0 出力                                                               |
| P2.0/TA2               | 59  | I/O            | P2.0/TA2                   | I/O | 汎用デジタル I/O / タイマ_A<br>キャプチャ : CCI2A 入力、コンペア : Out2 出力                                                                           |
| P1.7/CA1               | 60  | I/O            | P1.7/CA1                   | I/O | 汎用デジタル I/O / コンパレータ_A 入力                                                                                                        |
| P1.6/CA0               | 61  | I/O            | P1.6/CA0                   | I/O | 汎用デジタル I/O / コンパレータ_A 入力                                                                                                        |
| P1.5/TACLK/<br>ACLK    | 62  | I/O            | P1.5/TACLK/<br>ACLK        | I/O | 汎用デジタル I/O / タイマ_A、クロック信号 TACLK 入力 /<br>ACLK 出力 (1/1, 1/2, 1/4, 又は 1/8 分周)                                                      |
| P1.4/TBCLK/<br>SMCLK   | 63  | I/O            | P1.4/TBCLK/<br>SMCLK       | I/O | 汎用デジタル I/O / 入力クロック TBCLK - タイマ_B3 / サブメイ<br>ン・システム・クロック SMCLK 出力                                                               |
| P1.3/TBOUTH/<br>SVSOUT | 64  | I/O            | P1.3/TBOUTH<br>/<br>SVSOUT | I/O | 汎用デジタル I/O / すべての PWM デジタル出力ポートをハイ・イ<br>ンピーダンスに切り換え - タイマ_B3 TB0 ~ TB2、SVS : 電源電圧<br>監視コンパレータの出力                                |
| P1.2/TA1               | 65  | I/O            | P1.2/TA1                   | I/O | 汎用デジタル I/O / タイマ_A、キャプチャ : CCI1A 入力、コンペア :<br>Out1 出力                                                                           |
| P1.1/TA0/MCLK          | 66  | I/O            | P1.1/TA0/MC<br>LK          | I/O | 汎用デジタル I/O / タイマ_A、キャプチャ : CCI0B 入力 / MCLK 出<br>力。 (注) : TA0 は入力のみです。/ BSL受信                                                    |
| P1.0/TA0               | 67  | I/O            | P1.0/TA0                   | I/O | 汎用デジタル I/O / タイマ_A、キャプチャ : CCI0A 入力、コンペア :<br>Out0 出力 / BSL 送信                                                                  |
| XT2OUT                 | 68  | 0              | XT2OUT                     | 0   | クリスタル・オシレータ XT2 の出力端子                                                                                                           |
| XT2IN                  | 69  | I              | XT2IN                      | I   | クリスタル・オシレータ XT2 のための入力ポート。標準のクリスタ<br>ルだけを接続することができます。                                                                           |
| TDO/TDI                | 70  | I/O            | TDO/TDI                    | I/O | テスト・データ出力ポート。TDO/TDI データ出力又はプログラミ<br>ング・データ入力端子                                                                                 |
| TDI/TCLK               | 71  | I              | TDI/TCLK                   | I   | テスト・データ入力又はテスト・クロック入力。デバイス保護ヒュ<br>ーズが、TDI/TCLK に接続されています。                                                                       |
| TMS                    | 72  | I              | TMS                        | I   | テスト・モード選択入力。TMS はデバイス・プログラミング及びテ<br>ストのための入力ポートとして使用します。                                                                        |
| TCK                    | 73  | I              | TCK                        | I   | テスト・クロック入力。TCK は、デバイス・プログラミング及びテ<br>ストのためのクロック入力ポートです。                                                                          |
| RST/NMI                | 74  | I              | RST/NMI                    | I   | 汎用デジタル I/O / リセット又はマスク不可能な割り込み入力                                                                                                |
| P6.0/A0                | 75  | I/O            | P6.0/A0                    | I/O | 汎用デジタル I/O / アナログ入力 a0 - 12ビット ADC                                                                                              |
| P6.1/A1                | 76  | I/O            | P6.1/A1                    | I/O | 汎用デジタル I/O / アナログ入力 a1 - 12ビット ADC                                                                                              |
| P6.2/A2                | 77  | I/O            | P6.2/A2                    | I/O | 汎用デジタル I/O / アナログ入力 a2 - 12ビット ADC                                                                                              |
| AV <sub>ss</sub>       | 78  |                | AV <sub>ss</sub>           | 98  | アナログ電源電圧（負端子）。電源電圧監視回路、プラウンアウト、<br>オシレータ、FLL+、コンパレータ_A、ADC12、ポート 1、及び LCD 抵<br>抗ディバイダ回路用電源                                      |
| DV <sub>ss1</sub>      | 79  |                | DV <sub>ss1</sub>          | 99  | デジタル電源電圧（負端子）                                                                                                                   |
| AV <sub>cc</sub>       | 80  |                | AV <sub>cc</sub>           | 100 | アナログ電源電圧（正端子）。電源電圧監視回路、プラウンアウト、<br>オシレータ、FLL+、コンパレータ_A、ADC12、ポート 1、及び LCD 抵<br>抗ディバイダ回路用電源。DVCC1/DVCC2 より前にパワー アップして<br>はいけません。 |

MSP430x44x 端子機能表

| 端子<br>PN<br>名前            | 番号 | I/O | 機能                                                             |
|---------------------------|----|-----|----------------------------------------------------------------|
| DV <sub>CC1</sub>         | 1  |     | デジタル電源。正端子                                                     |
| P6.3/A3                   | 2  | I/O | 汎用デジタル I/O / アナログ入力 a3 - 12 ビット ADC                            |
| P6.4/A4                   | 3  | I/O | 汎用デジタル I/O / アナログ入力 a4 - 12 ビット ADC                            |
| P6.5/A5                   | 4  | I/O | 汎用デジタル I/O / アナログ入力 a5 - 12 ビット ADC                            |
| P6.6/A6                   | 5  | I/O | 汎用デジタル I/O / アナログ入力 a6 - 12 ビット ADC                            |
| P6.7/A7/SVSIN             | 6  | I/O | 汎用デジタル I/O / アナログ入力 a7 - 12 ビット ADC / ブラウンアウト、電源電圧監視回路へのアナログ入力 |
| V <sub>REF+</sub>         | 7  | 0   | ADC の基準電圧の正出力                                                  |
| XIN                       | 8  | I   | クリスタル・オシレータ XT1 の入力。標準又は時計用クリスタルが接続できます。                       |
| XOUT                      | 9  | 0   | クリスタル・オシレータ XT1 の出力                                            |
| V <sub>eREF+</sub>        | 10 | I   | ADC への外部基準電圧入力                                                 |
| V <sub>REF-/-VeREF-</sub> | 11 | I   | ADC の内部基準電圧及び外部基準電圧の両方の電圧源の負端子                                 |
| P5.1/S0                   | 12 | I/O | 汎用デジタル I/O / LCD セグメント出力 0                                     |
| P5.0/S1                   | 13 | I/O | 汎用デジタル I/O / LCD セグメント出力 1                                     |
| S2                        | 14 | 0   | LCD セグメント出力 2                                                  |
| S3                        | 15 | 0   | LCD セグメント出力 3                                                  |
| S4                        | 16 | 0   | LCD セグメント出力 4                                                  |
| S5                        | 17 | 0   | LCD セグメント出力 5                                                  |
| S6                        | 18 | 0   | LCD セグメント出力 6                                                  |
| S7                        | 19 | 0   | LCD セグメント出力 7                                                  |
| S8                        | 20 | 0   | LCD セグメント出力 8                                                  |
| S9                        | 21 | 0   | LCD セグメント出力 9                                                  |
| S10                       | 22 | 0   | LCD セグメント出力 10                                                 |
| S11                       | 23 | 0   | LCD セグメント出力 11                                                 |
| S12                       | 24 | 0   | LCD セグメント出力 12                                                 |
| S13                       | 25 | 0   | LCD セグメント出力 13                                                 |
| S14                       | 26 | 0   | LCD セグメント出力 14                                                 |
| S15                       | 27 | 0   | LCD セグメント出力 15                                                 |
| S16                       | 28 | 0   | LCD セグメント出力 16                                                 |
| S17                       | 29 | 0   | LCD セグメント出力 17                                                 |
| S18                       | 30 | 0   | LCD セグメント出力 18                                                 |
| S19                       | 31 | 0   | LCD セグメント出力 19                                                 |
| S20                       | 32 | 0   | LCD セグメント出力 20                                                 |
| S21                       | 33 | 0   | LCD セグメント出力 21                                                 |
| S22                       | 34 | 0   | LCD セグメント出力 22                                                 |
| S23                       | 35 | 0   | LCD セグメント出力 23                                                 |
| S24                       | 36 | 0   | LCD セグメント出力 24                                                 |
| S25                       | 37 | 0   | LCD セグメント出力 25                                                 |
| S26                       | 38 | 0   | LCD セグメント出力 26                                                 |
| S27                       | 39 | 0   | LCD セグメント出力 27                                                 |
| S28                       | 40 | 0   | LCD セグメント出力 28                                                 |

## MSP430x44x 端子機能表（続き）

| 端子<br>PN<br>名前    | 番号 | I/O | 機能                                                                                      |
|-------------------|----|-----|-----------------------------------------------------------------------------------------|
| S29               | 41 | 0   | LCD セグメント出力 29                                                                          |
| S30               | 42 | 0   | LCD セグメント出力 30                                                                          |
| S31               | 43 | 0   | LCD セグメント出力 31                                                                          |
| S32               | 44 | 0   | LCD セグメント出力 32                                                                          |
| S33               | 45 | 0   | LCD セグメント出力 33                                                                          |
| P4.7/S34          | 46 | I/O | 汎用デジタル I/O / LCD セグメント出力 34                                                             |
| P4.6/S35          | 47 | I/O | 汎用デジタル I/O / LCD セグメント出力 35                                                             |
| P4.5/UCLK1/S36    | 48 | I/O | 汎用デジタル I/O / 外部クロック入力 - USART1/UART 又は SPI モード、クロック出力 - USART1/SPI モード / LCD セグメント出力 36 |
| P4.4/SOM1/S37     | 49 | I/O | 汎用デジタル I/O / USART1/SPI モードのスレーブ出力/マスタ入力 / LCD セグメント出力 37                               |
| P4.3/SIM01/S38    | 50 | I/O | 汎用デジタル I/O / USART1/SPI モードのスレーブ入力/マスタ出力 / LCD セグメント出力 38                               |
| P4.2/STE1/S39     | 51 | I/O | 汎用デジタル I/O / スレーブ送信イネーブル - USART1/SPI モード / LCD セグメント出力 39                              |
| COM0              | 52 | 0   | COM0 ~ 3 は LCD バックプレーンのために使用されます。                                                       |
| P5.2/COM1         | 53 | I/O | 汎用デジタル I/O / コモン出力、COM0 ~ 3 は LCD バックプレーンのために使用されます。                                    |
| P5.3/COM2         | 54 | I/O | 汎用デジタル I/O / コモン出力、COM0 ~ 3 は LCD バックプレーンのために使用されます。                                    |
| P5.4/COM3         | 55 | I/O | 汎用デジタル I/O / コモン出力、COM0 ~ 3 は LCD バックプレーンのために使用されます。                                    |
| R03               | 56 | I   | 正側から 4 番目（最も低い）のアナログ LCD レベル (V5) の入力ポート                                                |
| P5.5/R13          | 57 | I/O | 汎用デジタル I/O / 正側から 3 番目のアナログ LCD レベル (V4 又は V3) の入力ポート                                   |
| P5.6/R23          | 58 | I/O | 汎用デジタル I/O / 正側から 2 番目のアナログ LCD レベル (V2) の入力ポート                                         |
| P5.7/R33          | 59 | I/O | 汎用デジタル I/O / 最も正側のアナログ LCD レベル (V1) の出力ポート                                              |
| DV <sub>cc2</sub> | 60 |     | デジタル電源、正端子                                                                              |
| DV <sub>ss2</sub> | 61 |     | デジタル電源、負端子                                                                              |
| P4.1/URXD1        | 62 | I/O | 汎用デジタル I/O / 受信データ入力 - USART1/UART モード                                                  |
| P4.0/UTXD1        | 63 | I/O | 汎用デジタル I/O / 送信データ出力 - USART1/UART モード                                                  |
| P3.7/TB6          | 64 | I/O | 汎用デジタル I/O / タイマ_B7 CCR6 / キャプチャ: CCI6A/CCI6B 入力、コンペア: Out6 出力                          |
| P3.6/TB5          | 65 | I/O | 汎用デジタル I/O / タイマ_B7 CCR5 / キャプチャ: CCI5A/CCI5B 入力、コンペア: Out5 出力                          |
| P3.5/TB4          | 66 | I/O | 汎用デジタル I/O / タイマ_B7 CCR4 / キャプチャ: CCI4A/CCI4B 入力、コンペア: Out4 出力                          |
| P3.4/TB3          | 67 | I/O | 汎用デジタル I/O / タイマ_B7 CCR3 / キャプチャ: CCI3A/CCI3B 入力、コンペア: Out3 出力                          |
| P3.3/UCLK0        | 68 | I/O | 汎用デジタル I/O / 外部クロック入力 - USART0/UART 又は SPI モード、クロック出力 - USART0/SPI モード                  |
| P3.2/SOM10        | 69 | I/O | 汎用デジタル I/O / USART0/SPI モードのスレーブ出力/マスタ入力                                                |
| P3.1/SIM00        | 70 | I/O | 汎用デジタル I/O / USART0/SPI モードのスレーブ入力/マスタ出力                                                |
| P3.0/STE0         | 71 | I/O | 汎用デジタル I/O / スレーブ送信イネーブル - USART0/SPI モード                                               |
| P2.7/ADC12CLK     | 72 | I/O | 汎用デジタル I/O / 変換クロック - 12 ピット ADC                                                        |
| P2.6/CAOUT        | 73 | I/O | 汎用デジタル I/O / コンパレータ_A 出力                                                                |
| P2.5/URXD0        | 74 | I/O | 汎用デジタル I/O / 受信データ入力 - USART0/UART モード                                                  |
| P2.4/UTXD0        | 75 | I/O | 汎用デジタル I/O / 送信データ出力 - USART0/UART モード                                                  |
| P2.3/TB2          | 76 | I/O | 汎用デジタル I/O / タイマ_B7 CCR2、キャプチャ: CCI2A/CCI2B 入力、コンペア: Out2 出力                            |
| P2.2/TB1          | 77 | I/O | 汎用デジタル I/O / タイマ_B7 CCR1、キャプチャ: CCI1A/CCI1B 入力、コンペア: Out1 出力                            |
| P2.1/TB0          | 78 | I/O | 汎用デジタル I/O / タイマ_B7 CCR0、キャプチャ: CCI0A/CCI0B 入力、コンペア: Out0 出力                            |
| P2.0/TA2          | 79 | I/O | 汎用デジタル I/O / タイマ_A キャプチャ: CCI2A 入力、コンペア: Out2 出力                                        |
| P1.7/CA1          | 80 | I/O | 汎用デジタル I/O / コンパレータ_A 入力                                                                |

MSP430x44x 端子機能表（続き）

| 端子<br>PN<br>名前         | 番号  | I/O | 機能                                                                                                                                            |
|------------------------|-----|-----|-----------------------------------------------------------------------------------------------------------------------------------------------|
| P1.6/CA0               | 81  | I/O | 汎用デジタル I/O / コンパレータ_A 入力                                                                                                                      |
| P1.5/TACLK/<br>ACLK    | 82  | I/O | 汎用デジタル I/O / タイマ_A、クロック信号 TACLK 入力 /<br>ACLK 出力 (1/1, 1/2, 1/4, 又は 1/8 分周)                                                                    |
| P1.4/TBCLK/<br>SMCLK   | 83  | I/O | 汎用デジタル I/O / 入力クロック TBCLK - タイマ_B7 / サブメイン・システム・クロック SMCLK<br>出力                                                                              |
| P1.3/TBOUTH/<br>SVSOUT | 84  | I/O | 汎用デジタル I/O / すべての PWM デジタル出力ポートをハイ・インピーダンスに切り換え - タイマ_B7 TB0 ~ TB6 / SVS : 電源電圧監視コンパレータの出力                                                    |
| P1.2/TA1               | 85  | I/O | 汎用デジタル I/O / タイマ_A、キャプチャ : CCI1A 入力、コンペア : Out1 出力                                                                                            |
| P1.1/TA0/MCLK          | 86  | I/O | 汎用デジタル I/O / タイマ_A、キャプチャ : CCI0B 入力 / MCLK 出力<br>(注) : TA0 は入力のみです。/ BSL受信                                                                    |
| P1.0/TA0               | 87  | I/O | 汎用デジタル I/O / タイマ_A、キャプチャ : CCI0A 入力、コンペア : Out0 出力 / BSL 送信                                                                                   |
| XT2OUT                 | 88  | 0   | クリスタル・オシレータ XT2 の出力端子                                                                                                                         |
| XT2IN                  | 89  | I   | クリスタル・オシレータ XT2 の入力ポート。標準のクリスタルだけを接続することができます。                                                                                                |
| TDO/TDI                | 90  | I/O | テスト・データ出力ポート。TDO/TDI データ出力又はプログラミング・データ入力端子                                                                                                   |
| TDI/TCLK               | 91  | I   | テスト・データ入力又はテスト・クロック入力。デバイス保護ヒューズが、TDI/TCLK に接続されています。                                                                                         |
| TMS                    | 92  | I   | テスト・モード選択入力。TMS はデバイス・プログラミング及びテストのための入力ポートとして使用します。                                                                                          |
| TCK                    | 93  | I   | テスト・クロック入力。TCK は、デバイス・プログラミング及びテストのためのクロック入力ポートです。                                                                                            |
| RST/NMI                | 94  | I   | リセット入力又はマスク不可能な割り込み入力                                                                                                                         |
| P6.0/A0                | 95  | I/O | 汎用デジタル I/O / アナログ入力 a0 - 12 ビット ADC                                                                                                           |
| P6.1/A1                | 96  | I/O | 汎用デジタル I/O / アナログ入力 a1 - 12 ビット ADC                                                                                                           |
| P6.2/A2                | 97  | I/O | 汎用デジタル I/O / アナログ入力 a2 - 12 ビット ADC                                                                                                           |
| AV <sub>ss</sub>       | 98  |     | アナログ電源電圧（負端子）。電源電圧監視回路、ブラウンアウト、オシレータ、FLL+、コンパレータ_A、ADC12、ポート 1、及び LCD 抵抗ディバイダ回路用電源                                                            |
| DV <sub>ss1</sub>      | 99  |     | デジタル電源電圧（負端子）                                                                                                                                 |
| AV <sub>cc</sub>       | 100 |     | アナログ電源電圧（正端子）。電源電圧監視回路、ブラウンアウト、オシレータ、FLL+、コンパレータ_A、ADC12、ポート 1、及び LCD 抵抗ディバイダ回路用電源。DV <sub>cc1</sub> / DV <sub>cc2</sub> より前にパワー・アップしてはいけません。 |

## 概要説明

## CPU

MSP430 CPU には、アプリケーションに適した 16 ビット RISC アーキテクチャを搭載しています。プログラム・フロー・インストラクション以外のすべての動作は、ソース・オペランドのための 7 つのアドレッシング・モード及びデスティネーション・オペランドのための 4 つのアドレッシング・モードと共にレジスタ・オペレーションとして実行されます。

CPU は、命令実行時間を短縮する 16 個のレジスタを内蔵しています。レジスタ間のオペレーション実行時間は、CPU クロックの 1 サイクルです。

レジスタの内の 4 個 (R0～R3) は、それぞれプログラム・カウンタ、スタック・ポインタ、ステータス・レジスタ、及びコンスタント・ジェネレータ (定数発生回路) として割り当てられています。残りのレジスタは、汎用レジスタです。

ペリフェラルは、データ、アドレス、及びコントロール・バスを使って CPU に接続され、すべての命令によって取り扱うことができます。

## 命令セット

命令セットは 3 つのフォーマット及び 7 つのアドレス・モードを持った 51 の命令から成ります。それぞれの命令は、ワード及びバイト・データに基づいて実行することができます。表 1 は命令フォーマットの 3 つのタイプの例を示します。表 2 にアドレス・モードを示します。

表 1. 命令ワード・フォーマット

|                            |              |                       |
|----------------------------|--------------|-----------------------|
| デュアル・オペランド (ソース-デスティネーション) | 例、ADD R4, R5 | R4 + R5 → R5          |
| シングル・オペランド (デスティネーションのみ)   | 例、CALL R8    | PC → (TOS), R8 → PC   |
| 相対ジャンプ (無条件/条件付き)          | 例、JNE        | Jump-on-equal bit = 0 |

表 2 アドレス・モード

| アドレス・モード       | S | D | 構文               | 例                 | 動作                            |
|----------------|---|---|------------------|-------------------|-------------------------------|
| レジスタ           | ● | ● | MOV Rs, Rd       | MOV R10, R11      | R10 → R11                     |
| インデックス         | ● | ● | MOV X(Rn), Y(Rm) | MOV 2(R5), 6(R6)  | M(2+R5) → M(6+R6)             |
| シンボリック (PC 対応) | ● | ● | MOV EDE, TONI    |                   | M(EDE) → M(TONI)              |
| 絶対             | ● | ● | MOV &MEM, &TCDAT |                   | M(MEM) → M(TCDAT)             |
| 間接             | ● |   | MOV @Rn, Y(Rm)   | MOV @R10, Tab(R6) | M(R10) → M(Tab+R6)            |
| 間接 (自動インクリメント) | ● |   | MOV @Rn+, Rm     | MOV @R10+, R11    | M(R10) → R11<br>R10 + 2 → R10 |
| 即時             | ● |   | MOV #X, TONI     | MOV #45, TONI     | #45 → M(TONI)                 |

(注) S = ソース、D = デスティネーション

## 動作モード

MSP430 には、1 つのアクティブ・モードと、ソフトウェアで選択可能な 5 つの低消費電力動作モードがあります。割り込みイベントにより、デバイスを 5 つの低消費電力モードのどれからでもウェークアップすることができ、要求に応え、そして、割り込みプログラムから戻るのに伴って低消費電力モードに戻ることができます。

次の 6 つの動作モードを、ソフトウェアによって構成することができます：

- アクティブ・モード AM；
  - すべてのクロックはアクティブ
- 低消費電力モード 0 (LPM0)；
  - CPU はディスエーブル
  - ACLK 及び SMCLK はアクティブのまま。MCLK はディスエーブル
- 低消費電力モード 1 (LPM1)；
  - CPU はディスエーブル
  - FLL+ ループ制御はディスエーブル
  - ACLK 及び SMCLK はアクティブのまま。MCLK はディスエーブル
- 低消費電力モード 2 (LPM2)；
  - CPU はディスエーブル
  - MCLK、FLL+ ループ制御、及び DCOCLK はディスエーブル
  - DCO の DC 発生回路はイネーブルのまま
  - ACLK はアクティブのまま
- 低消費電力モード 3 (LPM3)；
  - CPU はディスエーブル
  - MCLK、FLL+ ループ制御、及び DCOCLK はディスエーブル
  - DCO の DC 発生回路はディスエーブル
  - ACLK はアクティブのまま
- 低消費電力モード 4 (LPM4)；
  - CPU はディスエーブル
  - ACLK はディスエーブル
  - MCLK、FLL+ ループ制御、及び DCOCLK はディスエーブル
  - DCO の DC 発生回路はディスエーブル
  - クリスタル・オシレータは停止

## 割り込みベクタ・アドレス

割り込みベクタ及びパワー・アップの開始アドレスは、アドレス範囲 0FFFFh ~ OFFE0h に位置します。ベクタは、適切な割り込み処理命令シーケンスの 16 ビット アドレスを含みます。

| 割り込みソース                                   | 割り込みフラグ                                               | システム割り込み                                  | ワード・アドレス | 優先順位     |
|-------------------------------------------|-------------------------------------------------------|-------------------------------------------|----------|----------|
| パワー・アップ<br>外部リセット<br>ウォッチドッグ<br>フラッシュ・メモリ | WDTIFG<br>KEYV<br>(注 1)                               | リセット                                      | OFFFEh   | 15 (最上位) |
| NMI<br>オシレータ障害<br>フラッシュ・メモリ アクセス違反        | NMIIFG (注 1, 3)<br>OFIFG (注 1, 3)<br>ACCVIFG (注 1, 3) | マスク可能 (不可能)<br>マスク可能 (不可能)<br>マスク可能 (不可能) | OFFFCCh  | 14       |
| タイマ_B7 †                                  | TBCCR0 CCIFG (注 2)                                    | マスク可能                                     | OFFFAh   | 13       |
| タイマ_B7 †                                  | TBCCR1 ~ TBCCR6 CCIFG,<br>TBIFG (注 1, 2)              | マスク可能                                     | OFFF8h   | 12       |
| コンパレータ_A                                  | CAIFG                                                 | マスク可能                                     | OFFF6h   | 11       |
| ウォッチドッグ・タイマ                               | WDTIFG                                                | マスク可能                                     | OFFF4h   | 10       |
| USART0 受信                                 | URXIFG0                                               | マスク可能                                     | OFFF2h   | 9        |
| USART0 送信                                 | UTXIFG0                                               | マスク可能                                     | OFFFOh   | 8        |
| ADC12                                     | ADC12IFG (注 1, 2)                                     | マスク可能                                     | OFFEEh   | 7        |
| タイマ_A3                                    | TACCR0 CCIFG (注 2)                                    | マスク可能                                     | OFFECh   | 6        |
| タイマ_A3                                    | TACCR1 及び TACCR2 CCIFG,<br>TAIFG (注 1, 2)             | マスク可能                                     | OFFEAh   | 5        |
| I/O ポート P1<br>(8 つのフラグ)                   | P1IFG. 0 ~ P1IFG. 7 (注 1, 2)                          | マスク可能                                     | OFFE8h   | 4        |
| USART1 受信                                 | URXIFG1                                               | マスク可能                                     | OFFE6h   | 3        |
| USART1 送信                                 | UTXIFG1                                               | マスク可能                                     | OFFE4h   | 2        |
| I/O ポート P2<br>(8 つのフラグ)                   | P2IFG. 0 ~ P2IFG. 7<br>(注 1, 2)                       | マスク可能                                     | OFFE2h   | 1        |
| Basic Timer1                              | BTIFG                                                 | マスク可能                                     | OFFEOh   | 0 (最下位)  |

† 43x は、TBCCR0、1、及び 2 CCIFG フラグ及び TBIFG でタイマ\_B3 を使用します。44x は、TBCCR0 CCIFG、TBCCR1 ~ TBCCR6 CCIFG、及び TBIFG でタイマ\_B7 を使用します。

\* USART1 は 44x のみに内蔵されています。

(注 1) 複数のソース・フラグ

(注 2) 割り込みフラグはモジュールの中にあります。

(注 3) マスク可能 (不可能) : 個々の割り込みイネーブル・ビットにより、割り込みイベントをディスエーブルにすることができます。しかし、汎用割り込みイネーブルでは、それをディスエーブルにすることはできません。

### スペシャル・ファンクション・レジスタ

大部分の割り込み及びモジュール・イネーブル・ビットは、最下位アドレス空間に集約されています。機能が割り当てられていないスペシャル・ファンクション・レジスタ・ビットは、実際のデバイスにも内蔵されておりません。これによって容易にソフトウェアによりアクセス可能です。

#### 割り込みイネーブル 1、2

| Address | 7      | 6      | 5      | 4     | 3 | 2 | 1    | 0     |
|---------|--------|--------|--------|-------|---|---|------|-------|
| 0h      | UTXIE0 | URXIE0 | ACCVIE | NMIIE |   |   | OFIE | WDTIE |
|         | rw-0   | rw-0   | rw-0   | rw-0  |   |   | rw-0 | rw-0  |

WDTIE : ウオッヂドッグ・タイマ割り込みイネーブル。ウォッヂドッグ・モードが選択された場合はインアクティブとなります。ウォッヂドッグ・タイマがインターバル・タイマ・モードとして構成された場合はアクティブとなります。

OFIE : オシレータ障害割り込みイネーブル

NMIIE : マスク不可能な割り込みイネーブル

ACCVIE : フラッシュ・アクセス違反割り込みイネーブル

URXIE0 : USART0 : UART 及び SPI 受信割り込みイネーブル

UTXIE0 : USART0 : UART 及び SPI 送信割り込みイネーブル

| Address | 7    | 6 | 5      | 4      | 3 | 2 | 1 | 0 |
|---------|------|---|--------|--------|---|---|---|---|
| 01h     | BTIE |   | UTXIE1 | URXIE1 |   |   |   |   |
|         | rw-0 |   | rw-0   | rw-0   |   |   |   |   |

URXIE1 : USART1 : UART 及び SPI 受信割り込みイネーブル (MSP430F44x デバイスのみ)

UTXIE1 : USART1 : UART 及び SPI 送信 (MSP430F44x デバイスのみ)

BTIE: Basic timer 割り込みイネーブル

#### 割り込みフラグ・レジスタ 1、2

| Address | 7       | 6       | 5 | 4      | 3 | 2 | 1     | 0      |
|---------|---------|---------|---|--------|---|---|-------|--------|
| 02h     | UTXIFG0 | URXIFG0 |   | NMIIFG |   |   | OFIFG | WDTIFG |
|         | rw-1    | rw-0    |   | rw-0   |   |   | rw-1  | rw-(0) |

WDTIFG : ウォッヂドッグ・タイマ・オーバーフロー (ウォッヂドッグ・モード) 又はセキュリティ・キー違反でセットされます。V<sub>cc</sub> パワー・アップ又はリセット・モードでの RST/NMI 端子のリセット条件でリセットされます。

OFIFG : オシレータの異常でフラグがセットされます。

NMIIFG : RST/NMI 端子によってセットされます。

URXIFG0 : USART0 : UART 及び SPI 受信フラグ

UTXIFG0 : USART0 : UART 及び SPI 送信フラグ

| Address | 7     | 6 | 5       | 4       | 3 | 2 | 1 | 0 |
|---------|-------|---|---------|---------|---|---|---|---|
| 03h     | BTIFG |   | UTXIFG1 | URXIFG1 |   |   |   |   |
|         | rw    |   | rw-1    | rw-0    |   |   |   |   |

URXIFG1 : USART1 : UART 及び SPI 受信フラグ (MSP430F44x デバイスのみ)

UTXIFG1 : USART1 : UART 及び SPI 送信フラグ (MSP430F44x デバイスのみ)

BTIFG : Basic timer フラグ

# MSP430x43x、MSP430x44x

## ミックスド・シグナル・マイクロコントローラ

SLAS446 - 2005年4月

### モジュール・イネーブル・レジスタ 1、2

| Address | 7             | 6             | 5      | 4 | 3 | 2 | 1 | 0 |
|---------|---------------|---------------|--------|---|---|---|---|---|
| 04h     | UTXE0<br>rw-0 | URXE0<br>rw-0 | USPIE0 |   |   |   |   |   |

- URXE0 : USART0 : UART モード受信イネーブル  
UTXE0 : USART0 : UART モード送信イネーブル  
USPIE0 : USART0 : SPI モード送信及び受信イネーブル

| Address | 7 | 6 | 5             | 4             | 3      | 2 | 1 | 0 |
|---------|---|---|---------------|---------------|--------|---|---|---|
| 05h     |   |   | UTXE1<br>rw-0 | URXE1<br>rw-0 | USPIE1 |   |   |   |

- URXE1: USART1: UART モード受信イネーブル (MSP430F44x デバイスのみ)  
UTXE1: USART1: UART モード送信イネーブル (MSP430F44x デバイスのみ)  
USPIE1: USART1: SPI モード送信及び受信イネーブル (MSP430F44x デバイスのみ)

- 説明 rw : ビットは、読み出し及び書き込みをすることができます。  
rw-0, 1 : ビットは、読み出し及び書き込みをすることができます。PUC によりリセット又はセットされます。  
rw-(0, 1) : ビットは、読み出し及び書き込みをすることができます。POR によりリセット又はセットされます。

 デバイスには、SFR ビットが存在しません。

### メモリ構成

|                                     |                              | MSP430F435                                 | MSP430F436                                 | MSP430F437<br>MSP430F447                   | MSP430F448                                 | MSP430F449                                 |
|-------------------------------------|------------------------------|--------------------------------------------|--------------------------------------------|--------------------------------------------|--------------------------------------------|--------------------------------------------|
| メモリ<br>メイン: 割り込みベクタ<br>メイン: コード・メモリ | サイズ<br>フラッシュ<br>フラッシュ        | 16KB<br>0FFFFh - OFFE0h<br>0FFFFh - 0C000h | 24KB<br>0FFFFh - OFFE0h<br>0FFFFh - 0A000h | 32KB<br>0FFFFh - OFFE0h<br>0FFFFh - 08000h | 48KB<br>0FFFFh - OFFE0h<br>0FFFFh - 04000h | 60KB<br>0FFFFh - OFFE0h<br>0FFFFh - 01100h |
| 情報メモリ                               | サイズ<br>フラッシュ                 | 256 バイト<br>010FFh - 01000h                 |
| 起動メモリ                               | サイズ<br>ROM                   | 1KB<br>0FFFh - 0C00h                       |
| RAM                                 | サイズ                          | 512 バイト<br>03FFh - 0200h                   | 1K バイト<br>05FFh - 0200h                    | 1KB<br>05FFh - 0200h                       | 2KB<br>09FFh - 0200h                       | 2KB<br>09FFh - 0200h                       |
| ペリフェラル                              | 16 ビット<br>8 ビット<br>8 ビット SFR | 01FFh - 0100h<br>0FFh - 010h<br>0Fh - 00h  |

### ブートストラップ・ローダ (BSL)

MSP430 ブートストラップ・ローダ (BSL) により、ユーザーは UART シリアル・インターフェースを使用してフラッシュ・メモリ又は RAM をプログラムすることができます。BSL を経由した MSP430 メモリへのアクセスは、ユーザーによって定義されたパスワードにより保護されています。BSL 及びその実施方法の詳細は、アプリケーション・レポート *MSP430 ブートストラップ・ローダの特徴 "Features of the MSP430 Bootstrap Loader"* (資料番号 SLAA089) を参照して下さい。

| BSL 機能 | PN パッケージ端子 | PZ パッケージ端子 |
|--------|------------|------------|
| データ送信  | 67 - P1.0  | 87 - P1.0  |
| データ受信  | 66 - P1.1  | 86 - P1.1  |

## フラッシュ・メモリ

フラッシュ・メモリは、JTAG ポート、ブートストラップ・ローダ、又は CPU によるイン・システムによりプログラムすることができます。CPU はフラッシュ・メモリに対して、1 バイト及び 1 ワードの書き込みを行うことができます。フラッシュ・メモリは、以下の特徴を持っています。：

- フラッシュ・メモリは、n セグメントのメイン・メモリ及び 2 つのセグメントのそれぞれ 128 バイトの情報メモリ (A と B) を持っています。メイン・メモリのそれぞれのセグメントのサイズは 512 バイトです。
- セグメント 0 ~ n は 1 ステップで消去が可能です。あるいは、それぞれのセグメントは個々に消去も可能です。
- セグメント A と B は、個々に又はセグメント 0 ~ n のグループとして消去することができます。セグメント A と B は、情報メモリとも呼ばれます。
- 新しいデバイスでは、数バイトを情報メモリにプログラムしておくことがあります。(製造時のテストのため) ユーザーは、最初に使用する前に情報メモリの消去を実行しなければなりません。



## ペリフェラル

ペリフェラルは、データ、アドレス、及びコントロール・バスを通して CPU に接続され、すべての命令を使って取り扱うことができます。モジュールの詳細は、*MSP430x4xx ファミリ ユーザーズ・ガイド* (資料番号 SLAU141、SLAU056) を参照して下さい。

## デジタル I/O

6 つの 8 ビット I/O ポート内蔵：ポート P1 ~ P6

- すべての個々の I/O ビットは、独立してプログラム可能です。
- 入力、出力、及び割り込み条件のどんな組み合わせでも可能です。
- ポート P1 及び P2 のすべての 8 ビットは、エッジ選択可能な割り込み入力に設定可能です。
- ポート・コントロール・レジスタへの読み出し/書き込みアクセスは、すべての命令により可能です。

## オシレータ及びシステム・クロック

MSP430x43x 及び MSP430x44x ファミリ・デバイスのクロック・システムは、32768 Hz の時計用クリスタル・オシレータ、内部デジタル制御オシレータ (DCO)、及び高周波クリスタル・オシレータのサポートを含む FLL+ モジュールで構成されています。FLL+ クロック・モジュールは、安いシステム・コストと低消費電力の必要条件を満たすように設計されています。FLL+ は、デジタル変調器と共に時計用クリスタル周波数の何倍かにプログラムすることができる DCO 周波数を安定化するデジタル周波数ロック・ループ (FLL) ハードウェアを特徴として持っています。内部 DCO は、高速ターン・オン・クロック・ソースを提供し、6  $\mu$ s 以内に安定します。FLL+ モジュールは次のクロック信号を提供します：

- 補助クロック (ACLK) : 32768 Hz の時計用クリスタル又は高周波クリスタルから供給
- メイン・クロック (MCLK) : CPU によって使用されるシステム・クロック
- サブ・メイン・クロック (SMCLK) : ペリフェラル・モジュールによって使用されるサブ・システム・クロック

## ブラウンアウト、電源電圧監視

ブラウンアウト回路は、パワー・オン及びパワー・オフ時にデバイスに適切な内部リセット信号を供給するために内蔵されています。電源電圧監視回路 (SVS) は、電源電圧がユーザーが設定したレベル以下に下がっているかどうかを検出し、電源電圧の監視（デバイスは自動的にリセットされます）と電源電圧のモニタ (SVM、デバイスは自動的にリセットされません) の両方を行います。

CPU は、ブラウンアウト回路がデバイス リセットを指示した後、コード実行を開始します。しかし、その時点では Vcc は Vcc(min) に到達していないかもしれません。ユーザーは、Vcc が Vcc(min) に到達するまでは、デフォルトの FLL+ 設定が変わらないようにしなければなりません。もし必要ならば、いつ Vcc が Vcc(min) に到達したかを知るのに電源電圧監視回路を使用することもできます。

## ハードウェア・マルチプライヤ (MSP430x44x のみ)

マルチプライ動作は、専用ペリフェラル・モジュールによって行われます。このモジュールは、16x16、16x8、8x16、及び 8x8 ビット動作を行います。このモジュールは、符号付き及び符号なしマルチプライ及びアキュームレート動作（積和演算）と同様に符号付き及び符号無しマルチプライ動作（乗算）を行います。動作結果は、オペランドがペリフェラル・レジスタにロードされると直にアクセス可能になります。追加のクロック・サイクルは必要ありません。

## ウォッチドッグ・タイマ

ウォッチドッグ・タイマ (WDT) モジュールの基本的な機能は、ソフトウェア障害が発生した後、制御されたシステムの再開を行うことです。設定された時間間隔が経過すると、システム・リセットが生成されます。ウォッチドッグ機能が必要でないアプリケーションでは、モジュールはインターバル・タイマとして設定することができます、設定された時間間隔で割り込みを発生することができます。

## USART0

MSP430x43x 及び MSP430x44x デバイスは、シリアル・データ通信のために使用される 1 つのハードウェア USART ペリフェラル・モジュール (USART0) を持っています。USART は、同期式 SPI (3 又は 4 ピン) 及び、非同期 UART 通信プロトコルに使用でき、二重バッファ送信及び受信チャネルを使用します。

## USART1 (MSP430x44x のみ)

MSP430x44x は、シリアル・データ通信のために使用される 2 番目のハードウェア USART ペリフェラル・モジュール (USART1) を持っています。USART は、同期式 SPI (3 又は 4 ピン) 及び、非同期 UART 通信プロトコルに使用でき、二重バッファ送信及び受信チャネルを使用します。USART1 の動作は USART0 の動作と同じです。

## タイマ\_A3

タイマ\_A3 は、3 つのキャプチャ/コンペア・レジスタ付きの 16 ビット タイマ/カウンタです。タイマ\_A3 により、複数のキャプチャ/コンペア、PWM 出力、及びインターバル・タイミングを利用することができます。タイマ\_A3 にも、拡張割り込みの機能があります。割り込みは、オーバーフロー状態のカウンタから、及びキャプチャ/コンペア・レジスタのそれれから生成されることがあります。

| タイマ_A3 信号の接続 |           |                  |                 |                |               |            |
|--------------|-----------|------------------|-----------------|----------------|---------------|------------|
| 入力端子番号       |           | デバイス<br>入力信号     | モジュール<br>入力名    | モジュール・<br>ブロック | モジュール<br>出力信号 | 出力端子番号     |
| PN           | PZ        |                  |                 |                |               | PN         |
| 62 - P1.5    | 82 - P1.5 | TACLK            | TACLK           | Timer          | NA            |            |
|              |           | ACLK             | ACLK            |                |               |            |
|              |           | SMCLK            | SMCLK           |                |               |            |
| 62 - P1.5    | 82 - P1.5 | TACLK            | INCLK           |                |               |            |
| 67 - P1.0    | 87 - P1.0 | TA0              | CCIOA           |                |               | 67 - P1.0  |
| 66 - P1.1    | 86 - P1.1 | TA0              | CCIOB           | CCR0           | TA0           | 87 - P1.0  |
|              |           | DV <sub>ss</sub> | GND             |                |               |            |
|              |           | DV <sub>cc</sub> | V <sub>cc</sub> |                |               |            |
| 65 - P1.2    | 85 - P1.2 | TA1              | CCI1A           |                |               | 14 - P1.2  |
|              |           | CAOUT (内部)       | CCI1B           | CCR1           | TA1           | 85 - P1.2  |
|              |           | DV <sub>ss</sub> | GND             |                |               | ADC12 (内部) |
|              |           | DV <sub>cc</sub> | V <sub>cc</sub> |                |               |            |
| 59 - P2.0    | 79 - P2.0 | TA2              | CCI2A           | CCR2           | TA2           | 15 - P1.3  |
|              |           | ACLK (内部)        | CCI2B           |                |               | 79 - P2.0  |
|              |           | DV <sub>ss</sub> | GND             |                |               |            |
|              |           | DV <sub>cc</sub> | V <sub>cc</sub> |                |               |            |

## タイマ\_B3 (MSP430x43x のみ)

タイマ\_B3 は、3 つのキャプチャ/コンペア・レジスタ付きの 16 ビット タイマ/カウンタです。タイマ\_B3 により、複数のキャプチャ/コンペア、PWM 出力、及びインターバル・タイミングを利用することができます。タイマ\_B3 にも、拡張割り込みの機能があります。割り込みは、オーバーフロー状態のカウンタから、及びキャプチャ/コンペア・レジスタのそれれから生成されることがあります。

## タイマ\_B7 (MSP430x44x のみ)

タイマ\_B7 は、7つのキャプチャ/コンペア・レジスタ付きの16ビットタイマ/カウンタです。タイマ\_B7により、複数のキャプチャ/コンペア、PWM出力、及びインターバル・タイミングを利用することができます。タイマ\_B7にも、拡張割り込みの機能があります。割り込みは、オーバーフロー状態のカウンタから、及びキャプチャ/コンペア・レジスタのそれぞれから生成されることがあります。

| タイマ_B3/B7 信号の接続 † |           |                  |                 |                |               |            |           |
|-------------------|-----------|------------------|-----------------|----------------|---------------|------------|-----------|
| 入力端子番号            |           | デバイス<br>入力信号     | モジュール<br>入力名    | モジュール・<br>ブロック | モジュール<br>出力信号 | 出力端子番号     |           |
| PN                | PZ        |                  |                 |                |               | PN         | PZ        |
| 63 - P1.4         | 83 - P1.4 | TBCLK            | TBCLK           | Timer          | NA            |            |           |
|                   |           | ACLK             | ACLK            |                |               |            |           |
|                   |           | SMCLK            | SMCLK           |                |               |            |           |
| 63 - P1.4         | 83 - P1.4 | TBCLK            | INCLK           | CCR0           | TB0           | 58 - P2.1  | 78 - P2.1 |
| 58 - P2.1         | 78 - P2.1 | TB0              | CCI0A           |                |               | ADC12 (内部) |           |
| 58 - P2.1         | 78 - P2.1 | TB0              | CCI0B           |                |               |            |           |
|                   |           | DV <sub>ss</sub> | GND             |                |               |            |           |
|                   |           | DV <sub>cc</sub> | V <sub>cc</sub> | CCR1           | TB1           | 57 - P2.2  | 77 - P2.2 |
| 57 - P2.2         | 77 - P2.2 | TB1              | CCI1A           |                |               | ADC12 (内部) |           |
| 57 - P2.2         | 77 - P2.2 | TB1              | CCI1B           |                |               |            |           |
|                   |           | DV <sub>ss</sub> | GND             |                |               |            |           |
|                   |           | DV <sub>cc</sub> | V <sub>cc</sub> | CCR2           | TB2           | 56 - P2.3  | 76 - P2.3 |
| 56 - P2.3         | 76 - P2.3 | TB2              | CCI2A           |                |               |            |           |
| 56 - P2.3         | 76 - P2.3 | TB2              | CCI2B           |                |               |            |           |
|                   |           | DV <sub>ss</sub> | GND             |                |               |            |           |
|                   |           | DV <sub>cc</sub> | V <sub>cc</sub> | CCR3           | TB3           | 67 - P3.4  | 67 - P3.4 |
| 67 - P3.4         |           | TB3              | CCI3A           |                |               |            |           |
| 67 - P3.4         |           | TB3              | CCI3B           |                |               |            |           |
|                   |           | DV <sub>ss</sub> | GND             |                |               |            |           |
|                   |           | DV <sub>cc</sub> | V <sub>cc</sub> | CCR4           | TB4           | 66 - P3.5  | 66 - P3.5 |
| 66 - P3.5         |           | TB4              | CCI4A           |                |               |            |           |
| 66 - P3.5         |           | TB4              | CCI4B           |                |               |            |           |
|                   |           | DV <sub>ss</sub> | GND             |                |               |            |           |
|                   |           | DV <sub>cc</sub> | V <sub>cc</sub> | CCR5           | TB5           | 65 - P3.6  | 65 - P3.6 |
| 65 - P3.6         |           | TB5              | CCI5A           |                |               |            |           |
| 65 - P3.6         |           | TB5              | CCI5B           |                |               |            |           |
|                   |           | DV <sub>ss</sub> | GND             |                |               |            |           |
|                   |           | DV <sub>cc</sub> | V <sub>cc</sub> | CCR6           | TB6           | 64 - P3.7  | 64 - P3.7 |
| 64 - P3.7         |           | TB6              | CCI6A           |                |               |            |           |
|                   |           | ACLK (内部)        | CCI6B           |                |               |            |           |
|                   |           | DV <sub>ss</sub> | GND             |                |               |            |           |
|                   |           | DV <sub>cc</sub> | V <sub>cc</sub> |                |               |            |           |

† タイマ\_B3 には 3 つのキャプチャ/コンペア・ブロックがあります。(CCR0、CCR1、及び CCR2 のみ)

### コンパレータ\_A

コンパレータ\_A モジュールの基本的な機能は、高精度スロープ A/D 変換、バッテリ電圧監視、及び外部アナログ信号のモニタを行うことです。

### ADC12

ADC12 モジュールは、高速 12 ビット A/D 変換を行います。モジュールは、12 ビット SAR コア、サンプル選択制御、基準電圧発生回路、及び 16 ワード変換/制御バッファを内蔵しています。変換/制御バッファにより、CPU の仲介なしで 16 までの独立した ADC サンプルを変換し、蓄積することができます。

### Basic Timer1

Basic Timer 1 は、2 つの独立した 8 ビット・タイマを持ち、16 ビット・タイマ/カウンタを構成するためにカスケードにすることもできます。両方のタイマは、ソフトウェアによって読み出し/書き込みができます。Basic Timer 1 は、LCD モジュールのために周期的な割り込みとクロックを生成するのに使用することができます。

### LCD ドライブ

LCD ドライバは、液晶ディスプレイを駆動するために必要なセグメント及びコモン信号を生成します。LCD コントローラは、セグメント・ドライブ情報を持つために専用のデータ・メモリを持っています。コモン及びセグメント信号は、モードによる定義に従って生成されます。スタティック、2MUX、3MUX、及び 4MUX LCD が、このペリフェラルでサポートされます。

## ペリフェラル・ファイル・マップ

| ワード・アクセスによるペリフェラル                    |                                 |         |       |
|--------------------------------------|---------------------------------|---------|-------|
| ウォッチドッグ                              | ウォッチドッグ・タイマ制御                   | WDTCTL  | 0120h |
| タイマ_B7/<br>タイマ_B3<br>(注 1)           | キャプチャ/コンペア・レジスタ 6               | TBCCR6  | 019Eh |
|                                      | キャプチャ/コンペア・レジスタ 5               | TBCCR5  | 019Ch |
|                                      | キャプチャ/コンペア・レジスタ 4               | TBCCR4  | 019Ah |
|                                      | キャプチャ/コンペア・レジスタ 3               | TBCCR3  | 0198h |
|                                      | キャプチャ/コンペア・レジスタ 2               | TBCCR2  | 0196h |
|                                      | キャプチャ/コンペア・レジスタ 1               | TBCCR1  | 0194h |
|                                      | キャプチャ/コンペア・レジスタ 0               | TBCCR0  | 0192h |
|                                      | タイマ_B レジスタ                      | TBR     | 0190h |
|                                      | キャプチャ/コンペア制御 6                  | TBCCTL6 | 018Eh |
|                                      | キャプチャ/コンペア制御 5                  | TBCCTL5 | 018Ch |
|                                      | キャプチャ/コンペア制御 4                  | TBCCTL4 | 018Ah |
|                                      | キャプチャ/コンペア制御 3                  | TBCCTL3 | 0188h |
|                                      | キャプチャ/コンペア制御 2                  | TBCCTL2 | 0186h |
|                                      | キャプチャ/コンペア制御 1                  | TBCCTL1 | 0184h |
|                                      | キャプチャ/コンペア制御 0                  | TBCCTL0 | 0182h |
| タイマ_A3                               | タイマ_B 制御                        | TBCTL   | 0180h |
|                                      | タイマ_B 割り込みベクタ                   | TBIV    | 011Eh |
|                                      | 予約されています                        |         | 017Eh |
|                                      | 予約されています                        |         | 017Ch |
|                                      | 予約されています                        |         | 017Ah |
|                                      | 予約されています                        |         | 0178h |
|                                      | キャプチャ/コンペア・レジスタ 2               | TACCR2  | 0176h |
|                                      | キャプチャ/コンペア・レジスタ 1               | TACCR1  | 0174h |
|                                      | キャプチャ/コンペア・レジスタ 0               | TACCR0  | 0172h |
|                                      | タイマ_A レジスタ                      | TAR     | 0170h |
|                                      | 予約されています                        |         | 016Eh |
|                                      | 予約されています                        |         | 016Ch |
|                                      | 予約されています                        |         | 016Ah |
|                                      | 予約されています                        |         | 0168h |
| ハードウェア<br>マルチプライヤ<br>(MSP430x44x のみ) | キャプチャ/コンペア制御 2                  | TACCTL2 | 0166h |
|                                      | キャプチャ/コンペア制御 1                  | TACCTL1 | 0164h |
|                                      | キャプチャ/コンペア制御 0                  | TACCTL0 | 0162h |
|                                      | タイマ_A 制御                        | TACTL   | 0160h |
|                                      | タイマ_A 割り込みベクタ                   | TAIV    | 012Eh |
|                                      | サム拡張                            | SUMEXT  | 013Eh |
|                                      | 結果上位ワード                         | RESHI   | 013Ch |
|                                      | 結果下位ワード                         | RESLO   | 013Ah |
| 符号付きマルチプライ + アキュームレート / オペランド 1      | 第 2 オペランド                       | OP2     | 0138h |
|                                      | 符号付きマルチプライ + アキュームレート / オペランド 1 | MACS    | 0136h |
|                                      | マルチプライ + アキュームレート / オペランド 1     | MAC     | 0134h |
|                                      | 符号付きマルチプライ / オペランド 1            | MPYS    | 0132h |
|                                      | 符号なしマルチプライ / オペランド 1            | MPY     | 0130h |

(注 1) MSP430x44x ファミリのタイマ\_B7 には 7 つの CCR があります。MSP430x43x ファミリのタイマ\_B3 には 3 つの CCR があります。

ペリフェラル・ファイル・マップ (続き)

| ワード・アクセスによるペリフェラル (続き) |                     |             |       |
|------------------------|---------------------|-------------|-------|
|                        |                     |             |       |
| フラッシュ                  | フラッシュ制御 3           | FCTL3       | 012Ch |
|                        | フラッシュ制御 2           | FCTL2       | 012Ah |
|                        | フラッシュ制御 1           | FCTL1       | 0128h |
| ADC12                  | 変換メモリ 15            | ADC12MEM15  | 015Eh |
|                        | 変換メモリ 14            | ADC12MEM14  | 015Ch |
|                        | 変換メモリ 13            | ADC12MEM13  | 015Ah |
|                        | 変換メモリ 12            | ADC12MEM12  | 0158h |
|                        | 変換メモリ 11            | ADC12MEM11  | 0156h |
|                        | 変換メモリ 10            | ADC12MEM10  | 0154h |
|                        | 変換メモリ 9             | ADC12MEM9   | 0152h |
|                        | 変換メモリ 8             | ADC12MEM8   | 0150h |
|                        | 変換メモリ 7             | ADC12MEM7   | 014Eh |
|                        | 変換メモリ 6             | ADC12MEM6   | 014Ch |
|                        | 変換メモリ 5             | ADC12MEM5   | 014Ah |
|                        | 変換メモリ 4             | ADC12MEM4   | 0148h |
|                        | 変換メモリ 3             | ADC12MEM3   | 0146h |
|                        | 変換メモリ 2             | ADC12MEM2   | 0144h |
|                        | 変換メモリ 1             | ADC12MEM1   | 0142h |
|                        | 変換メモリ 0             | ADC12MEM0   | 0140h |
|                        | 割り込みベクタ・ワード・レジスタ    | ADC12IV     | 01A8h |
|                        | 割り込みイネーブル・レジスタ      | ADC12IE     | 01A6h |
|                        | 割り込みフラグ・レジスタ        | ADC12IFG    | 01A4h |
|                        | 制御レジスタ 1            | ADC12CTL1   | 01A2h |
|                        | 制御レジスタ 0            | ADC12CTL0   | 01A0h |
|                        | ADC メモリ - 制御レジスタ 15 | ADC12MCTL15 | 08Ph  |
|                        | ADC メモリ - 制御レジスタ 14 | ADC12MCTL14 | 08Eh  |
|                        | ADC メモリ - 制御レジスタ 13 | ADC12MCTL13 | 08Dh  |
|                        | ADC メモリ - 制御レジスタ 12 | ADC12MCTL12 | 08Ch  |
|                        | ADC メモリ - 制御レジスタ 11 | ADC12MCTL11 | 08Bh  |
|                        | ADC メモリ - 制御レジスタ 10 | ADC12MCTL10 | 08Ah  |
|                        | ADC メモリ - 制御レジスタ 9  | ADC12MCTL9  | 089h  |
|                        | ADC メモリ - 制御レジスタ 8  | ADC12MCTL8  | 088h  |
|                        | ADC メモリ - 制御レジスタ 7  | ADC12MCTL7  | 087h  |
|                        | ADC メモリ - 制御レジスタ 6  | ADC12MCTL6  | 086h  |
|                        | ADC メモリ - 制御レジスタ 5  | ADC12MCTL5  | 085h  |
|                        | ADC メモリ - 制御レジスタ 4  | ADC12MCTL4  | 084h  |
|                        | ADC メモリ - 制御レジスタ 3  | ADC12MCTL3  | 083h  |
|                        | ADC メモリ - 制御レジスタ 2  | ADC12MCTL2  | 082h  |
|                        | ADC メモリ - 制御レジスタ 1  | ADC12MCTL1  | 081h  |
|                        | ADC メモリ - 制御レジスタ 0  | ADC12MCTL0  | 080h  |

## ペリフェラル・ファイル・マップ (続き)

| ペイト・アクセスによるペリフェラル   |                                                                                |                                                                             |                                                              |
|---------------------|--------------------------------------------------------------------------------|-----------------------------------------------------------------------------|--------------------------------------------------------------|
| LCD                 | LCD メモリ 20<br>:<br>LCD メモリ 16<br>LCD メモリ 15<br>:<br>LCD メモリ 1<br>LCD 制御 及び モード | LCDM20<br>:<br>LCDM16<br>LCDM15<br>:<br>LCDM1<br>LCDCTL                     | 0A4h<br>:<br>0A0h<br>09Fh<br>:<br>091h<br>090h               |
| USART1<br>(x44x のみ) | 送信バッファ<br>受信バッファ<br>ボーレート<br>ボーレート<br>変調制御<br>受信制御<br>送信制御<br>USART 制御         | U1TXBUF<br>U1RXBUF<br>U1BR1<br>U1BR0<br>U1MCTL<br>U1RCTL<br>U1TCTL<br>U1CTL | 07Fh<br>07Eh<br>07Dh<br>07Ch<br>07Bh<br>07Ah<br>079h<br>078h |
| USART0              | 送信バッファ<br>受信バッファ<br>ボーレート<br>ボーレート<br>変調制御<br>受信制御<br>送信制御<br>USART 制御         | U0TXBUF<br>U0RXBUF<br>U0BR1<br>U0BR0<br>U0MCTL<br>U0RCTL<br>U0TCTL<br>U0CTL | 077h<br>076h<br>075h<br>074h<br>073h<br>072h<br>071h<br>070h |
| コンパレータ_A            | コンパレータ_A ポート ディスエーブル<br>コンパレータ_A 制御 2<br>コンパレータ_A 制御 1                         | CAPD<br>CACTL2<br>CACTL1                                                    | 05Bh<br>05Ah<br>059h                                         |
| BrownOUT、SVS        | SVS 制御レジスタ (ブラウンアウト信号によりリセット)                                                  | SVSCTL                                                                      | 056h                                                         |
| FLL+ クロック           | FLL+ 制御 1<br>FLL+ 制御 0<br>システム・クロック周波数制御<br>システム・クロック周波数積分器<br>システム・クロック周波数積分器 | FLL_CTL1<br>FLL_CTL0<br>SCFQCTL<br>SCFI1<br>SCFI0                           | 054h<br>053h<br>052h<br>051h<br>050h                         |
| Basic Timer1        | BT カウンタ 2<br>BT カウンタ 1<br>BT 制御                                                | BTcnt2<br>BTcnt1<br>BTCTL                                                   | 047h<br>046h<br>040h                                         |
| ポート P6              | ポート P6 選択<br>ポート P6 方向<br>ポート P6 出力<br>ポート P6 入力                               | P6SEL<br>P6DIR<br>P6OUT<br>P6IN                                             | 037h<br>036h<br>035h<br>034h                                 |
| ポート P5              | ポート P5 選択<br>ポート P5 方向<br>ポート P5 出力<br>ポート P5 入力                               | P5SEL<br>P5DIR<br>P5OUT<br>P5IN                                             | 033h<br>032h<br>031h<br>030h                                 |

ペリフェラル・ファイル・マップ (続き)

| バイト・アクセスによるペリフェラル (続き) |                                                                                                                  |                                                           |                                                      |
|------------------------|------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------|------------------------------------------------------|
| ポート P4                 | ポート P4 選択<br>ポート P4 方向<br>ポート P4 出力<br>ポート P4 入力                                                                 | P4SEL<br>P4DIR<br>P4OUT<br>P4IN                           | 01Fh<br>01Eh<br>01Dh<br>01Ch                         |
| ポート P3                 | ポート P3 選択<br>ポート P3 方向<br>ポート P3 出力<br>ポート P3 入力                                                                 | P3SEL<br>P3DIR<br>P3OUT<br>P3IN                           | 01Bh<br>01Ah<br>019h<br>018h                         |
| ポート P2                 | ポート P2 選択<br>ポート P2 割り込みイネーブル<br>ポート P2 割り込み - エッジ選択<br>ポート P2 割り込みフラグ<br>ポート P2 方向<br>ポート P2 出力<br>ポート P2 入力    | P2SEL<br>P2IE<br>P2IES<br>P2IFG<br>P2DIR<br>P2OUT<br>P2IN | 02Eh<br>02Dh<br>02Ch<br>02Bh<br>02Ah<br>029h<br>028h |
| ポート P1                 | ポート P1 選択<br>ポート P1 割り込みイネーブル<br>ポート P1 割り込み - エッジ選択<br>ポート P1 割り込みフラグ<br>ポート P1 方向<br>ポート P1 出力<br>ポート P1 入力    | P1SEL<br>P1IE<br>P1IES<br>P1IFG<br>P1DIR<br>P1OUT<br>P1IN | 026h<br>025h<br>024h<br>023h<br>022h<br>021h<br>020h |
| スペシャル・ファンクション          | SFR モジュール・イネーブル 2<br>SFR モジュール・イネーブル 1<br>SFR 割り込みイネーブル 2<br>SFR 割り込みフラグ 1<br>SFR 割り込みイネーブル 2<br>SFR 割り込みイネーブル 1 | ME2<br>ME1<br>IFG2<br>IFG1<br>IE2<br>IE1                  | 005h<br>004h<br>003h<br>002h<br>001h<br>000h         |

動作温度範囲における絶対最大定格 (特記無き場合)†

|                               |                       |                       |    |
|-------------------------------|-----------------------|-----------------------|----|
| 印加電圧 ( $V_{cc}$ ~ $V_{ss}$ 間) |                       | -0.3 ~ 4.1            | V  |
| 印加電圧 (全端子) (注)                |                       | -0.3 ~ $V_{cc} + 0.3$ | V  |
| ダイオード電流 (全端子)                 |                       | ±2                    | mA |
| 保存温度範囲                        | 未プログラムのデバイス $T_{stg}$ | -55 ~ 150             | °C |
|                               | プログラム済みデバイス           | -40 ~ 85              | °C |

† 絶対最大定格以上のストレスは、致命的なダメージを製品に与えることがあります。これは、ストレスの定格のみについて示してあり、この仕様書の「推奨動作条件」に示された値を越える状態での本製品の機能動作は含まれていません。絶対最大定格の状態に長時間置くと、本製品の信頼性に影響を与えることがあります。

(注) すべての電圧は  $V_{ss}$  を基準とします。JTAG ヒューズ切断電圧  $V_{pp}$  は、絶対最大定格を越えても構いません。JTAG ヒューズを切断する時、TDI/TCLK 端子に電圧が印加されます。

## 推奨動作条件

| 項目                                                                                        |                           | 最小       | 標準     | 最大   | 単位  |
|-------------------------------------------------------------------------------------------|---------------------------|----------|--------|------|-----|
| 電源電圧 (プログラム実行時)、 $V_{cc}$ ( $AV_{cc} = DV_{cc1} = DV_{cc2} = V_{cc}$ )                    | MSP430F43x、<br>MSP430F44x | 1.8      |        | 3.6  | V   |
| 電源電圧 (フラッシュ・メモリ プログラム時)、 $V_{cc}$ ( $AV_{cc} = DV_{cc1} = DV_{cc2} = V_{cc}$ )            | MSP430F43x、<br>MSP430F44x | 2.7      |        | 3.6  | V   |
| 電源電圧 (プログラム実行時、SVS イネーブル時)、(注 1)<br>$V_{cc}$ ( $AV_{cc} = DV_{cc1} = DV_{cc2} = V_{cc}$ ) | MSP430F43x、<br>MSP430F44x | 2        |        | 3.6  | V   |
| 電源電圧、 $V_{ss}$ ( $AV_{ss} = DV_{ss1} = DV_{ss2} = V_{ss}$ )                               |                           | 0        |        | 0    | V   |
| 動作温度、 $T_A$                                                                               | MSP430x43x、<br>MSP430x44x | -40      |        | 85   | °C  |
| LFXT1 クリスタル周波数、 $f_{(LFXT1)}$<br>(注 2)                                                    | LF 選択時、XTS_FLL = 0        | 時計用クリスタル | 32.768 |      | kHz |
|                                                                                           | XT1 選択時、XTS_FLL = 1       | セラミック発振子 | 450    | 8000 | kHz |
|                                                                                           | XT1 選択時、XTS_FLL = 1       | クリスタル    | 1000   | 8000 | kHz |
| XT2 クリスタル周波数、 $f_{(XT2)}$                                                                 | セラミック発振子                  | 450      | 8000   |      | kHz |
|                                                                                           | クリスタル                     | 1000     | 8000   |      | kHz |
| プロセッサ周波数 (MCLK 信号)、 $f_{(System)}$                                                        | $V_{cc} = 1.8$ V          | DC       | 4.15   |      | MHz |
|                                                                                           | $V_{cc} = 3.6$ V          | DC       | 8      |      | MHz |

(注 1) 最小動作電源電圧は、電源電圧を下降させて POR がアクティブとなるトリップ・ポイントで定義します。POR は、電源電圧が最小電源電圧 + SVS 回路のヒステリシスより上昇するとインアクティブとなります。

(注 2) LF モードでは、LFXT1 オシレータには時計用クリスタルが必要です。  
XT1 モードでは、LFXT1 にはセラミック発振子又はクリスタルが使用できます。



図 1. 電源電圧対周波数、MSP430F43x 又は MSP430F44x

推奨動作温度範囲における電気的特性（特記無き場合）

電源電流 ( $V_{CC} + DV_{CC}$ ) (外部電流を除く)

| 項目                                                                                                                               | 測定条件                                                                                                          | 最小               | 標準 | 最大  | 単位  |
|----------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------|------------------|----|-----|-----|
| $I_{(AM)}$<br>アクティブ・モード (注 1)、<br>$f_{(MCLK)} = f_{(SMCLK)} = 1$ MHz、<br>$f_{(ACLK)} = 32,768$ Hz、<br>XTS_FLL = 0、SEL_M = (0, 1) | $T_A = -40^\circ\text{C} \sim 85^\circ\text{C}$                                                               | $V_{CC} = 2.2$ V |    | 280 | 350 |
|                                                                                                                                  |                                                                                                               | $V_{CC} = 3$ V   |    | 420 | 560 |
| $I_{(LPM0)}$<br>ロー・パワー・モード (LPM0)<br>(注 1)                                                                                       | $T_A = -40^\circ\text{C} \sim 85^\circ\text{C}$                                                               | $V_{CC} = 2.2$ V |    | 32  | 45  |
|                                                                                                                                  |                                                                                                               | $V_{CC} = 3$ V   |    | 55  | 70  |
| $I_{(LPM2)}$<br>ロー・パワー・モード (LPM2)、<br>$f_{(MCLK)} = f_{(SMCLK)} = 0$ MHz、<br>$f_{(ACLK)} = 32,768$ Hz、SCG0 = 0<br>(注 2)          | $T_A = -40^\circ\text{C} \sim 85^\circ\text{C}$                                                               | $V_{CC} = 2.2$ V |    | 11  | 14  |
|                                                                                                                                  |                                                                                                               | $V_{CC} = 3$ V   |    | 17  | 22  |
| $I_{(LPM3)}$<br>ロー・パワー・モード (LPM3)<br>$f_{(MCLK)} = f_{(SMCLK)} = 0$ MHz、<br>$f_{(ACLK)} = 32,768$ Hz、SCG0 = 1<br>(注 3)           | $T_A = -40^\circ\text{C}$<br>$T_A = 25^\circ\text{C}$<br>$T_A = 60^\circ\text{C}$<br>$T_A = 85^\circ\text{C}$ | $V_{CC} = 2.2$ V |    | 1   | 1.5 |
|                                                                                                                                  |                                                                                                               |                  |    | 1.1 | 1.5 |
|                                                                                                                                  |                                                                                                               |                  |    | 2   | 3   |
|                                                                                                                                  |                                                                                                               |                  |    | 3.5 | 6   |
|                                                                                                                                  | $T_A = -40^\circ\text{C}$<br>$T_A = 25^\circ\text{C}$<br>$T_A = 60^\circ\text{C}$<br>$T_A = 85^\circ\text{C}$ | $V_{CC} = 3$ V   |    | 1.8 | 2.2 |
|                                                                                                                                  |                                                                                                               |                  |    | 1.6 | 1.9 |
|                                                                                                                                  |                                                                                                               |                  |    | 2.5 | 3.5 |
|                                                                                                                                  |                                                                                                               |                  |    | 4.2 | 7.5 |
| $I_{(LPM4)}$<br>ロー・パワー・モード (LPM4)、<br>$f_{(MCLK)} = 0$ MHz、 $f_{(SMCLK)} = 0$ MHz、<br>$f_{(ACLK)} = 0$ Hz、SCG0 = 1<br>(注 2)      | $T_A = -40^\circ\text{C}$<br>$T_A = 25^\circ\text{C}$<br>$T_A = 60^\circ\text{C}$<br>$T_A = 85^\circ\text{C}$ | $V_{CC} = 2.2$ V |    | 0.1 | 0.5 |
|                                                                                                                                  |                                                                                                               |                  |    | 0.1 | 0.5 |
|                                                                                                                                  |                                                                                                               |                  |    | 0.7 | 1.1 |
|                                                                                                                                  |                                                                                                               |                  |    | 1.7 | 3   |
|                                                                                                                                  | $T_A = -40^\circ\text{C}$<br>$T_A = 25^\circ\text{C}$<br>$T_A = 60^\circ\text{C}$<br>$T_A = 85^\circ\text{C}$ | $V_{CC} = 3$ V   |    | 0.1 | 0.5 |
|                                                                                                                                  |                                                                                                               |                  |    | 0.1 | 0.5 |
|                                                                                                                                  |                                                                                                               |                  |    | 0.8 | 1.2 |
|                                                                                                                                  |                                                                                                               |                  |    | 1.9 | 3.5 |

(注 1) タイマ\_B は、 $f_{(DCOCLK)} = 1$  MHz によって駆動されます。すべての入力は、0 V 又は  $V_{CC}$  に接続します。出力にはソース電流、シンク電流を流しません。

(注 2) すべての入力は、0 V 又は  $V_{CC}$  に接続します。

(注 3) すべての入力は、0 V 又は  $V_{CC}$  に接続します。出力にはソース電流、シンク電流を流しません。LPM3 での消費電流は、Basic Timer1 及び LCD がアクティブ状態 (ACLK 選択時) で測定します。コンパレータ\_A 及び SVS モジュールの消費電流は各セクションで規定されています。LPM3 電流は、KDS 大真空 DT-38 (6 pF) クリスタルを使用し、OSCCAPx = 01h で規定されています。

アクティブ・モードのシステム周波数対消費電流、F バージョン

$$I_{(AM)} = I_{(AM) [1\text{ MHz}]} \times f_{(\text{System})} [\text{MHz}]$$

アクティブ・モードの電源電圧対消費電流、F バージョン

$$I_{(AM)} = I_{(AM) [3\text{ V}]} + 175 \mu\text{A/V} \times (V_{CC} - 3\text{ V})$$

# MSP430x43x、MSP430x44x

## ミックスド・シグナル・マイクロコントローラ

SLAS446 - 2005年4月

### 推奨動作温度範囲における電気的特性（特記無き場合）（続き）

#### シュミット・トリガ入力 - ポート P1、P2、P3、P4、P5、P6

| 項目                                           | 測定条件                    | 最小  | 標準 | 最大  | 単位 |
|----------------------------------------------|-------------------------|-----|----|-----|----|
| $V_{IT+}$ 立ち上がり入力スレッショルド電圧                   | $V_{CC} = 2.2\text{ V}$ | 1.1 |    | 1.5 | V  |
|                                              | $V_{CC} = 3\text{ V}$   | 1.5 |    | 1.9 |    |
| $V_{IT-}$ 立ち下がり入力スレッショルド電圧                   | $V_{CC} = 2.2\text{ V}$ | 0.4 |    | 0.9 | V  |
|                                              | $V_{CC} = 3\text{ V}$   | 0.9 |    | 1.3 |    |
| $V_{hys}$ 入力電圧ヒステリシス ( $V_{IT+} - V_{IT-}$ ) | $V_{CC} = 2.2\text{ V}$ | 0.3 |    | 1.1 | V  |
|                                              | $V_{CC} = 3\text{ V}$   | 0.5 |    | 1   |    |

#### 標準入力 - $\overline{RST}/NMI$ ; JTAG: TCK、TMS、TDI/TCLK

| 項目                  | 測定条件                                 | 最小                  | 標準 | 最大             | 単位 |
|---------------------|--------------------------------------|---------------------|----|----------------|----|
| $V_{IL}$ ロー・レベル入力電圧 | $V_{CC} = 2.2\text{ V} / 3\text{ V}$ | $V_{SS}$            |    | $V_{SS} + 0.6$ | V  |
|                     |                                      | $0.8 \times V_{CC}$ |    | $V_{CC}$       | V  |

#### 入力 Px.x、TAx、TBx

| 項目                                  | 測定条件                                                | $V_{CC}$                               | 最小    | 標準 | 最大 | 単位    |
|-------------------------------------|-----------------------------------------------------|----------------------------------------|-------|----|----|-------|
| $t_{(int)}$ 外部割り込みタイミング             | ポート P1、P2: P1.x ~ P2.x、割り込みフラグ用外部トリガ信号<br>(注 1)     | $2.2\text{ V}/3\text{ V}$              | 1.5   |    |    | cycle |
|                                     |                                                     | 2.2 V                                  | 62    |    |    | ns    |
|                                     |                                                     | 3 V                                    | 50    |    |    |       |
| $t_{(cap)}$ タイマ_A、タイマ_B キャプチャ・タイミング | TA0、TA1、TA2<br>TB0、TB1、TB2、TB3、TB4、TB5、TB6<br>(注 2) | 2.2 V                                  | 62    |    |    | ns    |
|                                     |                                                     | 3 V                                    | 50    |    |    |       |
|                                     |                                                     |                                        |       |    |    |       |
| $f_{(TAext)}$                       | 外部から印加するタイマ_A、タイマ_B クロック周波数                         | TACLK、TBCLK、INCLK: $t_{(H)} = t_{(L)}$ | 2.2 V |    | 8  | MHz   |
|                                     |                                                     |                                        | 3 V   |    | 10 |       |
| $f_{(TBext)}$                       | タイマ_A、タイマ_B クロック周波数                                 | SMCLK 又は ACLK 信号選択時                    | 2.2 V |    | 8  | MHz   |
|                                     |                                                     |                                        | 3 V   |    | 10 |       |

(注 1) 外部信号は、最小  $t_{(int)}$  サイクル及び時間のパラメータが適合するたび毎に割り込みフラグをセットします。トリガ信号が  $t_{(int)}$  より短い場合にもセットされることがあります。フラグを確実にセットするためには、サイクルとタイミング仕様は両方とも適合しなければなりません。 $t_{(int)}$  は MCLK サイクルで測定します。

(注 2) `x44x には 7 つのキャプチャ/コンペア・レジスタがあります。`x43x には 3 つのキャプチャ/コンペア・レジスタがあります。

#### リーク電流（注 1、2）

| 項目              | 測定条件           |                  |                              | 最小                                 | 標準 | 最大       | 単位 |
|-----------------|----------------|------------------|------------------------------|------------------------------------|----|----------|----|
| $I_{lkg(P1.x)}$ | リーク電流<br>(注 1) | ポート P1<br>ポート P6 | $V_{(P1.x)}$<br>$V_{(P6.x)}$ | $V_{CC} = 2.2\text{ V}/3\text{ V}$ |    | $\pm 50$ | nA |
| $I_{lkg(P6.x)}$ |                |                  |                              |                                    |    | $\pm 50$ |    |

(注 1) 特記無き場合、リーク電流は対応する端子に  $V_{SS}$  又は  $V_{CC}$  を印加して測定します。

(注 2) ポート端子は入力となるように選択し、プルアップ又はプルダウン抵抗がない状態とします。

推奨動作温度範囲における電気的特性（特記無き場合）（続き）

出力 - ポート P1、P2、P3、P4、P5、P6

| 項目       |            | 測定条件                            |                          |       | 最小              | 標準              | 最大  | 単位 |
|----------|------------|---------------------------------|--------------------------|-------|-----------------|-----------------|-----|----|
| $V_{OH}$ | ハイ・レベル出力電圧 | $I_{OH(max)} = -1.5 \text{ mA}$ | $V_{CC} = 2.2 \text{ V}$ | (注 1) | $V_{CC} - 0.25$ | $V_{CC}$        | $V$ |    |
|          |            | $I_{OH(max)} = -6 \text{ mA}$   |                          | (注 2) | $V_{CC} - 0.6$  |                 |     |    |
|          |            | $I_{OH(max)} = -1.5 \text{ mA}$ | $V_{CC} = 3 \text{ V}$   | (注 1) | $V_{CC} - 0.25$ | $V_{CC}$        |     |    |
|          |            | $I_{OH(max)} = -6 \text{ mA}$   |                          | (注 2) | $V_{CC} - 0.6$  |                 |     |    |
| $V_{OL}$ | ロー・レベル出力電圧 | $I_{OL(max)} = 1.5 \text{ mA}$  | $V_{CC} = 2.2 \text{ V}$ | (注 1) | $V_{SS}$        | $V_{SS} + 0.25$ | $V$ |    |
|          |            | $I_{OL(max)} = 6 \text{ mA}$    |                          | (注 2) | $V_{SS}$        | $V_{SS} + 0.6$  |     |    |
|          |            | $I_{OL(max)} = 1.5 \text{ mA}$  | $V_{CC} = 3 \text{ V}$   | (注 1) | $V_{SS}$        | $V_{SS} + 0.25$ |     |    |
|          |            | $I_{OL(max)} = 6 \text{ mA}$    |                          | (注 2) | $V_{SS}$        | $V_{SS} + 0.6$  |     |    |

(注 1) 全出力の最大電流  $I_{OH(max)}$  と  $I_{OL(max)}$  の合計は、規定の最大電圧降下を保持するため  $\pm 12 \text{ mA}$  を越えてはいけません。

(注 2) 全出力の最大電流  $I_{OH(max)}$  と  $I_{OL(max)}$  の合計は、規定の最大電圧降下を保持するため  $\pm 48 \text{ mA}$  を越えてはいけません。

出力周波数

| 項目           |                                                    | 測定条件                                                                                    |                                        |                | 最小             | 標準             | 最大  | 単位  |
|--------------|----------------------------------------------------|-----------------------------------------------------------------------------------------|----------------------------------------|----------------|----------------|----------------|-----|-----|
| $f_{(Px,y)}$ | $(1 \leq x \leq 6, 0 \leq y \leq 7)$               | $C_L = 20 \text{ pF}, I_L = \pm 1.5 \text{ mA}$                                         | $V_{CC} = 2.2 \text{ V}$               |                | DC             |                | 5   | MHz |
|              |                                                    |                                                                                         | $V_{CC} = 3 \text{ V}$                 |                | DC             |                | 7.5 |     |
| $f_{(ACLK)}$ | P1.1/TA0/MCLK、P1.5/TACLK/ACLK、<br>P1.4/TBCLK/SMCLK | $C_L = 20 \text{ pF}$                                                                   |                                        |                |                | $f_{(System)}$ | MHz |     |
|              |                                                    |                                                                                         |                                        |                |                |                |     |     |
| $t_{(Xdo)}$  | 出力周波数デューティ比                                        | $P1.5/TACLK/ACLK,$<br>$C_L = 20 \text{ pF},$<br>$V_{CC} = 2.2 \text{ V} / 3 \text{ V}$  | $f_{(ACLK)} = f_{(LFXT1)} = f_{(XT1)}$ | 40%            | 60%            |                |     |     |
|              |                                                    |                                                                                         | $f_{(ACLK)} = f_{(LFXT1)} = f_{(LF)}$  | 30%            | 70%            |                |     |     |
|              |                                                    |                                                                                         | $f_{(ACLK)} = f_{(LFXT1)}$             | 50%            |                |                |     |     |
|              |                                                    | $P1.1/TA0/MCLK,$<br>$C_L = 20 \text{ pF},$<br>$V_{CC} = 2.2 \text{ V} / 3 \text{ V}$    | $f_{(MCLK)} = f_{(XT1)}$               | 40%            | 60%            |                |     |     |
|              |                                                    |                                                                                         | $f_{(MCLK)} = f_{(DCOCLK)}$            | 50% -<br>15 ns | 50% +<br>15 ns |                |     |     |
|              |                                                    | $P1.4/TBCLK/SMCLK,$<br>$C_L = 20 \text{ pF},$<br>$V_{CC} = 2.2 \text{ V} / 3 \text{ V}$ | $f_{(SMCLK)} = f_{(XT2)}$              | 40%            | 60%            |                |     |     |
|              |                                                    |                                                                                         | $f_{(SMCLK)} = f_{(DCOCLK)}$           | 50% -<br>15 ns | 50% +<br>15 ns |                |     |     |

## 推奨動作温度範囲における電気的特性（特記無き場合）（続き）

## 出力 - ポート P1、P2、P3、P4、P5、P6 （続き）

ロー・レベル出力電圧  
対  
ロー・レベル出力電流（標準）



図 2

ロー・レベル出力電圧  
対  
ロー・レベル出力電流（標準）



図 3

ハイ・レベル出力電圧  
対  
ハイ・レベル出力電流（標準）



図 4

ハイ・レベル出力電圧  
対  
ハイ・レベル出力電流（標準）



図 5

推奨動作温度範囲における電気的特性（特記無き場合）（続き）

ウェーク・アップ LPM3

| 項目          | 測定条件                |                                      | 最小 | 標準 | 最大 | 単位            |
|-------------|---------------------|--------------------------------------|----|----|----|---------------|
| $t_d(LPM3)$ | $f = 1 \text{ MHz}$ | $V_{cc} = 2.2 \text{ V}/3 \text{ V}$ |    |    | 6  | $\mu\text{s}$ |
|             | $f = 2 \text{ MHz}$ |                                      |    |    | 6  |               |
|             | $f = 3 \text{ MHz}$ |                                      |    |    | 6  |               |

RAM

| 項目                                 | 最小  | 標準 | 最大 | 単位 |
|------------------------------------|-----|----|----|----|
| $V_{(RAMh)}$ CPU 停止 (HALT) 時 (注 1) | 1.6 |    |    | V  |

(注 1) このパラメータは、プログラム・メモリ RAM のデータが保持される時の最小電源電圧を定義します。この電源電圧の条件ではプログラムを実行させないで下さい。

LCD

| 項目                    | 測定条件        |                                | 最小                                               | 標準                                            | 最大               | 単位 |
|-----------------------|-------------|--------------------------------|--------------------------------------------------|-----------------------------------------------|------------------|----|
| $V_{(33)}$            | アナログ電圧      | P5.7/R33 の電圧                   | $V_{cc} = 3 \text{ V}$                           | 2.5                                           | $V_{cc} + 0.2$   | V  |
| $V_{(23)}$            |             | P5.6/R23 の電圧                   |                                                  | $[V_{(33)} - V_{(03)}] \times 2/3 + V_{(03)}$ |                  |    |
| $V_{(13)}$            |             | P5.5/R13 の電圧                   |                                                  | $[V_{(33)} - V_{(03)}] \times 1/3 + V_{(03)}$ |                  |    |
| $V_{(33)} - V_{(03)}$ |             | R33 ~ R03 の電圧                  |                                                  | 2.5                                           | $V_{cc} + 0.2$   |    |
| $I_{(R03)}$           | 入力リーク電流     | $R03 = V_{ss}$                 | 全セグメント出力ライン及び共通出力ラインは無負荷、 $V_{cc} = 3 \text{ V}$ |                                               | $\pm 20$         | nA |
| $I_{(R13)}$           |             | $P5.5/R13 = V_{cc}/3$          |                                                  |                                               | $\pm 20$         |    |
| $I_{(R23)}$           |             | $P5.6/R23 = 2 \times V_{cc}/3$ |                                                  |                                               | $\pm 20$         |    |
| $V_{(Sxx0)}$          | セグメント・ライン電圧 | $I_{(Sxx)} = -3 \mu\text{A}$   | $V_{cc} = 3 \text{ V}$                           | $V_{(03)}$                                    | $V_{(03)} - 0.1$ | V  |
| $V_{(Sxx1)}$          |             |                                |                                                  | $V_{(13)}$                                    | $V_{(13)} - 0.1$ |    |
| $V_{(Sxx2)}$          |             |                                |                                                  | $V_{(23)}$                                    | $V_{(23)} - 0.1$ |    |
| $V_{(Sxx3)}$          |             |                                |                                                  | $V_{(33)}$                                    | $V_{(33)} + 0.1$ |    |

# MSP430x43x、MSP430x44x

## ミックスド・シグナル・マイクロコントローラ

SLAS446 - 2005年4月

### コンパレータ\_A (注 1)

| 項目                                                                       | 測定条件                                                                                                                                      | 最小   | 標準                  | 最大   | 単位 |
|--------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------|------|---------------------|------|----|
| I <sub>(cc)</sub>                                                        | CAON = 1、CARSEL = 0、CAREF = 0<br>V <sub>cc</sub> = 2.2 V<br>V <sub>cc</sub> = 3 V                                                         | 25   | 40                  |      | μA |
|                                                                          |                                                                                                                                           | 45   | 60                  |      |    |
| I <sub>(RefLadder/RefDiode)</sub>                                        | CAON = 1、CARSEL = 0、CAREF = 1/2/3、<br>P1.6/CA0 及び P1.7/CA1 は無負荷<br>V <sub>cc</sub> = 2.2 V<br>V <sub>cc</sub> = 3 V                       | 30   | 50                  |      | μA |
|                                                                          |                                                                                                                                           | 45   | 71                  |      |    |
| V <sub>(Ref025)</sub><br>電圧@ 0.25 V <sub>cc</sub> ノード<br>V <sub>cc</sub> | PCA0 = 1、CARSEL = 1、CAREF = 1、<br>P1.6/CA0 及び P1.7/CA1 は無負荷<br>V <sub>cc</sub> = 2.2 V/3 V                                                | 0.23 | 0.24                | 0.25 |    |
| V <sub>(Ref050)</sub><br>電圧@ 0.5 V <sub>cc</sub> ノード<br>V <sub>cc</sub>  | PCA0 = 1、CARSEL = 1、CAREF = 2、<br>P1.6/CA0 及び P1.7/CA1 は無負荷<br>V <sub>cc</sub> = 2.2 V/3 V                                                | 0.47 | 0.48                | 0.5  |    |
| V <sub>(RefVT)</sub><br>(図 6、7 参照)                                       | PCA0 = 1、CARSEL = 1、CAREF = 3、<br>P1.6/CA0 及び P1.7/CA1 は無負荷；<br>T <sub>A</sub> = 85°C<br>V <sub>cc</sub> = 2.2 V<br>V <sub>cc</sub> = 3 V | 390  | 480                 | 540  | mV |
|                                                                          |                                                                                                                                           | 400  | 490                 | 550  |    |
| V <sub>IC</sub><br>同相入力電圧範囲                                              | CAON = 1<br>V <sub>cc</sub> = 2.2 V/3 V                                                                                                   | 0    | V <sub>cc</sub> - 1 |      | V  |
| V <sub>p</sub> - V <sub>s</sub><br>オフセット電圧                               | (注 2)<br>VCC = 2.2 V/3 V                                                                                                                  | -30  | 30                  |      | mV |
| V <sub>hys</sub><br>入力ヒステリシス                                             | CAON = 1<br>V <sub>cc</sub> = 2.2 V/3 V                                                                                                   | 0    | 0.7                 | 1.4  | mV |
| t <sub>(response LH)</sub>                                               | T <sub>A</sub> = 25°C、オーバードライブ 10 mV、<br>フィルタなし：CAF = 0<br>V <sub>cc</sub> = 2.2 V<br>V <sub>cc</sub> = 3 V                               | 160  | 210                 | 300  | ns |
|                                                                          |                                                                                                                                           | 80   | 150                 | 240  |    |
| t <sub>(response HL)</sub>                                               | T <sub>A</sub> = 25°C、オーバードライブ 10 mV、<br>フィルタ付き：CAF = 1<br>V <sub>cc</sub> = 2.2 V<br>V <sub>cc</sub> = 3 V                               | 1.4  | 1.9                 | 3.4  | μs |
|                                                                          |                                                                                                                                           | 0.9  | 1.5                 | 2.6  |    |
|                                                                          | T <sub>A</sub> = 25°C、オーバードライブ 10 mV、<br>フィルタなし：CAF = 0<br>V <sub>cc</sub> = 2.2 V<br>V <sub>cc</sub> = 3 V                               | 130  | 210                 | 300  | ns |
|                                                                          |                                                                                                                                           | 80   | 150                 | 240  |    |
|                                                                          | T <sub>A</sub> = 25°C、オーバードライブ 10 mV、<br>フィルタ付き：CAF = 1<br>V <sub>cc</sub> = 2.2 V<br>V <sub>cc</sub> = 3 V                               | 1.4  | 1.9                 | 3.4  | μs |
|                                                                          |                                                                                                                                           | 0.9  | 1.5                 | 2.6  |    |

(注 1) コンパレータ\_A 端子のリーク電流は、I<sub>1kg(P1.2)</sub> の規格と同じです。

(注 2) 入力オフセット電圧は、連続して測定する毎に CAEX ビットを使ってコンパレータ\_A 入力を反転させることにより、キャンセルすることができます。2 つの連続した測定値を加算します。

推奨動作温度範囲における電気的特性（特記無き場合）（続き）

代表特性



図 6. 動作温度 対  $V_{(RefVT)}$  ( $V_{cc} = 3$  V)



図 7. 動作温度 対  $V_{(RefVT)}$  ( $V_{cc} = 2.2$  V)



図 8. コンパレータ\_A モジュールのブロック図



図 9. オーバードライブの定義

## 推奨動作温度範囲における電気的特性（特記無き場合）（続き）

## POR/ブラウンアウト・リセット（BOR）（注 1）

| 項目               | 測定条件         | 最小                                                                       | 標準                       | 最大   | 単位 |
|------------------|--------------|--------------------------------------------------------------------------|--------------------------|------|----|
| $t_{d(BOR)}$     | ブラウンアウト（注 2） |                                                                          |                          | 2000 | μs |
| $V_{CC(start)}$  |              |                                                                          | $0.7 \times V_{(B\_IT)}$ |      | V  |
| $V_{(B\_IT)}$    |              |                                                                          |                          | 1.71 | V  |
| $V_{hys(B\_IT)}$ |              |                                                                          |                          | 70   | mV |
| $t_{(reset)}$    |              | 内部でリセットを受け付けるための RST/NMI 入力パルス幅、<br>$V_{CC} = 2.2 \text{ V}/3 \text{ V}$ | 2                        |      | μs |

(注 1) ブラウンアウト・モジュールの消費電流は、 $I_{cc}$  に含まれています。 $V_{(B\_IT)} + V_{hys(B\_IT)} \leq 1.8 \text{ V}$  とします。

(注 2) パワーアップ時は、CPU は  $V_{CC} = V_{(B\_IT)} + V_{hys(B\_IT)}$  となった後  $t_{d(BOR)}$  経過後にコードの実行を開始します。デフォルトの FLL+ の設定値は、 $V_{CC} \geq V_{CC(min)}$  となるまで変えてはいけません。 $V_{CC(min)}$  は、使用する動作周波数における最小電源電圧を表します。ブラウンアウト/電源電圧監視回路の詳細は、MSP430x4XX ファミリー ユーザーズ・ガイド (SLAU141, SLAU056) を参照して下さい。

## 代表特性



図 10. 電源電圧対パワー・オン・リセット (POR)

図 11. POR/ブラウンアウト信号を生成するための  $V_{CC(min)}$  レベル（矩形波電圧降下）

代表特性（続き）



図 12. POR/プルアップ信号を生成するための  $V_{CC(\min)}$  レベル（三角波電圧降下）

推奨動作温度範囲における電気的特性（特記無き場合）（続き）

SVS（電源電圧監視／モニタ）

| 記号                     | 測定条件                                                    | 最小            | 標準                            | 最大                            | 単位            |
|------------------------|---------------------------------------------------------|---------------|-------------------------------|-------------------------------|---------------|
| $t_{(SVSR)}$           | $dV_{CC}/dt > 30 \text{ V/ms}$ (図 13 参照)                | 5             | 150                           | 150                           | $\mu\text{s}$ |
|                        | $dV_{CC}/dt \leq 30 \text{ V/ms}$                       |               | 2000                          |                               |               |
| $t_d(SVSon)$           | SVSon、VLD = 0 ~ VLD ≠ 0 までスイッチ、 $V_{CC} = 3 \text{ V}$  | 20            | 150                           | 150                           | $\mu\text{s}$ |
| $t_{settle}$           | $VLD \neq 0 \dagger$                                    |               | 12                            | 12                            | $\mu\text{s}$ |
| $V_{(SVSstart)}$       | $VLD \neq 0, V_{CC}/dt \leq 3 \text{ V/s}$ (図 13 参照)    |               | 1.55                          | 1.7                           | V             |
| $V_{hys}(SVS\_IT-)$    | $V_{CC}/dt \leq 3 \text{ V/s}$ (図 13 参照)                | VLD = 1       | 70                            | 120                           | 155           |
|                        |                                                         | VLD = 2 .. 14 | $V_{(SVS\_IT-)} \times 0.004$ | $V_{(SVS\_IT-)} \times 0.008$ |               |
|                        | $V_{CC}/dt \leq 3 \text{ V/s}, A7$ に印加される外部電圧 (図 13 参照) | VLD = 15      | 4.4                           | 10.4                          | mV            |
| $V_{(SVS\_IT-)}$       | $V_{CC}/dt \leq 3 \text{ V/s}$ (図 13 参照)                | VLD = 1       | 1.8                           | 1.9                           | 2.05          |
|                        |                                                         | VLD = 2       | 1.94                          | 2.1                           | 2.25          |
|                        |                                                         | VLD = 3       | 2.05                          | 2.2                           | 2.37          |
|                        |                                                         | VLD = 4       | 2.14                          | 2.3                           | 2.48          |
|                        |                                                         | VLD = 5       | 2.24                          | 2.4                           | 2.6           |
|                        |                                                         | VLD = 6       | 2.33                          | 2.5                           | 2.71          |
|                        |                                                         | VLD = 7       | 2.46                          | 2.65                          | 2.86          |
|                        |                                                         | VLD = 8       | 2.58                          | 2.8                           | 3             |
|                        |                                                         | VLD = 9       | 2.69                          | 2.9                           | 3.13          |
|                        |                                                         | VLD = 10      | 2.83                          | 3.05                          | 3.29          |
|                        |                                                         | VLD = 11      | 2.94                          | 3.2                           | 3.42          |
|                        |                                                         | VLD = 12      | 3.11                          | 3.35                          | 3.61†         |
|                        |                                                         | VLD = 13      | 3.24                          | 3.5                           | 3.76†         |
|                        |                                                         | VLD = 14      | 3.43                          | 3.7†                          | 3.99†         |
|                        | $V_{CC}/dt \leq 3 \text{ V/s}, A7$ に印加される外部電圧 (図 13 参照) | VLD = 15      | 1.1                           | 1.2                           | 1.3           |
| $I_{CC(SVS)}$<br>(注 1) | $VLD \neq 0, V_{CC} = 2.2 \text{ V} / 3 \text{ V}$      |               | 10                            | 15                            | $\mu\text{A}$ |

† 推奨動作電圧範囲は 3.6 V に制限されます。

‡ セトリング時間  $t_{settle}$  は、VLD が  $VLD \neq 0$  から 2 ~ 15 の間の違った値にスイッチした後、コンパレータ出力が安定したレベルになるのに必要な時間です。オーバードライブ  $> 50 \text{ mV}$  と仮定します。

(注 1) SVS モジュールの消費電流は  $I_{CC}$  の値に含まれていません。

## 代表特性



図 13. 電源電圧 対 SVS リセット (SVSR) タイミング

図 14. SVS 信号を生成するための  $V_{CC(\text{min})}$  レベル (矩形波電圧及び三角波電圧降下)

推奨動作温度範囲における電気的特性（特記無き場合）（続き）

DCO（注1）

| 項目             | 測定条件                                                                                                  | 最小                                   | 標準   | 最大   | 単位   |
|----------------|-------------------------------------------------------------------------------------------------------|--------------------------------------|------|------|------|
| $f_{(DCOCLK)}$ | $N_{(DCO)} = 01E0h$ , $FN_8 = FN_4 = FN_3 = FN_2 = 0$ , $D = 2$ ; DCOPLUS = 0                         | $V_{CC} = 2.2 \text{ V}/3 \text{ V}$ |      | 1    | MHz  |
| $f_{(DCO2)}$   | $FN_8 = FN_4 = FN_3 = FN_2 = 0$ ; DCOPLUS = 1                                                         | $V_{CC} = 2.2 \text{ V}$             | 0.3  | 0.65 | 1.25 |
|                |                                                                                                       | $V_{CC} = 3 \text{ V}$               | 0.3  | 0.7  | 1.3  |
| $f_{(DCO27)}$  | $FN_8 = FN_4 = FN_3 = FN_2 = 0$ ; DCOPLUS = 1（注1）                                                     | $V_{CC} = 2.2 \text{ V}$             | 2.5  | 5.6  | 10.5 |
|                |                                                                                                       | $V_{CC} = 3 \text{ V}$               | 2.7  | 6.1  | 11.3 |
| $f_{(DCO2)}$   | $FN_8 = FN_4 = FN_3 = 0$ , $FN_2 = 1$ ; DCOPLUS = 1                                                   | $V_{CC} = 2.2 \text{ V}$             | 0.7  | 1.3  | 2.3  |
|                |                                                                                                       | $V_{CC} = 3 \text{ V}$               | 0.8  | 1.5  | 2.5  |
| $f_{(DCO27)}$  | $FN_8 = FN_4 = FN_3 = 0$ , $FN_2 = 1$ ; DCOPLUS = 1（注1）                                               | $V_{CC} = 2.2 \text{ V}$             | 5.7  | 10.8 | 18   |
|                |                                                                                                       | $V_{CC} = 3 \text{ V}$               | 6.5  | 12.1 | 20   |
| $f_{(DCO2)}$   | $FN_8 = FN_4 = 0$ , $FN_3 = 1$ , $FN_2 = x$ ; DCOPLUS = 1                                             | $V_{CC} = 2.2 \text{ V}$             | 1.2  | 2    | 3    |
|                |                                                                                                       | $V_{CC} = 3 \text{ V}$               | 1.3  | 2.2  | 3.5  |
| $f_{(DCO27)}$  | $FN_8 = FN_4 = 0$ , $FN_3 = 1$ , $FN_2 = x$ ; DCOPLUS = 1（注1）                                         | $V_{CC} = 2.2 \text{ V}$             | 9    | 15.5 | 25   |
|                |                                                                                                       | $V_{CC} = 3 \text{ V}$               | 10.3 | 17.9 | 28.5 |
| $f_{(DCO2)}$   | $FN_8 = 0$ , $FN_4 = 1$ , $FN_3 = FN_2 = x$ ; DCOPLUS = 1                                             | $V_{CC} = 2.2 \text{ V}$             | 1.8  | 2.8  | 4.2  |
|                |                                                                                                       | $V_{CC} = 3 \text{ V}$               | 2.1  | 3.4  | 5.2  |
| $f_{(DCO27)}$  | $FN_8 = 0$ , $FN_4 = 1$ , $FN_3 = FN_2 = x$ ; DCOPLUS = 1（注1）                                         | $V_{CC} = 2.2 \text{ V}$             | 13.5 | 21.5 | 33   |
|                |                                                                                                       | $V_{CC} = 3 \text{ V}$               | 16   | 26.6 | 41   |
| $f_{(DCO2)}$   | $FN_8 = 1$ , $FN_4 = FN_3 = FN_2 = x$ ; DCOPLUS = 1                                                   | $V_{CC} = 2.2 \text{ V}$             | 2.8  | 4.2  | 6.2  |
|                |                                                                                                       | $V_{CC} = 3 \text{ V}$               | 4.2  | 6.3  | 9.2  |
| $f_{(DCO27)}$  | $FN_8 = 1$ , $FN_4 = FN_3 = FN_2 = x$ ; DCOPLUS = 1（注1）                                               | $V_{CC} = 2.2 \text{ V}$             | 21   | 32   | 46   |
|                |                                                                                                       | $V_{CC} = 3 \text{ V}$               | 30   | 46   | 70   |
| $S_n$          | 隣接した DCO タップ間のステップ・サイズ:<br>$S_n = f_{DCO(Tap\ n+1)} / f_{DCO(Tap\ n)}$<br>(図 16 のタップ 21 ~ 27 を参照)     | $1 < TAP \leq 20$                    | 1.06 | 1.11 |      |
|                |                                                                                                       | TAP = 27                             | 1.07 | 1.17 |      |
| $D_t$          | 温度ドリフト、 $N_{(DCO)} = 01E0h$ , $FN_8 = FN_4 = FN_3 = FN_2 = 0$<br>$D = 2$ ; DCOPLUS = 0（注2）            | $V_{CC} = 2.2 \text{ V}$             | -0.2 | -0.3 | -0.4 |
|                |                                                                                                       | $V_{CC} = 3 \text{ V}$               | -0.2 | -0.3 | -0.4 |
| $D_V$          | $V_{CC}$ 変動によるドリフト、 $N_{(DCO)} = 01E0h$ , $FN_8 = FN_4 = FN_3 = FN_2 = 0$ , $D = 2$ ; DCOPLUS = 0（注2） | $V_{CC} = 2.2 \text{ V}/3 \text{ V}$ | 0    | 5    | 15   |

（注1） 最大システム周波数を越えることはできません。

（注2） このパラメータは、量産テストは実施していません。

図 15. 電源電圧及び周囲温度 対 DCO 周波数



## 推奨動作温度範囲における電気的特性（特記無き場合）（続き）



図 16. DCO タップ ステップ・サイズ



図 17. FN\_x ビットによりコントロールされる 5 つの重複した DCO 範囲

推奨動作温度範囲における電気的特性（特記無き場合）（続き）

クリスタル・オシレータ、LFXT1 オシレータ（注 1、2）

| 項目         |            | 測定条件                                               | 最小                  | 標準                  | 最大 | 単位 |
|------------|------------|----------------------------------------------------|---------------------|---------------------|----|----|
| $C_{XIN}$  | 入力容量       | $OSCCAPx = 0h, V_{cc} = 2.2\text{ V} / 3\text{ V}$ |                     | 0                   |    | pF |
|            |            | $OSCCAPx = 1h, V_{cc} = 2.2\text{ V} / 3\text{ V}$ |                     | 10                  |    |    |
|            |            | $OSCCAPx = 2h, V_{cc} = 2.2\text{ V} / 3\text{ V}$ |                     | 14                  |    |    |
|            |            | $OSCCAPx = 3h, V_{cc} = 2.2\text{ V} / 3\text{ V}$ |                     | 18                  |    |    |
| $C_{XOUT}$ | 出力容量       | $OSCCAPx = 0h, V_{cc} = 2.2\text{ V} / 3\text{ V}$ |                     | 0                   |    | pF |
|            |            | $OSCCAPx = 1h, V_{cc} = 2.2\text{ V} / 3\text{ V}$ |                     | 10                  |    |    |
|            |            | $OSCCAPx = 2h, V_{cc} = 2.2\text{ V} / 3\text{ V}$ |                     | 14                  |    |    |
|            |            | $OSCCAPx = 3h, V_{cc} = 2.2\text{ V} / 3\text{ V}$ |                     | 18                  |    |    |
| $V_{IL}$   | 入力レベル（XIN） | $V_{cc} = 2.2\text{ V}/3\text{ V}$ （注 3）           | $V_{ss}$            | $0.2 \times V_{cc}$ | V  |    |
| $V_{IH}$   |            |                                                    | $0.8 \times V_{cc}$ | $V_{cc}$            | V  |    |

（注 1）パッケージ及び基板の寄生容量を 2 pF と推定しても構いません。クリスタルの実効負荷容量は、 $(C_{XIN} \times C_{XOUT}) / (C_{XIN} + C_{XOUT})$  で表され、XST\_FLL とは無関係です。

（注 2）ロー・パワー LFXT1 オシレータの EMI を改善するために、特に LF モード (32 kHz) では以下に示すガイドラインに従って下さい。

- F43x/44x とクリスタルとの間の配線はできるだけ短くする。
- オシレータ端子の周辺は、良好なグランド・プレーンとなるように設計する。
- 他のクロック又はデータ ラインからオシレータ端子 XIN 及び XOUT へのクロストークを防止する。
- XIN 及び XOUT 端子の下側又は近くにプリント基板の配線を走らせないようにする。
- オシレータ端子 XIN 及び XOUT の寄生負荷を防止するための組み立て材料及び組み立て方法を使用する。
- コーティングを使用する場合は、それがオシレータ端子間に容量／抵抗リークを誘導しないこと。
- シリアル・プログラミング・アダプタを使用するために、XOUT ラインを JTAG ヘッダへ配線してはいけません。
- この信号は、シリアル・プログラミング・アダプタには必要ありません。

（注 3）外部ロジック・レベル クロック・ソースを使用する場合のみに適用されます。クリスタル又はセラミック発振子を使用する場合は適用されません。

（注 4）高精度のリアルタイム・クロックを使用する場合は、 $OSCCAPx = 0h$  とし、外部容量を使用することを推奨します。

クリスタル・オシレータ、XT2 オシレータ（注 1）

| 項目           |              | 測定条件                                     | 最小                  | 標準                  | 最大 | 単位 |
|--------------|--------------|------------------------------------------|---------------------|---------------------|----|----|
| $C_{XT2IN}$  | 入力容量         | $V_{cc} = 2.2\text{ V}/3\text{ V}$       |                     | 2                   |    | pF |
| $C_{XT2OUT}$ | 出力容量         | $V_{cc} = 2.2\text{ V}/3\text{ V}$       |                     | 2                   |    | pF |
| $V_{IL}$     | 入力レベル（XT2IN） | $V_{cc} = 2.2\text{ V}/3\text{ V}$ （注 2） | $V_{ss}$            | $0.2 \times V_{cc}$ | V  |    |
| $V_{IH}$     |              |                                          | $0.8 \times V_{cc}$ | $V_{cc}$            | V  |    |

（注 1）オシレータの両方の端子に外部コンデンサが必要で、その値はクリスタルのメーカーにより規定されています。

（注 2）外部ロジック・レベル クロック・ソースを使用する場合のみに適用されます。クリスタル又はセラミック発振子を使用する場合は適用されません。

USART0、USART1（注 1）

| 項目        |                   | 測定条件                    | 最小  | 標準  | 最大  | 単位 |
|-----------|-------------------|-------------------------|-----|-----|-----|----|
| $t_{(t)}$ | デグリッチ時間（USART0/1） | $V_{cc} = 2.2\text{ V}$ | 200 | 430 | 800 | ns |
|           |                   | $V_{cc} = 3\text{ V}$   | 150 | 280 | 500 |    |

（注 1）USART0/1 受信信号/端子（URXD0/1）に印加される信号は、URXS フリップ・フロップがセットされることを保証するために、タイミング  $t_{(t)}$  の要求を満たさなければなりません。URXS フリップ・フロップは、 $t_{(t)}$  の最小タイミング条件に合致した反転パルスによってセットされます。フラグをセットするための動作条件は、このタイミング制限とは別に満たさなければなりません。デグリッチ回路は、URXD0/1 ライン上の立ち下がりでのみアクティブになります。

## 推奨動作温度範囲における電気的特性（特記無き場合）（続き）

## 12 ビット ADC、電源及び入力範囲条件（注 1）

| 項目                     |                                       | 測定条件                                                                                                                                     | 最小    | 標準                | 最大   | 単位 |
|------------------------|---------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------|-------|-------------------|------|----|
| AV <sub>cc</sub>       | アナログ電源電圧                              | AV <sub>cc</sub> と DV <sub>cc</sub> を接続、AV <sub>ss</sub> と DV <sub>ss</sub> を接続、V <sub>(AVSS)</sub> = V <sub>(DVSS)</sub> = 0 V          | 2.2   |                   | 3.6  | V  |
| V <sub>(P6.x/Ax)</sub> | アナログ入力電圧範囲<br>(注 2)                   | 全 P6.0/A0 ~ P6.7/A7 端子、ADC12MCTLx レジスタのアナログ入力選択時、P6Sel.x = 1、0 ≤ x ≤ 7; V <sub>(AVSS)</sub> ≤ V <sub>P6.x/Ax</sub> ≤ V <sub>(AVCC)</sub> | 0     | V <sub>AVCC</sub> |      | V  |
| I <sub>ADC12</sub>     | 動作電源電流 (AV <sub>cc</sub> )<br>(注 3)   | f <sub>ADC12CLK</sub> = 5 MHz、<br>ADC12ON = 1、REFON = 0、<br>SHT0 = 0、SHT1 = 0、ADC12DIV = 0                                               | 2.2 V | 0.65              | 1.3  | mA |
|                        |                                       | f <sub>ADC12CLK</sub> = 5 MHz、<br>ADC12ON = 1、REF2_5V = 1                                                                                | 3 V   | 0.8               | 1.6  |    |
| I <sub>REF+</sub>      | 基準電圧動作電流 (AV <sub>cc</sub> )<br>(注 4) | f <sub>ADC12CLK</sub> = 5 MHz、<br>ADC12ON = 0、<br>REFON = 1、REF2_5V = 1                                                                  | 3 V   | 0.5               | 0.8  | mA |
|                        |                                       | f <sub>ADC12CLK</sub> = 5 MHz、<br>ADC12ON = 0、<br>REFON = 1、REF2_5V = 0                                                                  | 2.2 V | 0.5               | 0.8  |    |
|                        |                                       | f <sub>ADC12CLK</sub> = 5 MHz、<br>ADC12ON = 0、<br>REFON = 1、REF2_5V = 0                                                                  | 3 V   | 0.5               | 0.8  |    |
| C <sub>I</sub> †       | 入力容量                                  | 1 度に 1 端子のみ選択可能、P6.x/Ax                                                                                                                  | 2.2 V |                   | 40   | pF |
| R <sub>I</sub> †       | 入力 MUX オン抵抗                           | 0V ≤ V <sub>Ax</sub> ≤ V <sub>AVCC</sub>                                                                                                 | 3 V   |                   | 2000 | Ω  |

† このパラメータは設計によって検証されたもので、量産テストは実施していません。

(注 1) リーク電流は、P6.x/Ax パラメータのリーク電流の表で規定されています。

(注 2) アナログ入力電圧範囲は、有効な変換結果を得るために、選択された基準電圧範囲 V<sub>R+</sub> ~ V<sub>R-</sub> の範囲内でなければなりません。(注 3) 内部基準電圧電流は、消費電流パラメータ I<sub>ADC12</sub> に含まれていません。(注 4) 内部基準電圧電流は、AV<sub>cc</sub> 端子を経由して供給されます。変換がアクティブでない場合、消費電流は ADC12ON コントロール・ビットとは無関係です。REFON ビットにより、A/D 変換を始める前に、内部基準電圧の設定を行うことができます。

## 12 ビット ADC 外部基準電圧（注 1）

| 項目                                                          |            | 測定条件                                                           | 最小        | 標準 | 最大                | 単位 |
|-------------------------------------------------------------|------------|----------------------------------------------------------------|-----------|----|-------------------|----|
| V <sub>eREF+</sub>                                          | 正外部基準電圧入力  | V <sub>eREF+</sub> > V <sub>REF-/V<sub>eREF-</sub></sub> (注 2) | 1.4       |    | V <sub>AVCC</sub> | V  |
| V <sub>REF-/V<sub>eREF-</sub></sub>                         | 負外部基準電圧入力  | V <sub>eREF+</sub> > V <sub>REF-/V<sub>eREF-</sub></sub> (注 3) | 0         |    | 1.2               | V  |
| (V <sub>eREF+</sub> - V <sub>REF-/V<sub>eREF-</sub></sub> ) | 差動外部基準電圧入力 | V <sub>eREF+</sub> > V <sub>REF-/V<sub>eREF-</sub></sub> (注 4) | 1.4       |    | V <sub>AVCC</sub> | V  |
| I <sub>eREF+</sub>                                          | 静止入力電流     | 0V ≤ V <sub>eREF+</sub> ≤ V <sub>AVCC</sub>                    | 2.2 V/3 V |    | ±1                | μA |
| I <sub>REF-/V<sub>eREF-</sub></sub>                         | 静止入力電流     | 0V ≤ V <sub>eREF-</sub> ≤ V <sub>AVCC</sub>                    | 2.2 V/3 V |    | ±1                | μA |

(注 1) 外部基準電圧は変換動作の間、キャパシタンス・アレイの充／放電を行うために使用されます。入力容量 C<sub>I</sub> も変換動作中の外部基準電圧の動作的負荷になります。基準電圧の動的インピーダンスは、12 ビットの精度を出すために推奨のアナログ・ソース・インピーダンスに適合しなければなりません。

(注 2) 最小値は精度で決まります。要求精度が低い場合は、これより低い基準電圧を印加しても差し支えありません。

(注 3) 最大値は精度で決まります。要求精度が低い場合は、これより高い基準電圧を印加しても差し支えありません。

(注 4) 最小値は精度で決まります。要求精度が低い場合は、これより低い差動基準電圧を印加しても差し支えありません。

## 推奨動作温度範囲における電気的特性（特記無き場合）（続き）

## 12 ビット ADC 内部基準電圧

| 項目                       |                                                | 測定条件                                                                                                                 | V <sub>CC</sub> | 最小   | 標準                       | 最大   | 単位     |  |
|--------------------------|------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|-----------------|------|--------------------------|------|--------|--|
| V <sub>REF+</sub>        | 正内部基準電圧出力                                      | 2.5 V 内部基準電圧の場合<br>REF2_5V = 1, I <sub>VREF+</sub> ≤ I <sub>VREF,max</sub>                                           | 3 V             | 2.4  | 2.5                      | 2.6  | V      |  |
|                          |                                                | 1.5 V 内部基準電圧の場合<br>REF2_5V = 0, I <sub>VREF+</sub> ≤ I <sub>VREF,max</sub>                                           | 2.2 V/3 V       | 1.44 | 1.5                      | 1.56 |        |  |
| AV <sub>CC(min)</sub>    | 正内部基準電圧がアクティブとなる最小アナログ電源電圧                     | REF2_5V = 0, I <sub>VREF+</sub> ≤ 1 mA                                                                               |                 |      | 2.2                      |      | V      |  |
|                          |                                                | REF2_5V = 1, I <sub>VREF+</sub> ≤ 0.5 mA                                                                             |                 |      | V <sub>REF+</sub> + 0.15 |      |        |  |
|                          |                                                | REF2_5V = 1, I <sub>VREF+</sub> ≤ 1 mA                                                                               |                 |      | V <sub>REF+</sub> + 0.15 |      |        |  |
| I <sub>VREF+</sub>       | V <sub>REF+</sub> 端子負荷電流                       |                                                                                                                      | 2.2 V           | 0.01 | -0.5                     | -1   | mA     |  |
| I <sub>L(VREF)+</sub> †  | V <sub>REF+</sub> 端子負荷電流レギュレーション               | I <sub>VREF+</sub> = 500 μA ± 100 μA、<br>アナログ入力電圧 ~ 0.75 V;<br>REF2_5V = 0                                           | 2.2 V           |      |                          | ±2   | LSB    |  |
|                          |                                                | I <sub>VREF+</sub> = 500 μA ± 100 μA<br>アナログ入力電圧 ~ 1.25 V;<br>REF2_5V = 1                                            | 3 V             |      |                          | ±2   |        |  |
| t <sub>DL(VREF)+</sub> * | V <sub>REF+</sub> 端子負荷電流レギュレーション               | I <sub>VREF+</sub> = 100 μA → 900 μA,<br>C <sub>VREF+</sub> = 5 μF, ax ~ 0.5 x V <sub>REF+</sub> ,<br>変換結果誤差 ≤ 1 LSB | 3 V             |      |                          | 20   | ns     |  |
| C <sub>VREF+</sub>       | V <sub>REF+</sub> 端子容量（注 1）                    | REFON = 1,<br>0 mA ≤ I <sub>VREF+</sub> ≤ I <sub>VREF,max</sub>                                                      | 2.2 V/3 V       | 5    | 10                       |      | μF     |  |
| T <sub>REF+</sub> †      | 内部基準電圧の温度係数                                    | I <sub>VREF+</sub> は 0 mA ≤ I <sub>VREF+</sub> ≤ 1 mA の範囲内で一定                                                        | 2.2 V/3 V       |      |                          | ±100 | ppm/°C |  |
| t <sub>REFON</sub> †     | V <sub>REF+</sub> 内部基準電圧セッティング時間（注 2）（図 18 参照） | I <sub>VREF+</sub> = 0.5 mA, C <sub>VREF+</sub> = 10 μF,<br>V <sub>REF+</sub> = 1.5 V                                | 2.2 V           |      |                          | 17   | ms     |  |

† このパラメータは特性評価によって決められたもので、量産テストは実施していません。

‡ このパラメータは設計によって検証されたもので、量産テストは実施していません。

(注 1) 内部パッファ・オペアンプには、精度規格のために外部コンデンサが必要です。すべての INL 及び DNL のテストには V<sub>REF+</sub> と AV<sub>SS</sub> 間、及び V<sub>REF-</sub>/V<sub>eREF-</sub> と AV<sub>SS</sub> 間に 10 μF タンタル及び 100 nF セラミックの 2 つのコンデンサを使用します。(注 2) この条件は、t<sub>REFON</sub> 後に開始した変換の誤差が ±0.5 LSB 以内となる事です。セッティング時間は外部負荷容量に依存します。図 18. V<sub>REF+</sub> 外部コンデンサ対内部基準電圧のセッティング時間（標準）、t<sub>REFON</sub>

図 19. 電源電圧及び基準電圧の設計 ( $V_{REF-}/V_{eREF-}$  外部基準電圧)図 20. 電源電圧及び基準電圧の設計 ( $V_{REF-}/V_{eREF-} = AV_{SS}$  内部で接続)

推奨動作温度範囲における電気的特性（特記無き場合）（続き）

12 ビット ADC タイミング

| 項目                                            | 測定条件                                                                                                                                        | V <sub>CC</sub> | 最小   | 標準                                         | 最大   | 単位  |
|-----------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------|-----------------|------|--------------------------------------------|------|-----|
| f <sub>ADC12CLK</sub>                         | ADC12 の直線性パラメータの規定に適合するため                                                                                                                   | 2.2 V / 3V      | 0.45 | 5                                          | 6.3  | MHz |
| f <sub>ADC12OSC</sub>                         | ADC12DIV = 0、<br>f <sub>ADC12CLK</sub> = f <sub>ADC12OSC</sub>                                                                              | 2.2 V / 3V      | 3.7  |                                            | 6.3  | MHz |
| t <sub>CONVERT</sub> 変換時間                     | C <sub>VREF+</sub> ≥ 5 μF、内部オシレータ、<br>f <sub>ADC12OSC</sub> = 3.7 MHz ~ 6.3 MHz                                                             | 2.2 V / 3 V     | 2.06 |                                            | 3.51 | μs  |
|                                               | ACLK、MCLK 又は SMCLK からの外部 f <sub>ADC12CLK</sub> :<br>ADC12SSEL ≠ 0                                                                           |                 |      | 13 x ADC12DIV x<br>1/f <sub>ADC12CLK</sub> |      |     |
| t <sub>ADC12ON</sub> † ADC ターン・オン<br>セッティング時間 | (注 1)                                                                                                                                       |                 |      |                                            | 100  | ns  |
| t <sub>Sample</sub> ‡ サンプリング時間                | R <sub>S</sub> = 400 Ω、R <sub>I</sub> = 1000 Ω、<br>C <sub>I</sub> = 30 pF、<br>τ = [R <sub>S</sub> + R <sub>I</sub> ] × C <sub>I</sub> (注 2) | 3 V             | 1220 |                                            |      | ns  |
|                                               |                                                                                                                                             | 2.2 V           | 1400 |                                            |      |     |

† このパラメータは特性評価によって決められたもので、量産テストは実施していません。

‡ このパラメータは設計によって検証されたもので、量産テストは実施していません。

(注 1) この条件は、t<sub>ADC12ON</sub> 後に開始した変換誤差が ±0.5 LSB 以内となる事です。基準電圧及び入力信号は、既に安定状態です。

(注 2) 誤差を ±0.5 LSB 以内とするためには、約 10 タウ (τ) が必要です。

$$t_{\text{sample}} = \ln(2^{n+1}) \times (R_S + R_I) \times C_I + 800 \text{ ns} \text{ 但し、} n = \text{ADC 分解能} = 12, R_S = \text{外部信号源抵抗}$$

12 ビット ADC 直線性

| 項目                     | 測定条件                                                                                                                                                                                                                  | V <sub>CC</sub> | 最小   | 標準   | 最大 | 単位  |
|------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------|------|------|----|-----|
| E <sub>I</sub> 積分直線性誤差 | 1.4 V ≤ (V <sub>eREF+</sub> - V <sub>REF-</sub> /V <sub>eREF-</sub> ) <sub>min</sub> ≤ 1.6 V                                                                                                                          | 2.2 V/3 V       |      | ±2   |    | LSB |
|                        | 1.6 V < (V <sub>eREF+</sub> - V <sub>REF-</sub> /V <sub>eREF-</sub> ) <sub>min</sub> ≤ [V <sub>(AVCC)</sub> ]                                                                                                         |                 |      | ±1.7 |    |     |
| E <sub>D</sub> 微分直線性誤差 | (V <sub>eREF+</sub> - V <sub>REF-/V_eREF-</sub> ) <sub>min</sub> ≤ (V <sub>eREF+</sub> - V <sub>REF-/V_eREF-</sub> )、<br>C <sub>VREF+</sub> = 10 μF (タンタル) 及び 100 nF (セラミック)                                          | 2.2 V/3 V       |      | ±1   |    | LSB |
| E <sub>O</sub> オフセット誤差 | (V <sub>eREF+</sub> - V <sub>REF-/V_eREF-</sub> ) <sub>min</sub> ≤ (V <sub>eREF+</sub> - V <sub>REF-/V_eREF-</sub> )、<br>信号源の内部インピーダンス R <sub>S</sub> < 100 Ω、<br>C <sub>VREF+</sub> = 10 μF (タンタル) 及び 100 nF (セラミック) | 2.2 V/3 V       | ±2   | ±4   |    | LSB |
| E <sub>G</sub> ゲイン誤差   | (V <sub>eREF+</sub> - V <sub>REF-/V_eREF-</sub> ) <sub>min</sub> ≤ (V <sub>eREF+</sub> - V <sub>REF-/V_eREF-</sub> )、<br>C <sub>VREF+</sub> = 10 μF (タンタル) 及び 100 nF (セラミック)                                          | 2.2 V/3 V       | ±1.1 | ±2   |    | LSB |
| E <sub>T</sub> 全無調整誤差  | (V <sub>eREF+</sub> - V <sub>REF-/V_eREF-</sub> ) <sub>min</sub> ≤ (V <sub>eREF+</sub> - V <sub>REF-/V_eREF-</sub> )<br>C <sub>VREF+</sub> = 10 μF (タンタル) 及び 100 nF (セラミック)                                           | 2.2 V/3 V       | ±2   | ±5   |    | LSB |

## 推奨動作温度範囲における電気的特性（特記無き場合）（続き）

12 ビット ADC 温度センサ及び内部  $V_{MD}$ 

| 項目                                                            | 測定条件                                                         | $V_{CC}$ | 最小   | 標準   | 最大       | 単位            |
|---------------------------------------------------------------|--------------------------------------------------------------|----------|------|------|----------|---------------|
| $I_{SENSOR}$ 動作電源電流 ( $A_{V_{CC}}$ ) (注 1)                    | REFON = 0、INCH = 0Ah、<br>ADC120N = NA、 $T_A = 25^\circ C$    | 2.2 V    |      | 40   | 120      | $\mu A$       |
|                                                               |                                                              | 3 V      |      | 60   | 160      |               |
| $V_{SENSOR} \dagger$                                          | ADC120N = 1、INCH = 0Ah、<br>$T_A = 0^\circ C$                 | 2.2 V    |      | 986  | 986±5%   | $mV$          |
|                                                               |                                                              | 3 V      |      | 986  | 986±5%   |               |
| $TC_{SENSOR} \dagger$                                         | ADC120N = 1、INCH = 0Ah                                       | 2.2 V    |      | 3.55 | 3.55±3%  | $mV/^\circ C$ |
|                                                               |                                                              | 3 V      |      | 3.55 | 3.55±3%  |               |
| $t_{SENSOR(sample)} \dagger$ チャネル 10 が選択された場合に必要なサンプル時間 (注 2) | ADC120N = 1、INCH = 0Ah、<br>変換結果誤差 $\leq 1$ LSB               | 2.2 V    | 30   |      |          | $\mu s$       |
|                                                               |                                                              | 3 V      | 30   |      |          |               |
| $I_{VMD}$ チャネル 11 のデイバイダに流れ込む電流 (注 3)                         | ADC120N = 1、INCH = 0Bh                                       | 2.2 V    |      | NA   |          | $\mu A$       |
|                                                               |                                                              | 3 V      |      | NA   |          |               |
| $V_{MD}$ チャネル 11 のデイバイダ $A_{V_{CC}}$ 電圧                       | ADC120N = 1、INCH = 0Bh、<br>$V_{MD} \sim 0.5 \times V_{AVCC}$ | 2.2 V    |      | 1.1  | 1.1±0.04 | $V$           |
|                                                               |                                                              | 3 V      |      | 1.5  | 1.5±0.04 |               |
| $t_{VMD(sample)}$ チャネル 11 が選択された場合に必要なサンプル時間 (注 4)            | ADC120N = 1、INCH = 0Bh、<br>変換結果誤差 $\leq 1$ LSB               | 2.2 V    | 1400 |      |          | $ns$          |
|                                                               |                                                              | 3 V      | 1220 |      |          |               |

† このパラメータは特性評価によって決められたもので、量産テストは実施していません。

(注 1) センサ電流  $I_{SENSOR}$  は、ADC120N = 1 で REFON = 1 の場合、又は ADC120N = 1 で INCH = 0Ah、及びサンプル信号がハイ・レベルの場合に消費されます。従って、 $I_{SENSOR}$  はセンサ及び基準電圧に流れる定電流を含みます。

(注 2) センサの標準的な等価インピーダンスは  $51 k\Omega$  です。必要とされるサンプル時間は、センサ・オン時間  $t_{SENSOR(on)}$  を含みます。

(注 3) 追加の電流は必要ありません。 $V_{MD}$  はサンプリングの間に使用されます。

(注 4) オン時間  $t_{VMD(on)}$  は、サンプリング時間の  $t_{VMD(sample)}$  に含まれます。追加のオン時間は必要ありません。

推奨動作温度範囲における電気的特性（特記無き場合）（続き）

フラッシュ・メモリ

| 項目                  | 測定条件                     | $V_{CC}$                 | 最小            | 標準     | 最大     | 単位        |
|---------------------|--------------------------|--------------------------|---------------|--------|--------|-----------|
| $V_{CC(PGM/ERASE)}$ | プログラム及び消去時電源電圧           |                          | 2.7           |        | 3.6    | V         |
| $f_{FTG}$           | フラッシュ・タイミング発生器周波数        |                          | 257           |        | 476    | kHz       |
| $I_{PGM}$           | プログラム時消費電流 ( $DV_{CC}$ ) | 2.7 V / 3.6 V            | 3             | 5      | mA     |           |
| $I_{ERASE}$         | 消去時消費電流 ( $DV_{CC}$ )    | 2.7 V / 3.6 V            | 3             | 7      | mA     |           |
| $t_{CPT}$           | 累積プログラム時間                | (注 1)                    | 2.7 V / 3.6 V |        | 4      | ms        |
| $t_{CM Erase}$      | 累積一括消去時間                 | (注 2)                    | 2.7 V / 3.6 V | 200    |        | ms        |
|                     | プログラム／消去回数               |                          |               | $10^4$ | $10^5$ | cycles    |
| $t_{Retention}$     | データ保持期間                  | $T_J = 25^\circ\text{C}$ |               | 100    |        | years     |
| $t_{Word}$          | ワード又はバイト・プログラム時間         | (注 3)                    |               | 35     |        | $t_{FTG}$ |
| $t_{Block, 0}$      | 先頭バイト又はワードのブロック・プログラム時間  |                          |               | 30     |        |           |
| $t_{Block, 1-63}$   | 各後続バイト又はワードのブロック・プログラム時間 |                          |               | 21     |        |           |
| $t_{Block, End}$    | ブロック・プログラム終了シーケンスのウェイト時間 |                          |               | 6      |        |           |
| $t_{Mass Erase}$    | 一括消去時間                   |                          |               | 5297   |        |           |
| $t_{Seg Erase}$     | セグメント消去時間                |                          |               | 4819   |        |           |

(注 1) 64 バイトのフラッシュ・ブロック書き込み動作時は、累積プログラム時間を越えてはいけません。このパラメータは、個々のワード／バイト書き込み及びブロック書き込みモードのすべてのプログラミング方法に適用されます。

(注 2) フラッシュ・タイミング発生器によって生成される一括消去時間は、最小  $11.1 \text{ ms}$  ( $= 5297 \times 1/f_{FTG}, \text{max} = 5297 \times 1/476 \text{ kHz}$ ) です。必要な累積一括消去時間を達成するために、フラッシュ・コントローラの一括消去動作を繰り返すことができます。（ワースト・ケースで最小 19 サイクル必要です。）

(注 3) これらの値は、フラッシュ・コントローラのスタート・マシンにハード・ワイヤードされています。 $(t_{FTG} = 1/f_{FTG})$

JTAG インタフェース

| 項目             | 測定条件                         | $V_{CC}$ | 最小          | 標準 | 最大 | 単位    |
|----------------|------------------------------|----------|-------------|----|----|-------|
| $f_{TCK}$      | TCK 入力周波数                    | (注 1)    | 2.2 V       | 0  | 5  | MHz   |
|                |                              |          | 3 V         | 0  | 10 |       |
| $R_{Internal}$ | 内部プルアップ抵抗 (TMS、TCK、TDI/TCLK) | (注 2)    | 2.2 V / 3 V | 25 | 60 | 90 kΩ |

(注 1)  $f_{TCK}$  は、選択されたモジュールのタイミング条件に適合するように制限されます。

(注 2) TMS、TDI/TCLK、及び TCK プルアップ抵抗は、すべてのバージョンに内蔵されています。

JTAG ヒューズ（注 1）

| 項目           | 測定条件                          | $V_{CC}$                 | 最小 | 標準  | 最大  | 単位 |
|--------------|-------------------------------|--------------------------|----|-----|-----|----|
| $V_{CC(FB)}$ | ヒューズ切断時の電源電圧                  | $T_A = 25^\circ\text{C}$ |    | 2.5 |     | V  |
| $V_{FB}$     | ヒューズ切断電圧 (TDI/TCLK) : F バージョン |                          |    | 6   | 7   | V  |
| $I_{FB}$     | ヒューズ切断時の消費電流 (TDI/TCLK)       |                          |    |     | 100 | mA |
| $t_{FB}$     | ヒューズ切断時間                      |                          |    |     | 1   | ms |

(注 1) ヒューズが切断されると、二度と MSP430 の JTAG / テストおよびエミュレーション機能へアクセスすることができなくなります。JTAG ブロックは、バイパス・モードに切り換わります。

## アプリケーション情報

## 入力／出力図

ポート P1、P1.0 ~ P1.5、シュミット・トリガ入力／出力



| PnSel.x | PnDir.x | Direction Control From Module | PnOut.x | Module X OUT | PnIn.x | Module X IN | PnIE.x | PnIFG.x | PnIES.x |
|---------|---------|-------------------------------|---------|--------------|--------|-------------|--------|---------|---------|
| P1Sel.0 | P1DIR.0 | P1DIR.0                       | P1OUT.0 | Out0 sig. †  | P1IN.0 | CCIOA †     | P1IE.0 | P1IFG.0 | P1IES.0 |
| P1Sel.1 | P1DIR.1 | P1DIR.1                       | P1OUT.1 | MCLK         | P1IN.1 | CCIOB †     | P1IE.1 | P1IFG.1 | P1IES.1 |
| P1Sel.2 | P1DIR.2 | P1DIR.2                       | P1OUT.2 | Out1 sig. †  | P1IN.2 | CCI1A †     | P1IE.2 | P1IFG.2 | P1IES.2 |
| P1Sel.3 | P1DIR.3 | P1DIR.3                       | P1OUT.3 | SVSOUT       | P1IN.3 | TBOUTH ‡    | P1IE.3 | P1IFG.3 | P1IES.3 |
| P1Sel.4 | P1DIR.4 | P1DIR.4                       | P1OUT.4 | SMCLK        | P1IN.4 | TBCLK ‡     | P1IE.4 | P1IFG.4 | P1IES.4 |
| P1Sel.5 | P1DIR.5 | P1DIR.5                       | P1OUT.5 | ACLK         | P1IN.5 | TACLK †     | P1IE.5 | P1IFG.5 | P1IES.5 |

† タイマ\_A

‡ タイマ\_B

### アプリケーション情報

#### 入力／出力図（続き）

ポート P1、P1.6、P1.7、シュミット・トリガ入力／出力



## アプリケーション情報

## 入力／出力図（続き）

ポート P2、P2.0、P2.4～P2.5、シユミット・トリガ入力／出力

Note:  $x \in \{0, 4, 5\}$ 

| PnSel.x | PnDIR.x | Dir. Control from module | PnOUT.x | Module X OUT           | PnIN.x | Module X IN        | PnIE.x | PnIFG.x | PnIES.x |
|---------|---------|--------------------------|---------|------------------------|--------|--------------------|--------|---------|---------|
| P2Sel.0 | P2DIR.0 | P2DIR.0                  | P2OUT.0 | Out2 sig. <sup>†</sup> | P2IN.0 | CCI2A <sup>†</sup> | P2IE.0 | P2IFG.0 | P2IES.0 |
| P2Sel.4 | P2DIR.4 | DVCC                     | P2OUT.4 | UTXD0 <sup>‡</sup>     | P2IN.4 | unused             | P2IE.4 | P2IFG.4 | P2IES.4 |
| P2Sel.5 | P2DIR.5 | DVSS                     | P2OUT.5 | DVSS                   | P2IN.5 | URXDO <sup>†</sup> | P2IE.5 | P2IFG.5 | P2IES.5 |

<sup>†</sup> タイマ\_A<sup>‡</sup> USART0

## アプリケーション情報

### 入力／出力図（続き）

ポート P2、P2.1 ~ P2.3、シュミット・トリガ入力／出力



Note:  $1 \leq x \leq 3$

| PnSel.x | PnDIR.x | Dir. Control from module | PnOUT.x | Module X OUT | PnIN.x | Module X IN   | PnIE.x | PnIFG.x | PnIES.x |
|---------|---------|--------------------------|---------|--------------|--------|---------------|--------|---------|---------|
| P2Sel.1 | P2DIR.1 | P2DIR.1                  | P2OUT.1 | Out0 sig. †  | P2IN.1 | CC10A † CC10B | P2IE.1 | P2IFG.1 | P2IES.1 |
| P2Sel.2 | P2DIR.2 | P2DIR.2                  | P2OUT.2 | Out1 sig. †  | P2IN.2 | CC11A † CC11B | P2IE.2 | P2IFG.2 | P2IES.2 |
| P2Sel.3 | P2DIR.3 | P2DIR.3                  | P2OUT.3 | Out2 sig. †  | P2IN.3 | CC12A † CC12B | P2IE.3 | P2IFG.3 | P2IES.3 |

† タイマ\_B

## アプリケーション情報

## 入力／出力図（続き）

ポート P2、P2.6～P2.7、シュミット・トリガ入力／出力

Note:  $6 \leq x \leq 7$ 

| PnSel.x | PnDIR.x | Dir. Control from module | PnOUT.x | Module X OUT | PnIN.x | Module X IN | PnIE.x | PnIFG.x | PnIES.x | Port/LCD#    |
|---------|---------|--------------------------|---------|--------------|--------|-------------|--------|---------|---------|--------------|
| P2Sel.6 | P2DIR.6 | P2DIR.6                  | P2OUT.6 | CAOUT†       | P2IN.6 | unused      | P2IE.6 | P2IFG.6 | P2IES.6 | 0: LCDM<40h‡ |
| P2Sel.7 | P2DIR.7 | P2DIR.7                  | P2OUT.7 | ADC12CLK§    | P2IN.7 | unused      | P2IE.7 | P2IFG.7 | P2IES.7 | 0: LCDM<40h‡ |

† コンパレータ A  
 ‡ ポート/LCD 信号は MSP430xIPN では 1 のみで、LCDM  $\geq 40h$  です。  
 § ADC12

## アプリケーション情報

### 入力／出力図（続き）

ポート P3、P3.0 ~ P3.3、シェミット・トリガ入力／出力



| PnSel.x | PnDIR.x | Direction Control From Module | PnOUT.x | Module X OUT | PnIN.x | Module X IN |
|---------|---------|-------------------------------|---------|--------------|--------|-------------|
| P3Sel.0 | P3DIR.0 | DVSS                          | P3OUT.0 | DVSS         | P3IN.0 | STE0(in)    |
| P3Sel.1 | P3DIR.1 | DCM_SIM00                     | P3OUT.1 | SIM00(out)   | P3IN.1 | SIM00(in)   |
| P3Sel.2 | P3DIR.2 | DCM_SOMI0                     | P3OUT.2 | SOMI0(out)   | P3IN.2 | SOMI0(in)   |
| P3Sel.3 | P3DIR.3 | DCM_UCLK0                     | P3OUT.3 | UCLK0(out)   | P3IN.3 | UCLK0(in)   |

† ポート機能と共に用されている S24 ~ S31 は、MSP430x43xIPN (80 ピン QFP) のみにあります。



## アプリケーション情報

## 入力／出力図（続き）

ポート P3、P3.4～P3.7、シュミット・トリガ入力／出力



| PnSel.x | PnDIR.x | Dir. Control from module | PnOUT.x | Module X OUT  | PnIN.x | Module X IN       |
|---------|---------|--------------------------|---------|---------------|--------|-------------------|
| P3Sel.4 | P3DIR.4 | P3DIR.4                  | P3OUT.4 | DVSS § OUT3 # | P3IN.4 | unused § CCI3A/B# |
| P3Sel.5 | P3DIR.5 | P3DIR.5                  | P3OUT.5 | DVSS § OUT4 # | P3IN.5 | unused § CCI4A/B# |
| P3Sel.6 | P3DIR.6 | P3DIR.6                  | P3OUT.6 | DVSS § OUT5 # | P3IN.6 | unused § CCI5A/B# |
| P3Sel.7 | P3DIR.7 | P3DIR.7                  | P3OUT.7 | DVSS § OUT6 # | P3IN.7 | unused § CCI6A #  |

† MSP430x43xIPN

† MSP430x43xIPZ, MSP430x44xIPZ

§ MSP430x43x

# MSP430x44x

### アプリケーション情報

#### 入力／出力図（続き）

ポート P4、P4.0 ~ P4.7、シュミット・トリガ入力／出力



| PnSel.x | PnDIR.x | Direction Control From Module | PnOUT.x | Module X OUT      | PnIN.x | Module X IN        |
|---------|---------|-------------------------------|---------|-------------------|--------|--------------------|
| P4Sel.0 | P4DIR.0 | P4DIR.0† DVCC‡                | P4OUT.0 | DVSS† UTXD1‡      | P4IN.0 | unused             |
| P4Sel.1 | P4DIR.1 | P4DIR.1† DVSS‡                | P4OUT.1 | DVSS              | P4IN.1 | unused† URXD1‡     |
| P4Sel.2 | P4DIR.2 | P4DIR.2† DVSS‡                | P4OUT.2 | DVSS              | P4IN.2 | unused† STE1(in)‡  |
| P4Sel.3 | P4DIR.3 | P4DIR3†* DCM_SIMO1‡           | P4OUT.3 | DVSS† SIMO1(out)‡ | P4IN.3 | unused† SIMO1(in)‡ |
| P4Sel.4 | P4DIR.4 | P4DIR4.† DCM_SOMI1‡           | P4OUT.4 | DVSS† SOMI1(out)‡ | P4IN.4 | unused SOMI1(in)‡  |
| P4Sel.5 | P4DIR.5 | P4DIR5.† DCM_UCLK1‡           | P4OUT.5 | DVSS† UCLK1(out)‡ | P4IN.5 | unused† UCLK1(in)‡ |
| P4Sel.6 | P4DIR.4 | P4DIR.6                       | P4OUT.6 | DVSS              | P4IN.6 | unused             |
| P4Sel.7 | P4DIR.5 | P4DIR.7                       | P4OUT.7 | DVSS              | P4IN.7 | unused             |

† Signal at MSP430x43x

‡ Signal at MSP430x44x

§

| DEVICE             | PORT BITS       | PORT FUNCTION | LCD SEG. FUNCTION |
|--------------------|-----------------|---------------|-------------------|
| x43xIPN 80 ピン QFP  | P4.0 . . . P4.7 | LCDM < 020h   | LCDM ≥ 020h       |
| x43xIPZ 100 ピン QFP | P4.2 . . . P4.5 | LCDM < 0E0h   | LCDM ≥ 0E0h       |
| x44xIPZ 100 ピン QFP | P4.6 . . . P4.7 | LCDM < 0C0h   | LCDM ≥ 0C0h       |

## アプリケーション情報

## 入力／出力図（続き）

## ポート P4、P4.0～P4.7、シュミット・トリガ入力／出力（続き）



## ポート P5、P5.0～P5.1、シュミット・トリガ入力／出力

Note:  $0 \leq x \leq 1$ 

| PnSel.x | PnDIR.x | Dir. Control from module | PnOUT.x | Module X OUT | PnIN.x | Module X IN | Segment | Port/LCD    |
|---------|---------|--------------------------|---------|--------------|--------|-------------|---------|-------------|
| P5Sel.0 | P5DIR.0 | P5DIR.0                  | P5OUT.0 | DVSS         | P5IN.0 | unused      | S1      | 0: LCDM<20h |
| P5Sel.1 | P5DIR.1 | P5DIR.1                  | P5OUT.1 | DVSS         | P5IN.1 | unused      | S0      | 0: LCDM<20h |

### アプリケーション情報

#### 入力／出力図（続き）

ポート P5、P5.2 ~ P5.4、シュミット・トリガ入力／出力



Note:  $2 \leq x \leq 4$

| PnSel.x | PnDIR.x | Dir. Control from module | PnOUT.x | Module X OUT | PnIN.x | Module X IN | LCD signal | Port/LCD |
|---------|---------|--------------------------|---------|--------------|--------|-------------|------------|----------|
| P5Sel.2 | P5DIR.2 | P5DIR.2                  | P5OUT.2 | DVSS         | P5IN.2 | unused      | COM1       | P5SEL.2  |
| P5Sel.3 | P5DIR.3 | P5DIR.3                  | P5OUT.3 | DVSS         | P5IN.3 | unused      | COM2       | P5SEL.3  |
| P5Sel.4 | P5DIR.4 | P5DIR.4                  | P5OUT.4 | DVSS         | P5IN.4 | unused      | COM3       | P5SEL.4  |

## アプリケーション情報

## 入力／出力図（続き）

ポート P5、P5.5～P5.7、シュミット・トリガ入力／出力

Note:  $5 \leq x \leq 7$ 

| PnSel.x | PnDIR.x | Dir. Control from module | PnOUT.x | Module X OUT | PnIN.x | Module X IN | LCD signal | Port/LCD |
|---------|---------|--------------------------|---------|--------------|--------|-------------|------------|----------|
| P5Sel.5 | P5DIR.5 | P5DIR.5                  | P5OUT.5 | DVSS         | P5IN.5 | unused      | R13        | P5SEL.5  |
| P5Sel.6 | P5DIR.6 | P5DIR.6                  | P5OUT.6 | DVSS         | P5IN.6 | unused      | R23        | P5SEL.6  |
| P5Sel.7 | P5DIR.7 | P5DIR.7                  | P5OUT.7 | DVSS         | P5IN.7 | unused      | R33        | P5SEL.7  |

アプリケーション情報

入力／出力図（続き）

ポート P6、P6.0 から P6.6、シェミット・トリガ入力／出力



x: Bit Identifier, 0 to 6 for Port P6

(注) デジタル・ゲートに印加されるアナログ信号は、正端子から負端子に流れる電流を引き起こすことがあります。アナログ信号が 0→1 又は 1→0 に変化する期間、スループット電流が流れます。スループット電流の値は、ゲートの駆動能力に依存します。MSP430 では、約 100  $\mu$ A です。

スループット電流を防止するには、P6SEL.x = 1 を使用して下さい。その端子の信号が ADC12 によって使用されていない場合でも、P6SEL.x は設定しなければなりません。

| PnSel.x | PnDIR.x | DIR. CONTROL FROM MODULE | PnOUT.x | MODULE X OUT     | PnIN.x | MODULE X IN |
|---------|---------|--------------------------|---------|------------------|--------|-------------|
| P6Sel.0 | P6DIR.0 | P6DIR.0                  | P6OUT.0 | DV <sub>ss</sub> | P6IN.0 | unused      |
| P6Sel.1 | P6DIR.1 | P6DIR.1                  | P6OUT.1 | DV <sub>ss</sub> | P6IN.1 | unused      |
| P6Sel.2 | P6DIR.2 | P6DIR.2                  | P6OUT.2 | DV <sub>ss</sub> | P6IN.2 | unused      |
| P6Sel.3 | P6DIR.3 | P6DIR.3                  | P6OUT.3 | DV <sub>ss</sub> | P6IN.3 | unused      |
| P6Sel.4 | P6DIR.4 | P6DIR.4                  | P6OUT.4 | DV <sub>ss</sub> | P6IN.4 | unused      |
| P6Sel.5 | P6DIR.5 | P6DIR.5                  | P6OUT.5 | DV <sub>ss</sub> | P6IN.5 | unused      |
| P6Sel.6 | P6DIR.6 | P6DIR.6                  | P6OUT.6 | DV <sub>ss</sub> | P6IN.6 | unused      |

(注) P6.x/Ax 端子の信号は、12 ビット ADC モジュールによって使用されます。

## アプリケーション情報

## 入力／出力図（続き）

ポート P6、P6.7、シュミット・トリガ入力／出力



x: Bit Identifier, 7 for Port P6

(注) デジタル・ゲートに印加されるアナログ信号は、正端子から負端子に流れる電流を引き起こすことがあります。アナログ信号が 0→1 又は 1→0 に変化する期間、スループット電流が流れます。スループット電流の値は、ゲートの駆動能力に依存します。MSP430 では、約 100  $\mu$ A です。  
スループット電流を防止するには、P6SEL.x = 1 を使用して下さい。その端子の信号が ADC12 によって使用されていない場合でも、P6SEL.x は設定しなければなりません。

| PnSel.x | PnDIR.x | Dir. Control From Module | PnOUT.x | Module X OUT     | PnIN.x | Module X IN |
|---------|---------|--------------------------|---------|------------------|--------|-------------|
| P6Sel.7 | P6DIR.7 | P6DIR.7                  | P6OUT.7 | DV <sub>ss</sub> | P6IN.7 | unused      |

(注) P6.x/Ax 端子の信号は、12 ビット ADC モジュールによって使用されます。

P6.7/A7/SVSIN 端子の信号は、モジュールのブラウンアウト/電源電圧監視回路の入力マルチプレクサにも接続されます。

### アプリケーション情報

JTAG 端子 TMS、TCK、TDI/TCLK、TDO/TDI、シュミット・トリガ入力／出力



## JTAG ヒューズ・チェック・モード

MSP430 デバイスは、TDI/TCLK 端子上にヒューズを持っており、パワー・オン・リセット (POR) 直後の一回目に JTAG にアクセスしてヒューズの導通をテストするヒューズ・チェック・モードを装備しています。機能させている場合、ヒューズが切られていなければ、3 V で 1 mA の  $I_{TF}$  チェック電流が TDI/TCLK 端子からグランドに流れます。誤ってヒューズ・チェック・モードを起動させたり、システムの総消費電流を増加させたりしないよう注意して下さい。

パワー・アップの後の TMS の最初の立ち下がりエッジを伴って、又は TMS がロー・レベルに保持された状態でのパワー・アップ後、ヒューズ・チェック・モード機能が起動します。次の TMS の立ち上がりエッジでヒューズ・チェック・モードを停止します。停止後、ヒューズ・チェック・モードは、次の POR が発生するまで休止します。各 POR 後に、ヒューズ・チェック・モードが動作することになります。

ヒューズ・チェック電流は、ヒューズ・チェック・モードが動作していて、TMS がロー・レベル（図 21 参照）の時のみに発生します。従って、TMS をハイ・レベル（初期設定条件）にすることにより、電流の流出を防止することができます。JTAG 端子は内部で終端されていますので、外部の終端は必要ありません。



図 21. ヒューズ・チェック・モード電流、MSP430x43x、MSP430x44x

PN (S-PQFP-G80)

PLASTIC QUAD FLATPACK



(注 A) すべての寸法の単位は mm とします。

(注 B) この図面は予告なく変更されることがあります。

(注 C) JEDEC MS-026 に相当します。

## PZ (S-PQFP-G100)

## PLASTIC QUAD FLATPACK



(注 A) すべての寸法の単位は mm とします。

(注 B) この図面は予告なく変更されることがあります。

(注 C) JEDEC MS-026 に相当します。

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins  | Package qty   Carrier   | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|-----------------|-------------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| MSP430F435IPN         | Active        | Production           | LQFP (PN)   80  | 119   JEDEC TRAY (10+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F435-80         |
| MSP430F435IPN.B       | Active        | Production           | LQFP (PN)   80  | 119   JEDEC TRAY (10+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F435-80         |
| MSP430F435IPNR        | Active        | Production           | LQFP (PN)   80  | 1000   LARGE T&R        | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F435-80         |
| MSP430F435IPNR.B      | Active        | Production           | LQFP (PN)   80  | 1000   LARGE T&R        | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F435-80         |
| MSP430F435IPZ         | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1)   | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F435            |
| MSP430F435IPZ.B       | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1)   | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F435            |
| MSP430F435IPZR        | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R        | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F435            |
| MSP430F435IPZR.B      | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R        | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F435            |
| MSP430F436IPN         | Active        | Production           | LQFP (PN)   80  | 119   JEDEC TRAY (10+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F436-80         |
| MSP430F436IPN.B       | Active        | Production           | LQFP (PN)   80  | 119   JEDEC TRAY (10+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F436-80         |
| MSP430F436IPNR        | Active        | Production           | LQFP (PN)   80  | 1000   LARGE T&R        | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F436-80         |
| MSP430F436IPNR.B      | Active        | Production           | LQFP (PN)   80  | 1000   LARGE T&R        | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F436-80         |
| MSP430F436IPZ         | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1)   | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F436            |
| MSP430F436IPZ.B       | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1)   | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F436            |
| MSP430F436IPZR        | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R        | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F436            |
| MSP430F436IPZR.B      | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R        | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F436            |
| MSP430F437IPN         | Active        | Production           | LQFP (PN)   80  | 119   JEDEC TRAY (10+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F437-80         |
| MSP430F437IPN.B       | Active        | Production           | LQFP (PN)   80  | 119   JEDEC TRAY (10+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F437-80         |
| MSP430F437IPNR        | Active        | Production           | LQFP (PN)   80  | 1000   LARGE T&R        | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F437-80         |
| MSP430F437IPNR.B      | Active        | Production           | LQFP (PN)   80  | 1000   LARGE T&R        | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F437-80         |
| MSP430F437IPZ         | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1)   | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F437            |

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins  | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|-----------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| MSP430F437IPZ.B       | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F437            |
| <b>MSP430F437IPZR</b> | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F437            |
| MSP430F437IPZR.B      | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F437            |
| <b>MSP430F447IPZ</b>  | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F447            |
| MSP430F447IPZ.B       | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F447            |
| <b>MSP430F447IPZR</b> | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F447            |
| MSP430F447IPZR.B      | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F447            |
| <b>MSP430F448IPZ</b>  | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F448            |
| MSP430F448IPZ.B       | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F448            |
| <b>MSP430F448IPZR</b> | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F448            |
| MSP430F448IPZR.B      | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F448            |
| <b>MSP430F449IPZ</b>  | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F449            |
| MSP430F449IPZ.B       | Active        | Production           | LQFP (PZ)   100 | 90   JEDEC TRAY (5+1) | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F449            |
| <b>MSP430F449IPZR</b> | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F449 REV #      |
| MSP430F449IPZR.B      | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F449 REV #      |
| MSP430F449IPZRG4      | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F449 REV #      |
| MSP430F449IPZRG4.B    | Active        | Production           | LQFP (PZ)   100 | 1000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | M430F449 REV #      |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**TAPE AND REEL INFORMATION**

|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

**QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**

\*All dimensions are nominal

| Device           | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|------------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| MSP430F435IPNR   | LQFP         | PN              | 80   | 1000 | 330.0              | 24.4               | 15.0    | 15.0    | 2.1     | 20.0    | 24.0   | Q2            |
| MSP430F435IPZR   | LQFP         | PZ              | 100  | 1000 | 330.0              | 24.4               | 17.0    | 17.0    | 2.1     | 20.0    | 24.0   | Q2            |
| MSP430F436IPNR   | LQFP         | PN              | 80   | 1000 | 330.0              | 24.4               | 15.0    | 15.0    | 2.1     | 20.0    | 24.0   | Q2            |
| MSP430F436IPZR   | LQFP         | PZ              | 100  | 1000 | 330.0              | 24.4               | 17.0    | 17.0    | 2.1     | 20.0    | 24.0   | Q2            |
| MSP430F437IPNR   | LQFP         | PN              | 80   | 1000 | 330.0              | 24.4               | 15.0    | 15.0    | 2.1     | 20.0    | 24.0   | Q2            |
| MSP430F437IPZR   | LQFP         | PZ              | 100  | 1000 | 330.0              | 24.4               | 17.0    | 17.0    | 2.1     | 20.0    | 24.0   | Q2            |
| MSP430F447IPZR   | LQFP         | PZ              | 100  | 1000 | 330.0              | 24.4               | 17.0    | 17.0    | 2.1     | 20.0    | 24.0   | Q2            |
| MSP430F448IPZR   | LQFP         | PZ              | 100  | 1000 | 330.0              | 24.4               | 17.0    | 17.0    | 2.1     | 20.0    | 24.0   | Q2            |
| MSP430F449IPZR   | LQFP         | PZ              | 100  | 1000 | 330.0              | 24.4               | 17.0    | 17.0    | 2.1     | 20.0    | 24.0   | Q2            |
| MSP430F449IPZRG4 | LQFP         | PZ              | 100  | 1000 | 330.0              | 24.4               | 17.0    | 17.0    | 2.1     | 20.0    | 24.0   | Q2            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device           | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|------------------|--------------|-----------------|------|------|-------------|------------|-------------|
| MSP430F435IPNR   | LQFP         | PN              | 80   | 1000 | 367.0       | 367.0      | 45.0        |
| MSP430F435IPZR   | LQFP         | PZ              | 100  | 1000 | 367.0       | 367.0      | 45.0        |
| MSP430F436IPNR   | LQFP         | PN              | 80   | 1000 | 367.0       | 367.0      | 45.0        |
| MSP430F436IPZR   | LQFP         | PZ              | 100  | 1000 | 367.0       | 367.0      | 45.0        |
| MSP430F437IPNR   | LQFP         | PN              | 80   | 1000 | 367.0       | 367.0      | 45.0        |
| MSP430F437IPZR   | LQFP         | PZ              | 100  | 1000 | 367.0       | 367.0      | 45.0        |
| MSP430F447IPZR   | LQFP         | PZ              | 100  | 1000 | 367.0       | 367.0      | 45.0        |
| MSP430F448IPZR   | LQFP         | PZ              | 100  | 1000 | 367.0       | 367.0      | 45.0        |
| MSP430F449IPZR   | LQFP         | PZ              | 100  | 1000 | 367.0       | 367.0      | 45.0        |
| MSP430F449IPZRG4 | LQFP         | PZ              | 100  | 1000 | 367.0       | 367.0      | 45.0        |

**TRAY**


Chamfer on Tray corner indicates Pin 1 orientation of packed units.

\*All dimensions are nominal

| Device          | Package Name | Package Type | Pins | SPQ | Unit array matrix | Max temperature (°C) | L (mm) | W (mm) | K0 (µm) | P1 (mm) | CL (mm) | CW (mm) |
|-----------------|--------------|--------------|------|-----|-------------------|----------------------|--------|--------|---------|---------|---------|---------|
| MSP430F435IPN   | PN           | LQFP         | 80   | 119 | 7x17              | 180                  | 315    | 135.9  | 7620    | 17.9    | 14.3    | 13.95   |
| MSP430F435IPN.B | PN           | LQFP         | 80   | 119 | 7x17              | 180                  | 315    | 135.9  | 7620    | 17.9    | 14.3    | 13.95   |
| MSP430F436IPN   | PN           | LQFP         | 80   | 119 | 7x17              | 180                  | 315    | 135.9  | 7620    | 17.9    | 14.3    | 13.95   |
| MSP430F436IPN.B | PN           | LQFP         | 80   | 119 | 7x17              | 180                  | 315    | 135.9  | 7620    | 17.9    | 14.3    | 13.95   |
| MSP430F437IPN   | PN           | LQFP         | 80   | 119 | 7x17              | 180                  | 315    | 135.9  | 7620    | 17.9    | 14.3    | 13.95   |
| MSP430F437IPN.B | PN           | LQFP         | 80   | 119 | 7x17              | 180                  | 315    | 135.9  | 7620    | 17.9    | 14.3    | 13.95   |

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適した TI 製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025 年 10 月