

## LMV3xxA 低電圧レール・ツー・レール出力オペアンプ

## 1 特長

- 低い入力オフセット電圧:  $\pm 1\text{mV}$
- レールツー・レール出力
- ユニティゲイン帯域幅:  $1\text{MHz}$
- 低い広帯域ノイズ:  $30\text{nV}/\sqrt{\text{Hz}}$
- 低い入力バイアス電流:  $10\text{pA}$
- 低い静止電流:  $70\mu\text{A}/\text{Ch}$
- ユニティゲイン安定
- 内部RFIおよびEMIフィルタ
- 最低  $2.5\text{V}$  の電源電圧で動作
- 抵抗性の開ループ出力インピーダンスにより、大きな容量性負荷でも簡単に安定
- 拡張温度範囲:  $-40^\circ\text{C} \sim 125^\circ\text{C}$

## 2 アプリケーション

- 煙感知器
- 動作検出器
- ウェアラブル機器
- 大型および小型家電
- POSシステム
- バーコードスキャナ
- センサシグナルコンディショニング
- パワー モジュール
- パーソナルエレクトロニクス
- アクティブ フィルタ
- HVAC: 暖房、換気、空調
- モーター制御: AC 誘導モーター
- ローサイド電流センシング

## 3 概要

LMV3xxA ファミリには、レールツー・レールの出力スイング能力を備えた、シングル (LMV321A)、デュアル (LMV358A)、およびクワッド チャネル (LMV324A) の低電圧 ( $2.5\text{V} \sim 5.5\text{V}$ ) オペアンプがあります。これらのオペアンプは、大型家電、煙感知器、個人用電子機器など、低電圧での動作と高い容量性負荷の駆動が必要な、スペースに制約のあるアプリケーション用の、コスト効率の優れたソリューションです。LMV3xxA ファミリの容量性負荷の駆動能力は  $500\text{pF}$  であり、オーブンループ出力インピーダンスが抵抗性なので、はるかに大きな容量性負荷についても容易に安定化できます。これらのオペアンプは低電圧 ( $2.5\text{V} \sim 5.5\text{V}$ ) で動作し、LMV3xx デバイスと同様の性能仕様を満たすよう、特別に設計されています。

LMV3xxA ファミリの堅牢な設計により、回路の設計を簡素化できます。これらのオペアンプは、ユニティゲイン安定性、RFIおよびEMI除去フィルタ内蔵、およびオーバードライブ状態で位相反転がない、といった特長があります。

LMV3xxA ファミリは SOIC、MSOP、SOT-23、TSSOP などの業界標準パッケージで供給されます。

## パッケージ情報

| 部品番号    | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup>            |
|---------|----------------------|-------------------------------------|
| LMV321A | DBV (SOT-23, 5)      | $2.9\text{mm} \times 2.8\text{mm}$  |
|         | DCK (SC70, 5)        | $2\text{mm} \times 2.1\text{mm}$    |
| LMV358A | D (SOIC, 8)          | $4.9\text{mm} \times 6\text{mm}$    |
|         | DGK (VSSOP, 8)       | $3\text{mm} \times 4.9\text{mm}$    |
|         | PW (TSSOP, 8)        | $3\text{mm} \times 6.4\text{mm}$    |
|         | DDF (SOT-23, 8)      | $2.9\text{mm} \times 2.8\text{mm}$  |
| LMV324A | D (SOIC, 14)         | $8.65\text{mm} \times 6\text{mm}$   |
|         | DYY (SOT-23, 14)     | $4.2\text{mm} \times 3.26\text{mm}$ |
|         | PW (TSSOP, 14)       | $5\text{mm} \times 6.4\text{mm}$    |

(1) 供給されているすべてのパッケージについては、[セクション 10](#) を参照してください。

(2) パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。



## シングル ポールのローパス フィルタ

## 目次

|                     |    |                        |    |
|---------------------|----|------------------------|----|
| 1 特長                | 1  | 6.3 機能説明               | 15 |
| 2 アプリケーション          | 1  | 6.4 デバイスの機能モード         | 15 |
| 3 概要                | 1  | 7 アプリケーションと実装          | 16 |
| 4 ピン構成および機能         | 3  | 7.1 アプリケーション情報         | 16 |
| 5 仕様                | 5  | 7.2 代表的なアプリケーション       | 16 |
| 5.1 絶対最大定格          | 5  | 7.3 電源に関する推奨事項         | 20 |
| 5.2 ESD 定格          | 5  | 7.4 レイアウト              | 21 |
| 5.3 推奨動作条件          | 5  | 8 デバイスおよびドキュメントのサポート   | 22 |
| 5.4 熱に関する情報:LMV321A | 6  | 8.1 ドキュメントのサポート        | 22 |
| 5.5 熱に関する情報:LMV358A | 6  | 8.2 ドキュメントの更新通知を受け取る方法 | 22 |
| 5.6 熱に関する情報:LMV324A | 6  | 8.3 サポート・リソース          | 22 |
| 5.7 電気的特性           | 7  | 8.4 商標                 | 22 |
| 5.8 代表的特性           | 8  | 8.5 静電気放電に関する注意事項      | 22 |
| 6 詳細説明              | 14 | 8.6 用語集                | 22 |
| 6.1 概要              | 14 | 9 改訂履歴                 | 22 |
| 6.2 機能ブロック図         | 14 | 10 メカニカル、パッケージ、および注文情報 | 23 |

## 4 ピン構成および機能



図 4-2. LMV321AU DBV、LMV321A DCK パッケージ  
5 ピン SOT-23、SC70 上面図

図 4-1. LMV321A DBV パッケージ 5 ピン SOT-23 上  
面図

表 4-1. ピンの機能 : LMV321A

| ピン  |     |                 | 種類 <sup>(1)</sup> | 説明                        |
|-----|-----|-----------------|-------------------|---------------------------|
| 名称  | DBV | DBV (U)、<br>DCK |                   |                           |
| -IN | 4   | 3               | I                 | 反転入力                      |
| +IN | 3   | 1               | I                 | 非反転入力                     |
| OUT | 1   | 4               | O                 | 出力                        |
| V-  | 2   | 2               | —                 | 負(最低)電源またはグランド(単一電源動作の場合) |
| V+  | 5   | 5               | —                 | 正(最高)電源                   |

(1) I = 入力、O = 出力



図 4-3. LMV358A D、DDF、DGK、PW パッケージ、8 ピン SOIC、SOT-23、VSSOP、TSSOP (上面図)

表 4-2. ピンの機能 : LMV358A

| ピン    |    | 種類 <sup>(1)</sup> | 説明                        |
|-------|----|-------------------|---------------------------|
| 名称    | 番号 |                   |                           |
| -IN A | 2  | I                 | 反転入力、チャネル A               |
| +IN A | 3  | I                 | 非反転入力、チャネル A              |
| -IN B | 6  | I                 | 反転入力、チャネル B               |
| +IN B | 5  | I                 | 非反転入力、チャネル B              |
| OUT A | 1  | O                 | 出力、チャネル A                 |
| OUT B | 7  | O                 | 出力、チャネル B                 |
| V-    | 4  | —                 | 負(最低)電源またはグランド(単一電源動作の場合) |
| V+    | 8  | —                 | 正(最高)電源                   |

(1) I = 入力、O = 出力



図 4-4. LMV324A D、DYY、PW パッケージ 14 ピン SOIC、SOT-23、TSSOP (上面図)

表 4-3. ピンの機能 : LMV324A

| ピン    |    | 種類 (1) | 説明                           |
|-------|----|--------|------------------------------|
| 名称    | 番号 |        |                              |
| -IN A | 2  | I      | 反転入力、チャネル A                  |
| +IN A | 3  | I      | 非反転入力、チャネル A                 |
| -IN B | 6  | I      | 反転入力、チャネル B                  |
| +IN B | 5  | I      | 非反転入力、チャネル B                 |
| -IN C | 9  | I      | 反転入力、チャネル C                  |
| +IN C | 10 | I      | 非反転入力、チャネル C                 |
| -IN D | 13 | I      | 反転入力、チャネル D                  |
| +IN D | 12 | I      | 非反転入力、チャネル D                 |
| OUT A | 1  | O      | 出力、チャネル A                    |
| OUT B | 7  | O      | 出力、チャネル B                    |
| OUT C | 8  | O      | 出力、チャネル C                    |
| OUT D | 14 | O      | 出力、チャネル D                    |
| V-    | 11 | —      | 負 (最低) 電源またはグランド (単一電源動作の場合) |
| V+    | 4  | —      | 正 (最高) 電源                    |

(1) I = 入力、O = 出力

## 5 仕様

### 5.1 絶対最大定格

動作温度範囲内 (特に記述のない限り) <sup>(1)</sup>

|                            |                   |    | 最小値                   | 最大値             | 単位 |
|----------------------------|-------------------|----|-----------------------|-----------------|----|
| 電源電圧、( $[V_+]$ - $[V_-]$ ) |                   |    | 0                     | 6               | V  |
| 信号入力ピン                     | 電圧 <sup>(2)</sup> | 同相 | ( $V_-$ ) - 0.5       | ( $V_+$ ) + 0.5 | V  |
|                            |                   | 差動 | $(V_+) - (V_-) + 0.2$ |                 | V  |
|                            | 電流 <sup>(2)</sup> |    | -10                   | 10              | mA |
| 出力短絡 <sup>(3)</sup>        |                   |    | 連続                    |                 |    |
| 動作、 $T_A$                  |                   |    | -55                   | 150             | °C |
| 動作時の接合部温度、 $T_J$           |                   |    | 150                   |                 | °C |
| 保管温度、 $T_{stg}$            |                   |    | -65                   | 150             | °C |

- (1) 絶対最大定格を上回るストレスが加わった場合、デバイスに永続的な損傷が発生する可能性があります。これはストレスの定格のみについての話で、絶対最大定格において、またはこのデータシートの「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを暗に示すものではありません。絶対最大定格の状態に長時間置くと、本製品の信頼性に影響を与えることがあります。
- (2) 入力ピンは、電源レールに対してダイオード・クランプされています。入力信号のスイングが 0.5V より大きく電源レールを超える可能性がある場合は、電流を 10mA 以下に制限する必要があります。
- (3) グランドへの短絡、1 パッケージ当たり 1 アンプ。

### 5.2 ESD 定格

|             |       |                                                                                                                | 値     | 単位 |
|-------------|-------|----------------------------------------------------------------------------------------------------------------|-------|----|
| $V_{(ESD)}$ | 静電気放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 準拠 <sup>(1)</sup><br>デバイス帶電モデル (CDM)、JEDEC 仕様 JESD22-C101 準拠 <sup>(2)</sup> | ±2000 | V  |
|             |       |                                                                                                                | ±1000 |    |

- (1) JEDEC のドキュメント JEP155 に、500V HBM では標準の ESD 制御プロセスで安全な製造が可能であると規定されています。
- (2) JEDEC のドキュメント JEP157 に、250V CDM では標準の ESD 管理プロセスで安全な製造が可能であると規定されています。

### 5.3 推奨動作条件

動作温度範囲内 (特に記述のない限り)

|       |        |  | 最小値 | 最大値 | 単位 |
|-------|--------|--|-----|-----|----|
| $V_S$ | 電源電圧   |  | 2.5 | 5.5 | V  |
| $T_A$ | 仕様温度範囲 |  | -40 | 125 | °C |

## 5.4 熱に関する情報 : LMV321A

| 熱評価基準 <sup>(1)</sup>                            | LMV321A      |            | 単位   |
|-------------------------------------------------|--------------|------------|------|
|                                                 | DBV (SOT-23) | DCK (SC70) |      |
|                                                 | 5 ピン         | 5 ピン       |      |
| $R_{\theta JA}$ 接合部から周囲への熱抵抗                    | 232.8        | 239.6      | °C/W |
| $R_{\theta JC(\text{top})}$ 接合部からケース (上面) への熱抵抗 | 153.8        | 148.5      | °C/W |
| $R_{\theta JB}$ 接合部から基板への熱抵抗                    | 100.9        | 82.3       | °C/W |
| $\Psi_{JT}$ 接合部から上面への熱特性パラメータ                   | 77.2         | 54.5       | °C/W |
| $\Psi_{JB}$ 接合部から基板への熱特性パラメータ                   | 100.4        | 81.8       | °C/W |
| $R_{\theta JC(\text{bot})}$ 接合部からケース (底面) への熱抵抗 | N/A          | N/A        | °C/W |

(1) 従来および新しい熱評価基準の詳細については、『半導体および IC パッケージの熱評価基準』を参照してください。

## 5.5 熱に関する情報 : LMV358A

| 熱評価基準 <sup>(1)</sup>                            | LMV358A  |             |            |              | 単位   |
|-------------------------------------------------|----------|-------------|------------|--------------|------|
|                                                 | D (SOIC) | DGK (VSSOP) | PW (TSSOP) | DDF (SOT-23) |      |
|                                                 | 8 ピン     | 8 ピン        | 8 ピン       | 8 ピン         |      |
| $R_{\theta JA}$ 接合部から周囲への熱抵抗                    | 147.4    | 201.2       | 205.8      | 183.7        | °C/W |
| $R_{\theta JC(\text{top})}$ 接合部からケース (上面) への熱抵抗 | 94.3     | 85.7        | 106.7      | 112.5        | °C/W |
| $R_{\theta JB}$ 接合部から基板への熱抵抗                    | 89.5     | 122.9       | 133.9      | 98.2         | °C/W |
| $\Psi_{JT}$ 接合部から上面への熱特性パラメータ                   | 47.3     | 21.2        | 34.4       | 18.8         | °C/W |
| $\Psi_{JB}$ 接合部から基板への熱特性パラメータ                   | 89       | 121.4       | 132.6      | 97.6         | °C/W |

(1) 従来および新しい熱評価基準の詳細については、『半導体および IC パッケージの熱評価基準』を参照してください。

## 5.6 熱に関する情報 : LMV324A

| 熱評価基準 <sup>(1)</sup>                            | LMV324A  |              |            | 単位   |
|-------------------------------------------------|----------|--------------|------------|------|
|                                                 | D (SOIC) | DYY (SOT-23) | PW (TSSOP) |      |
|                                                 | 14 ピン    | 14 ピン        | 8 ピン       |      |
| $R_{\theta JA}$ 接合部から周囲への熱抵抗                    | 102.1    | 154.3        | 148.3      | °C/W |
| $R_{\theta JC(\text{top})}$ 接合部からケース (上面) への熱抵抗 | 56.8     | 86.8         | 68.1       | °C/W |
| $R_{\theta JB}$ 接合部から基板への熱抵抗                    | 58.5     | 67.9         | 92.7       | °C/W |
| $\Psi_{JT}$ 接合部から上面への熱特性パラメータ                   | 20.5     | 10.1         | 16.9       | °C/W |
| $\Psi_{JB}$ 接合部から基板への熱特性パラメータ                   | 58.1     | 67.5         | 91.8       | °C/W |

## 5.7 電気的特性

$V_S = (V+) - (V-) = 2.5V \sim 5.5V$  ( $\pm 1.25V \sim \pm 2.75V$ )、 $T_A = 25^\circ C$ 、 $R_L = 10k\Omega$  を  $V_S/2$  に接続、 $V_{CM} = V_{OUT} = V_S/2$  の場合 (特に記述のない限り)

| パラメータ                                   | テスト条件                                                                                    | 最小値                | 代表値                | 最大値 | 単位             |
|-----------------------------------------|------------------------------------------------------------------------------------------|--------------------|--------------------|-----|----------------|
| <b>オフセット電圧</b>                          |                                                                                          |                    |                    |     |                |
| $V_{OS}$<br>入力オフセット電圧                   | $V_S = 5V$                                                                               | $\pm 1$            | $\pm 4$            |     | mV             |
|                                         | $V_S = 5V, T_A = -40^\circ C \sim 125^\circ C$                                           |                    |                    |     |                |
| $dV_{OS}/dT$<br>V <sub>OS</sub> と温度との関係 | $T_A = -40^\circ C \sim 125^\circ C$                                                     |                    | $\pm 1$            |     | $\mu V/C$      |
| PSRR<br>電源除去比                           | $V_S = 2.7V \sim 5.5V, V_{CM} = (V-)$                                                    | 78                 | 100                |     | dB             |
| <b>入力電圧範囲</b>                           |                                                                                          |                    |                    |     |                |
| $V_{CM}$<br>同相電圧範囲                      | 位相反転なし、レールツー レール入力                                                                       | $(V-) - 0.1$       | $(V+) - 1$         |     | V              |
| CMRR<br>同相除去比                           | $V_S = 2.5V, (V-) - 0.1V < V_{CM} < (V+) - 1.4V$<br>$T_A = -40^\circ C \sim 125^\circ C$ | 86                 | 95                 | 63  | dB             |
|                                         | $V_S = 5.5V, (V-) - 0.1V < V_{CM} < (V+) - 1.4V$<br>$T_A = -40^\circ C \sim 125^\circ C$ |                    |                    |     |                |
|                                         | $V_S = 5.5V, (V-) - 0.1V < V_{CM} < (V+) + 0.1V$<br>$T_A = -40^\circ C \sim 125^\circ C$ |                    |                    |     |                |
|                                         | $V_S = 2.5V, (V-) - 0.1V < V_{CM} < (V+) + 0.1V$<br>$T_A = -40^\circ C \sim 125^\circ C$ |                    |                    |     |                |
| <b>入力バイアス電流</b>                         |                                                                                          |                    |                    |     |                |
| $I_B$<br>入力バイアス電流                       | $V_S = 5V$                                                                               |                    | $\pm 10$           |     | pA             |
| $I_{OS}$<br>入力オフセット電流                   |                                                                                          |                    | $\pm 3$            |     | pA             |
| <b>ノイズ</b>                              |                                                                                          |                    |                    |     |                |
| $E_n$<br>入力電圧ノイズ<br>(ピーク ツー ピーク)        | $f = 0.1Hz \sim 10Hz, V_S = 5V$                                                          |                    | 5.1                |     | $\mu V_{PP}$   |
| $e_n$<br>入力電圧ノイズ密度                      | $f = 1kHz, V_S = 5V$                                                                     | 33                 | 30                 | 25  | $nV/\sqrt{Hz}$ |
|                                         | $f = 10kHz, V_S = 5V$                                                                    |                    |                    |     |                |
| $i_n$<br>入力電流ノイズ密度                      | $f = 1kHz, V_S = 5V$                                                                     |                    |                    |     | $fA/\sqrt{Hz}$ |
| <b>入力容量</b>                             |                                                                                          |                    |                    |     |                |
| $C_{ID}$<br>差動                          |                                                                                          |                    | 1.5                |     | pF             |
| $C_{IC}$<br>同相                          |                                                                                          |                    | 5                  |     | pF             |
| <b>開ループゲイン</b>                          |                                                                                          |                    |                    |     |                |
| $A_{OL}$<br>開ループ電圧ゲイン                   | $V_S = 5.5V, (V-) + 0.05V < V_O < (V+) - 0.05V, R_L = 10k\Omega$                         | 100                | 115                | 112 | dB             |
|                                         | $V_S = 2.5V, (V-) + 0.04V < V_O < (V+) - 0.04V, R_L = 10k\Omega$                         |                    | 98                 |     |                |
|                                         | $V_S = 2.5V, (V-) + 0.1V < V_O < (V+) - 0.1V, R_L = 2k\Omega$                            |                    | 112                |     |                |
|                                         | $V_S = 5.5V, (V-) + 0.15V < V_O < (V+) - 0.15V, R_L = 2k\Omega$                          |                    | 128                |     |                |
| <b>周波数応答</b>                            |                                                                                          |                    |                    |     |                |
| GBW<br>ゲイン帯域幅                           | $V_S = 5V$                                                                               |                    | 1                  |     | MHz            |
| $\varphi_m$<br>位相マージン                   | $V_S = 5.5V, G = 1$                                                                      |                    | 76                 |     | °              |
| SR<br>スルーレート                            | $V_S = 5V$                                                                               |                    | 1.7                |     | V/μs           |
| $t_s$<br>セトリング時間                        | 0.1%まで、 $V_S = 5V, 2V$ ステップ、 $G = +1, C_L = 100pF$                                       | 3                  | 4                  |     | μs             |
|                                         | 0.01%まで、 $V_S = 5V, 2V$ ステップ、 $G = +1, C_L = 100pF$                                      |                    |                    |     |                |
| $t_{OR}$<br>過負荷回復時間                     | $V_S = 5V, V_{IN} \times \text{ゲイン} > V_S$                                               |                    | 0.9                |     | μs             |
| THD+N<br>全高調波歪<br>+ノイズ                  | $V_S = 5.5V, V_{CM} = 2.5V, V_O = 1V_{RMS}, G = +1, f = 1kHz, 80kHz$ の測定帯域幅              |                    | 0.005%             |     |                |
| <b>出力</b>                               |                                                                                          |                    |                    |     |                |
| $V_O$<br>電源レールからの電圧出力スイング               | $V_S = 5.5V, R_L = 10k\Omega$                                                            | 20                 | 50                 | 40  | mV             |
|                                         | $V_S = 5.5V, R_L = 2k\Omega$                                                             |                    |                    |     |                |
| $I_{SC}$<br>短絡電流                        | $V_S = 5.5V$                                                                             |                    | $\pm 40$           |     | mA             |
| $Z_O$<br>オープンループ出力インピーダンス               | $V_S = 5V, f = 1MHz$                                                                     |                    | 1200               |     | Ω              |
| <b>電源</b>                               |                                                                                          |                    |                    |     |                |
| $V_S$<br>規定電圧範囲                         |                                                                                          | 2.5 ( $\pm 1.25$ ) | 5.5 ( $\pm 2.75$ ) |     | V              |
| $I_Q$<br>アンプごとの静止電流                     | $I_Q = 0mA, V_S = 5.5V$                                                                  |                    | 70                 | 125 | μA             |
|                                         | $I_Q = 0mA, V_S = 5.5V, T_A = -40^\circ C \sim 125^\circ C$                              |                    |                    | 150 |                |
| パワーオン時間                                 | $V_S = 0V \sim 5V$ から $I_Q$ レベルの 90%まで                                                   |                    | 50                 |     | μs             |

## 5.8 代表的特性

$T_A = 25^\circ\text{C}$ 、 $V_+ = 2.75\text{V}$ 、 $V_- = -2.75\text{V}$ 、 $R_L = 10\text{k}\Omega$  を  $V_S/2$  に接続、 $V_{\text{CM}} = V_S/2$ 、 $V_{\text{OUT}} = V_S/2$  (特に記述のない限り)



図 5-1.  $I_B$  および  $I_{\text{OS}}$  と温度との関係



図 5-2.  $I_B$  および  $I_{\text{OS}}$  と同相電圧との関係



図 5-3. 開ループ・ゲインと温度との関係



図 5-4. 開ループ・ゲインおよび位相と周波数との関係



図 5-5. 開ループ・ゲインと出力電圧との関係



図 5-6. 閉ループ・ゲインと周波数との関係

## 5.8 代表的特性 (続き)

$T_A = 25^\circ\text{C}$ ,  $V+ = 2.75\text{V}$ ,  $V- = -2.75\text{V}$ ,  $R_L = 10\text{k}\Omega$  を  $V_S/2$  に接続、 $V_{\text{CM}} = V_S/2$ ,  $V_{\text{OUT}} = V_S/2$  (特に記述のない限り)



図 5-7. 出力電圧と出力電流との関係 (クロウ)



図 5-8. PSRR と周波数との関係



図 5-9. DC PSRR と温度との関係



図 5-10. CMRR と周波数との関係

## 5.8 代表的特性 (続き)

$T_A = 25^\circ\text{C}$ 、 $V+ = 2.75\text{V}$ 、 $V- = -2.75\text{V}$ 、 $R_L = 10\text{k}\Omega$  を  $V_S/2$  に接続、 $V_{\text{CM}} = V_S/2$ 、 $V_{\text{OUT}} = V_S/2$  (特に記述のない限り)



## 5.8 代表的特性 (続き)

$T_A = 25^\circ\text{C}$ 、 $V+ = 2.75\text{V}$ 、 $V- = -2.75\text{V}$ 、 $R_L = 10\text{k}\Omega$  を  $V_S/2$  に接続、 $V_{\text{CM}} = V_S/2$ 、 $V_{\text{OUT}} = V_S/2$  (特に記述のない限り)



$V_S = 5.5\text{V}$ 、 $V_{\text{CM}} = 2.5\text{V}$ 、 $f = 1\text{kHz}$ 、 $G = 1$ 、 $\text{BW} = 80\text{kHz}$

図 5-15. THD+N と振幅との関係



図 5-16. 静止電流と電源電圧との関係



図 5-17. 静止電流と温度との関係



図 5-18. 開ループ出力インピーダンスと周波数との関係



$G = 1$ 、 $V_{\text{IN}} = 100\text{mVpp}$

図 5-19. 小信号オーバーシュートと容量性負荷との関係



$G = -1$ 、 $V_{\text{IN}} = 100\text{mVpp}$

図 5-20. 小信号オーバーシュートと容量性負荷との関係

## 5.8 代表的特性 (続き)

$T_A = 25^\circ\text{C}$ 、 $V_+ = 2.75\text{V}$ 、 $V_- = -2.75\text{V}$ 、 $R_L = 10\text{k}\Omega$  を  $V_S/2$  に接続、 $V_{CM} = V_S/2$ 、 $V_{OUT} = V_S/2$  (特に記述のない限り)



図 5-21. 位相マージンと容量性負荷との関係



$G = 1$ 、 $V_{IN} = 6.5\text{V}_{PP}$

図 5-22. 位相反転なし



$G = -10$ 、 $V_{IN} = 600\text{mV}_{PP}$

図 5-23. 過負荷からの回復



$G = 1$ 、 $V_{IN} = 100\text{mV}_{PP}$ 、 $C_L = 10\text{pF}$

図 5-24. 小信号ステップ応答



$G = 1$ 、 $V_{IN} = 4\text{V}_{PP}$ 、 $C_L = 10\text{pF}$

図 5-25. 大信号ステップ応答



$G = 1$ 、 $C_L = 100\text{pF}$ 、2V ステップ

図 5-26. 大信号セトリング・タイム (負)

## 5.8 代表的特性 (続き)

$T_A = 25^\circ\text{C}$ 、 $V+ = 2.75\text{V}$ 、 $V- = -2.75\text{V}$ 、 $R_L = 10\text{k}\Omega$  を  $V_S/2$  に接続、 $V_{\text{CM}} = V_S/2$ 、 $V_{\text{OUT}} = V_S/2$  (特に記述のない限り)



$G = 1$ 、 $C_L = 100\text{pF}$ 、 $2\text{V}$  ステップ

図 5-27. 大信号セッティング・タイム (正)



図 5-28. 短絡電流と温度との関係



図 5-29. 最大出力電圧と周波数との関係



図 5-30. 非反転入力を基準とする電磁干渉除去比 (EMIRR+) と周波数との関係



図 5-31. チャネル・セパレーション

## 6 詳細説明

### 6.1 概要

LMV3xxA は、低消費電力のレール・ツー・レール出力オペアンプのファミリです。これらのデバイスは、2.5V~5.5V で動作し、ユニティ・ゲイン安定で、幅広い汎用アプリケーション用に設計されています。入力同相電圧範囲に負のレールが含まれているため、LMV3xxA ファミリは多くの単一電源アプリケーションで使用できます。レール・ツー・レールの出力スイングにより、特に低電源アプリケーションでダイナミック・レンジが大幅に拡大し、サンプリング A/D コンバータ (ADC) の駆動に適しています。

### 6.2 機能ブロック図



## 6.3 機能説明

### 6.3.1 動作電圧

LMV3xxA ファミリのオペアンプは 2.5V～5.5V で動作します。また、入力オフセット電圧、静止電流、オフセット電流、短絡電流など多くの仕様は、-40°C～125°C で適用されます。動作電圧または温度によって大きく変動するパラメータを、[セクション 5.8](#) に示します。

### 6.3.2 入力同相範囲

LMV3xxA ファミリの入力同相電圧範囲は、負の電源レールを 100mV 上回り、2.5V～5.5V の電源電圧範囲全体にわたって正のレールを 1V 下回る範囲まで拡張されています。この性能は、「[機能ブロック図](#)」に示すように、P チャネル差動ペアを使用することで達成されます。さらに、前世代のオペアンプでよく見られる位相反転の問題を解消するために、相補型 N チャネル差動ペアが並列に組み込まれています。ただし、N チャネルのペアは動作に最適化されていません。オペアンプが「[電気的特性](#)」表に記載されている仕様に適合するよう、入力に印加される電圧を  $V_{CC} - 1V$  未満に制限することをお勧めします。

### 6.3.3 レール・ツー・レール出力

LMV3xxA ファミリは、低消費電力、低電圧のオペアンプとして設計されており、堅牢な出力駆動能力を実現します。共通ソースのトランジスタを持つ Class-AB 出力段により、レール・ツー・レールの出力スイング能力が得られます。抵抗性負荷が  $10k\Omega$  の場合、印加されている電源電圧に関係なく、どちらの電源レールに対しても出力が 20mV 以内までスイングします。アンプがレールのすぐ近くまでスイングできるかどうかは、負荷条件によって変化します。

### 6.3.4 過負荷からの回復

過負荷からの回復は、オペアンプの出力が飽和状態から線形状態に回復するために必要な時間として定義されます。高い入力電圧または高いゲインのいずれかが原因で、出力電圧が定格動作電圧を超えると、オペアンプの出力デバイスは飽和領域に入ります。デバイスが飽和領域に入った後、出力デバイスのチャージ・キャリアは線形状態に回復するための時間を必要とします。チャージ・キャリアが線形状態に戻ると、デバイスは指定されたスルーレートでスルーを開始します。したがって、過負荷状態の場合の伝搬遅延は、過負荷復帰時間とスルー時間の合計になります。LMV3xxA ファミリの過負荷復帰時間は約 850ns です。

## 6.4 デバイスの機能モード

LMV3xxA ファミリの機能モードは 1 つです。デバイスは、電源電圧が 2.5V ( $\pm 1.25V$ ) と 5.5V ( $\pm 2.75V$ ) の範囲内である限り、パワーオン状態です。

## 7 アプリケーションと実装

### 注

以下のアプリケーション情報は、テキサス・インスツルメンツの製品仕様に含まれるものではなく、テキサス・インスツルメンツはその正確性または完全性を保証しません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 7.1 アプリケーション情報

LMV3xxA ファミリの低消費電力、レール・ツー・レール出力オペアンプは、ポータブル・アプリケーションに特化して設計されています。これらのデバイスは、2.5V～5.5V で動作し、ユニティ・ゲイン安定で、幅広い汎用アプリケーションに適しています。Class-AB の出力段は、V+ と V- との間の任意のポイントに接続される 10k $\Omega$  以下の負荷を駆動できます。入力同相電圧範囲に負のレールが含まれており、LMV3xxA デバイスは多くの単一電源アプリケーションで使用できます。

### 7.2 代表的なアプリケーション

#### 7.2.1 LMV3xxA ローサイド電流検出アプリケーション

ローサイド電流検出アプリケーションとして構成された LMV3xxA を、図 7-1 に示します。



図 7-1. ローサイド電流検出アプリケーションの LMV3xxA

### 7.2.1.1 設計要件

この設計の設計要件は次のとおりです。

- 負荷電流: 0A~1A
- 出力電圧: 4.9V
- 最大シャント電圧: 100mV

### 7.2.1.2 詳細な設計手順

図 7-1 の回路の伝達関数を、式 1 に示します。

$$V_{OUT} = I_{LOAD} \times R_{SHUNT} \times Gain \quad (1)$$

負荷電流 ( $I_{LOAD}$ ) により、シャント抵抗 ( $R_{SHUNT}$ ) の両端で電圧降下が発生します。負荷電流は 0A~1A に設定されます。最大負荷電流時にシャント電圧を 100mV 未満に維持するため、最大のシャント抵抗は 式 2 を使用して計算されます。

$$R_{SHUNT} = \frac{V_{SHUNT\_MAX}}{I_{LOAD\_MAX}} = \frac{100 \text{ mV}}{1 \text{ A}} = 100 \text{ m}\Omega \quad (2)$$

式 2 から、 $R_{SHUNT}$  は 100mΩ と計算されます。 $I_{LOAD}$  と  $R_{SHUNT}$  によって発生する電圧降下は、LMV3xxA によって増幅され、約 0V~4.9V の出力電圧を生成します。LMV3xxA が必要な出力電圧を生成するために要求されるゲインは、式 3 で計算されます。

$$Gain = \frac{(V_{OUT\_MAX} - V_{OUT\_MIN})}{(V_{IN\_MAX} - V_{IN\_MIN})} \quad (3)$$

式 3 から、必要なゲインは 49V/V と計算されます。これは抵抗  $R_F$  と  $R_G$  で設定します。LMV3xxA のゲインを 49V/V に設定するための抵抗  $R_F$  と  $R_G$  のサイズは、式 4 で計算します。

$$Gain = 1 + \frac{(R_F)}{(R_G)} \quad (4)$$

$R_F$  に 57.6kΩ、 $R_G$  に 1.2kΩ を選択すると、組み合わせで 49V/V に等しくなります。図 7-1 に示す回路で測定された伝達関数を、図 7-2 に示します。ゲインは、帰還抵抗とゲイン抵抗の関数にすぎないことに注意してください。このゲインは抵抗の比を変化させることで調整され、実際の抵抗値は設計者が設定しようとするインピーダンス・レベルによって決定されます。インピーダンス・レベルによって、電流ドレイン、浮遊容量の影響、その他いくつかの動作が決まります。最適なインピーダンスの選択はシステムごとに異なるので、システムのパラメータに合わせて最適なインピーダンスを選択する必要があります。

### 7.2.1.3 アプリケーション曲線



図 7-2. ローサイド、電流検出の伝達関数

### 7.2.2 単一電源のフォトダイオード・アンプ

フォトダイオードは、光信号を電気信号に変換するために多くのアプリケーションで使用されています。フォトダイオードを流れる電流は吸収される光子エネルギーに比例し、一般に数百  $\mu\text{A}$  から数十  $\mu\text{A}$  の範囲内です。低レベルのフォトダイオード電流を、MCU で処理するための電圧信号に変換するために、トランジスインピーダンス構成のアンプが通常使用されます。図 7-3 に示す回路は、LMV358A を使用する単一電源フォトダイオード・アンプ回路の例です。



図 7-3. 単一電源のフォトダイオード・アンプ回路

### 7.2.2.1 設計要件

この設計の設計要件は次のとおりです。

- 電源電圧:3.3V
- 入力:0μA~10μA
- 出力:0.1V~3.2V
- 帯域幅:50kHz

### 7.2.2.2 詳細な設計手順

出力電圧 ( $V_{OUT}$ )、入力電流 ( $I_{IN}$ )、基準電圧 ( $V_{REF}$ ) の間の伝達関数は、式 5 で定義されます。

$$V_{OUT} = I_{IN} \times R_F + V_{REF} \quad (5)$$

ここで

$$V_{REF} = V_+ \times \left( \frac{R_1 \times R_2}{R_1 + R_2} \right) \quad (6)$$

式 7 で計算された必要比率を満たすように  $R_1$  と  $R_2$  を設定することで、最小出力電圧レベルを満たす 100mV に  $V_{REF}$  を設定します。

$$\frac{V_{REF}}{V_+} = \frac{0.1V}{3.3V} = 0.0303 \quad (7)$$

この比率を満たす最も近い抵抗比から、 $R_1$  は 11.5kΩ、 $R_2$  は 357Ω に設定されます。

必要な帰還抵抗は、入力電流と目的の出力電圧に基づいて計算できます。

$$R_F = \frac{V_{OUT} - V_{REF}}{I_{IN}} = \frac{3.2V - 0.1V}{10\mu A} = 310 \frac{kV}{A} \approx 309 \text{ k}\Omega \quad (8)$$

式 9 を使い、 $R_F$  と目的の -3dB 帯域幅 ( $f_{-3dB}$ ) に基づいて、帰還コンデンサの値を計算します。

$$C_F = \frac{1}{2 \times \pi \times R_F \times f_{-3dB}} = \frac{1}{2 \times \pi \times 309 \text{ k}\Omega \times 50 \text{ kHz}} = 10.3 \text{ pF} \approx 10 \text{ pF} \quad (9)$$

このアプリケーションに必要な最小オペアンプ帯域幅は、 $R_F$ 、 $C_F$ 、および LMV358A の INx- ピンの容量に基づきます。INx- ピンの容量は、式 10 に示すようにフォトダイオードのシャント容量 (CPD)、同相入力容量 (CCM)、差動入力容量 (CD) の合計と等しい値です。

$$C_{IN} = C_{PD} + C_{CM} + C_D = 47 \text{ pF} + 5 \text{ pF} + 1 \text{ pF} = 53 \text{ pF} \quad (10)$$

最小オペアンプ帯域幅は、式 11 で計算されます。

$$f = BGW \geq \frac{C_{IN} + C_F}{2 \times \pi \times R_F \times C_F} \geq 324 \text{ kHz} \quad (11)$$

LMV3xxA の帯域幅は 1MHz で、最小帯域幅要件を満たしており、このアプリケーション構成で安定します。

### 7.2.2.3 アプリケーション曲線

フォトダイオード・アンプ回路について測定される電流から電圧への変換機能を、図 7-4 に示します。フォトダイオード・アンプ回路について測定される性能を、図 7-5 に示します。



図 7-4. フォトダイオード・アンプ回路の AC ゲイン結果



図 7-5. フォトダイオード・アンプ回路の DC 結果

## 7.3 電源に関する推奨事項

LMV3xxA ファミリは、2.5V~5.5V ( $\pm 1.25V \sim \pm 2.75V$ ) で動作が規定されています。多くの仕様は  $-40^{\circ}\text{C} \sim 125^{\circ}\text{C}$  で適用されます。動作電圧または温度に関して大きく変動する可能性があるパラメータを、セクション 5.8 に示します。

### 注意

電源電圧が 6V を超えると、デバイスに永続的な損傷を与える可能性があります。セクション 5.1 を参照してください。

電源ピンの近くに  $0.1\mu\text{F}$  のバイパス・コンデンサを配置すると、ノイズの多い電源や高インピーダンスの電源からの結合による誤差を低減できます。バイパス・コンデンサの配置の詳細については、セクション 7.4.1 を参照してください。

### 7.3.1 入力およびESD 保護

LMV3xxA ファミリには、すべてのピンに内部 ESD 保護回路が組み込まれています。入力ピンと出力ピンの場合、この保護は主に入力ピンと電源ピンの間に接続された電流ステアリング・ダイオードで構成されます。これらの ESD 保護ダイオードは、電流が  $10\text{mA}$  に制限されている限り、回路内で入力オーバードライブの保護を行います。駆動入力に直列入力抵抗を追加して入力電流を制限する方法を、図 7-6 に示します。追加された抵抗はアンプ入力の熱ノイズに寄与するため、ノイズに敏感なアプリケーションでは、その値を最小限に抑える必要があります。



図 7-6. 入力過電流保護

## 7.4 レイアウト

### 7.4.1 レイアウトのガイドライン

デバイスで最高の動作性能を実現するため、以下のような優れた PCB レイアウト手法を使用してください。

- ノイズは、基板の電源接続を経由してアナログ回路に伝播し、オペアンプ自体の電源ピンに伝搬することがあります。バイパス・コンデンサは、グランドへの低インピーダンスなパスを設置して、結合ノイズを低減するために使用されます。
  - 各電源ピンとグランドとの間に、低 ESR の  $0.1\mu\text{F}$  セラミック・バイパス・コンデンサを接続し、可能な限りデバイスの近くに配置します。単一電源アプリケーションの場合は、V+ からグランドに対して単一のバイパス・コンデンサを接続します。
- 回路のアナログ部分とデジタル部分のグランドを分離することは、ノイズを抑制する最も簡単かつ効果的な方法の 1 つです。通常、多層 PCB のうち 1 つ以上の層はグランド・プレーン専用です。グランド・プレーンは熱の分散に役立ち、EMI ノイズを拾いにくくなります。デジタル・グランドとアナログ・グランドを物理的に分離し、グランド電流の流れに注意を払います。
- 寄生カップリングを低減するには、入力配線を電源配線または出力配線からできるだけ離して配置します。これらの配線を分離しておけない場合、敏感な配線をノイズの多い配線と平行にするよりは、垂直に交差させる方がはるかに良い結果が得られます。
- 外付け部品は、図 7-8 に示すように、可能な限りデバイスに近く配置します。 $R_F$  と  $R_G$  を反転入力に近づけて配置すると、寄生容量を最小化できます。
- 入力配線はできる限り短くします。入力配線は、回路の中でも最も敏感な部分であることに常に注意してください。
- 重要な配線の周囲に、駆動される低インピーダンスのガード・リングを配置することを検討します。ガード・リングを使用すると、付近に存在する、さまざまな電位の配線からのリーク電流を大幅に低減できます。
- 最高の性能を実現するため、基板組み立ての後で PCB を清掃することを推奨します。
- 高精度の集積回路では、プラスチック・パッケージへの水分の侵入により性能が変化する場合があります。PCB を水で洗浄してから、PCB アセンブリをベーキングして、清掃プロセス中にデバイスのパッケージに取り込まれた水分を除去することを推奨します。ほとんどの状況では、クリーニング後に  $85^\circ\text{C}$  で 30 分間の低温ベーキングを行えば十分です。

### 7.4.2 レイアウト例



図 7-7. 回路図



図 7-8. レイアウト例

## 8 デバイスおよびドキュメントのサポート

### 8.1 ドキュメントのサポート

#### 8.1.1 関連資料

関連資料については、以下を参照してください。

- テキサス・インスツルメンツ、『オペアンプの EMI 除去率』アプリケーション ノート

### 8.2 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 8.3 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの使用条件を参照してください。

### 8.4 商標

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

### 8.5 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことを推奨します。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

## 8.6 用語集

テキサス・インスツルメンツ用語集 この用語集には、用語や略語の一覧および定義が記載されています。

## 9 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

| Changes from Revision H (April 2023) to Revision I (July 2024)                                                                                                                                                                                                                                                                                              | Page |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| ・「製品情報」表を「パッケージ情報」に変更                                                                                                                                                                                                                                                                                                                                       | 1    |
| ・「ピン構成および機能」の DBV ピン配置に LMV321A および LMV321AU バリエーションの名前を追加                                                                                                                                                                                                                                                                                                  | 3    |
| ・「電気的特性」表の説明を「 $V_S = (V+) - (V-) = 2.5V \sim 5.5V (\pm 0.9V \sim \pm 2.75V)$ , $T_A = 25^\circ C$ , $R_L = 10k\Omega$ を $V_S/2$ に接続, $V_{CM} = V_{OUT} = V_S/2$ の場合 (特に記述のない限り)」から「 $V_S = (V+) - (V-) = 2.5V \sim 5.5V (\pm 1.25V \sim \pm 2.75V)$ , $T_A = 25^\circ C$ , $R_L = 10k\Omega$ を $V_S/2$ に接続, $V_{CM} = V_{OUT} = V_S/2$ の場合 (特に記述のない限り)」に変更 | 7    |

| Changes from Revision G (February 2022) to Revision H (April 2023)                                                                                         | Page |
|------------------------------------------------------------------------------------------------------------------------------------------------------------|------|
| ・「電気的特性」表のテスト条件を「 $V_S = (V+) - (V-) = 2.5V \sim 5.5V (\pm 0.9V \sim \pm 2.75V)$ 」から「 $V_S = (V+) - (V-) = 2.5V \sim 5.5V (\pm 1.25V \sim \pm 2.75V)$ 」に更新 | 7    |
| ・「代表的特性」セクションを更新                                                                                                                                           | 8    |

---

| <b>Changes from Revision F (January 2020) to Revision G (February 2022)</b> | <b>Page</b> |
|-----------------------------------------------------------------------------|-------------|
| • ドキュメント全体にわたって表、図、相互参照の採番方法を更新。.....                                       | 1           |
| • 「概要」セクションに SOT-23 (DYY) パッケージを追加.....                                     | 1           |
| • 「ピン構成および機能」セクションに SOT-23 (DYY) パッケージの情報を追加.....                           | 3           |
| • 「熱に関する情報:LMV324A」表に SOT-23 (DYY) パッケージを追加 .....                           | 6           |

---

| <b>Changes from Revision E (September 2019) to Revision F (January 2020)</b> | <b>Page</b> |
|------------------------------------------------------------------------------|-------------|
| • 「ピン構成および機能」セクションに SOT-23 (U) パッケージの情報を追加.....                              | 3           |

---

## 10 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。これらの情報は、指定のデバイスに対して提供されている最新のデータです。このデータは予告なく変更されることがあります、ドキュメントの改訂を伴わない場合もあります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

## 重要なお知らせと免責事項

テキサス・インスツルメンツは、技術データと信頼性データ（データシートを含みます）、設計リソース（リファレンス デザインを含みます）、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、テキサス・インスツルメンツ製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した テキサス・インスツルメンツ製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている テキサス・インスツルメンツ製品を使用するアプリケーションの開発の目的でのみ、テキサス・インスツルメンツはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。テキサス・インスツルメンツや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、テキサス・インスツルメンツおよびその代理人を完全に補償するものとし、テキサス・インスツルメンツは一切の責任を拒否します。

テキサス・インスツルメンツの製品は、[テキサス・インスツルメンツの販売条件](#)、または [ti.com](#) やかかる テキサス・インスツルメンツ製品の関連資料などのいづれかを通じて提供する適用可能な条項の下で提供されています。テキサス・インスツルメンツがこれらのリソースを提供することは、適用されるテキサス・インスツルメンツの保証または他の保証の放棄の拡大や変更を意味するものではありません。

お客様がいかなる追加条項または代替条項を提案した場合でも、テキサス・インスツルメンツはそれらに異議を唱え、拒否します。

郵送先住所: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265

Copyright © 2024, Texas Instruments Incorporated

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins            | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|---------------------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| LMV321AIDBVR          | Active        | Production           | SOT-23 (DBV)   5          | 3000   LARGE T&R      | Yes         | NIPDAU   SN                          | Level-1-260C-UNLIM                | -40 to 125   | 1OIF                |
| LMV321AIDBVR.A        | Active        | Production           | SOT-23 (DBV)   5          | 3000   LARGE T&R      | Yes         | SN                                   | Level-1-260C-UNLIM                | -40 to 125   | 1OIF                |
| LMV321AIDBVRG4        | Active        | Production           | SOT-23 (DBV)   5          | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 1OIF                |
| LMV321AIDBVRG4.A      | Active        | Production           | SOT-23 (DBV)   5          | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 1OIF                |
| LMV321AIDCKR          | Active        | Production           | SC70 (DCK)   5            | 3000   LARGE T&R      | Yes         | SN                                   | Level-2-260C-1 YEAR               | -40 to 125   | 1C2                 |
| LMV321AIDCKR.A        | Active        | Production           | SC70 (DCK)   5            | 3000   LARGE T&R      | Yes         | SN                                   | Level-2-260C-1 YEAR               | -40 to 125   | 1C2                 |
| LMV321AUIDBVR         | Active        | Production           | SOT-23 (DBV)   5          | 3000   LARGE T&R      | Yes         | NIPDAU   SN                          | Level-1-260C-UNLIM                | -40 to 125   | 1WOF                |
| LMV321AUIDBVR.A       | Active        | Production           | SOT-23 (DBV)   5          | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 1WOF                |
| LMV321AUIDBVRG4       | Active        | Production           | SOT-23 (DBV)   5          | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 1WOF                |
| LMV321AUIDBVRG4.A     | Active        | Production           | SOT-23 (DBV)   5          | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 1WOF                |
| LMV324AIDR            | Active        | Production           | SOIC (D)   14             | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | LMV324              |
| LMV324AIDR.A          | Active        | Production           | SOIC (D)   14             | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | LMV324              |
| LMV324AIDYYR          | Active        | Production           | SOT-23-THIN<br>(DYY)   14 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | LM324I              |
| LMV324AIDYYR.A        | Active        | Production           | SOT-23-THIN<br>(DYY)   14 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | LM324I              |
| LMV324AIPWR           | Active        | Production           | TSSOP (PW)   14           | 2000   LARGE T&R      | Yes         | NIPDAU   SN                          | Level-2-260C-1 YEAR               | -40 to 125   | LMV324A             |
| LMV324AIPWR.A         | Active        | Production           | TSSOP (PW)   14           | 2000   LARGE T&R      | Yes         | SN                                   | Level-2-260C-1 YEAR               | -40 to 125   | LMV324A             |
| LMV358AIDDFR          | Active        | Production           | SOT-23-THIN (DDF)   8     | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 358A                |
| LMV358AIDDFR.A        | Active        | Production           | SOT-23-THIN (DDF)   8     | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 358A                |
| LMV358AIDDFRG4        | Active        | Production           | SOT-23-THIN (DDF)   8     | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 358A                |
| LMV358AIDDFRG4.A      | Active        | Production           | SOT-23-THIN (DDF)   8     | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 358A                |
| LMV358AIDGKR          | Active        | Production           | VSSOP (DGK)   8           | 2500   LARGE T&R      | Yes         | NIPDAU   SN<br>  NIPDAUAG            | Level-2-260C-1 YEAR               | -40 to 125   | 1MAX                |
| LMV358AIDGKR.A        | Active        | Production           | VSSOP (DGK)   8           | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | 1MAX                |
| LMV358AIDGKRG4        | Active        | Production           | VSSOP (DGK)   8           | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | 1MAX                |
| LMV358AIDGKRG4.A      | Active        | Production           | VSSOP (DGK)   8           | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | 1MAX                |
| LMV358AIDGKT          | Active        | Production           | VSSOP (DGK)   8           | 250   SMALL T&R       | Yes         | NIPDAU   SN<br>  NIPDAUAG            | Level-2-260C-1 YEAR               | -40 to 125   | 1MAX                |
| LMV358AIDGKT.A        | Active        | Production           | VSSOP (DGK)   8           | 250   SMALL T&R       | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 125   | 1MAX                |

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|----------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| LMV358AIDR            | Active        | Production           | SOIC (D)   8   | 2500   LARGE T&R      | Yes         | NIPDAU   SN                          | Level-2-260C-1 YEAR               | -40 to 125   | MV358A              |
| LMV358AIDR.A          | Active        | Production           | SOIC (D)   8   | 2500   LARGE T&R      | Yes         | SN                                   | Level-2-260C-1 YEAR               | -40 to 125   | MV358A              |
| LMV358AIPWR           | Active        | Production           | TSSOP (PW)   8 | 2000   LARGE T&R      | Yes         | NIPDAU   SN                          | Level-2-260C-1 YEAR               | -40 to 125   | LMV358              |
| LMV358AIPWR.A         | Active        | Production           | TSSOP (PW)   8 | 2000   LARGE T&R      | Yes         | SN                                   | Level-2-260C-1 YEAR               | -40 to 125   | LMV358              |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

#### OTHER QUALIFIED VERSIONS OF LMV321A, LMV324A, LMV358A :

- Automotive : [LMV321A-Q1](#), [LMV324A-Q1](#), [LMV358A-Q1](#)

---

NOTE: Qualified Version Definitions:

- Automotive - Q100 devices qualified for high-reliability automotive applications targeting zero defects

**TAPE AND REEL INFORMATION**


|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

**QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**


\*All dimensions are nominal

| Device          | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|-----------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| LMV321AIDBVR    | SOT-23       | DBV             | 5    | 3000 | 178.0              | 8.4                | 3.2     | 3.2     | 1.4     | 4.0     | 8.0    | Q3            |
| LMV321AIDBVRG4  | SOT-23       | DBV             | 5    | 3000 | 180.0              | 8.4                | 3.2     | 3.2     | 1.4     | 4.0     | 8.0    | Q3            |
| LMV321AIDCKR    | SC70         | DCK             | 5    | 3000 | 180.0              | 8.4                | 2.3     | 2.5     | 1.2     | 4.0     | 8.0    | Q3            |
| LMV321AIDCKR    | SC70         | DCK             | 5    | 3000 | 178.0              | 8.4                | 2.25    | 2.45    | 1.2     | 4.0     | 8.0    | Q3            |
| LMV321AUIDBVR   | SOT-23       | DBV             | 5    | 3000 | 178.0              | 8.4                | 3.2     | 3.2     | 1.4     | 4.0     | 8.0    | Q3            |
| LMV321AUIDBVRG4 | SOT-23       | DBV             | 5    | 3000 | 180.0              | 8.4                | 3.2     | 3.2     | 1.4     | 4.0     | 8.0    | Q3            |
| LMV321AUIDBVRG4 | SOT-23       | DBV             | 5    | 3000 | 180.0              | 8.4                | 3.2     | 3.2     | 1.4     | 4.0     | 8.0    | Q3            |
| LMV324AIDR      | SOIC         | D               | 14   | 2500 | 330.0              | 16.4               | 6.5     | 9.0     | 2.1     | 8.0     | 16.0   | Q1            |
| LMV324AIDYYR    | SOT-23-THIN  | DYY             | 14   | 3000 | 330.0              | 12.4               | 4.8     | 3.6     | 1.6     | 8.0     | 12.0   | Q3            |
| LMV324AIPWR     | TSSOP        | PW              | 14   | 2000 | 330.0              | 12.4               | 6.9     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |
| LMV358AIDDFR    | SOT-23-THIN  | DDF             | 8    | 3000 | 180.0              | 8.4                | 3.2     | 3.2     | 1.4     | 4.0     | 8.0    | Q3            |
| LMV358AIDDFRG4  | SOT-23-THIN  | DDF             | 8    | 3000 | 180.0              | 8.4                | 3.2     | 3.2     | 1.4     | 4.0     | 8.0    | Q3            |
| LMV358AIDGKR    | VSSOP        | DGK             | 8    | 2500 | 330.0              | 12.4               | 5.3     | 3.4     | 1.4     | 8.0     | 12.0   | Q1            |
| LMV358AIDGKR    | VSSOP        | DGK             | 8    | 2500 | 330.0              | 12.4               | 5.3     | 3.4     | 1.4     | 8.0     | 12.0   | Q1            |

| Device         | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|----------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| LMV358AIDGKRG4 | VSSOP        | DGK             | 8    | 2500 | 330.0              | 12.4               | 5.3     | 3.4     | 1.4     | 8.0     | 12.0   | Q1            |
| LMV358AIDGKT   | VSSOP        | DGK             | 8    | 250  | 330.0              | 12.4               | 5.3     | 3.4     | 1.4     | 8.0     | 12.0   | Q1            |
| LMV358AIDR     | SOIC         | D               | 8    | 2500 | 330.0              | 12.4               | 6.4     | 5.2     | 2.1     | 8.0     | 12.0   | Q1            |
| LMV358AIPWR    | TSSOP        | PW              | 8    | 2000 | 330.0              | 12.4               | 7.0     | 3.6     | 1.6     | 8.0     | 12.0   | Q1            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device          | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|-----------------|--------------|-----------------|------|------|-------------|------------|-------------|
| LMV321AIDBVR    | SOT-23       | DBV             | 5    | 3000 | 208.0       | 191.0      | 35.0        |
| LMV321AIDBVRG4  | SOT-23       | DBV             | 5    | 3000 | 210.0       | 185.0      | 35.0        |
| LMV321AIDCKR    | SC70         | DCK             | 5    | 3000 | 210.0       | 185.0      | 35.0        |
| LMV321AIDCKR    | SC70         | DCK             | 5    | 3000 | 210.0       | 185.0      | 35.0        |
| LMV321AUIDBVR   | SOT-23       | DBV             | 5    | 3000 | 208.0       | 191.0      | 35.0        |
| LMV321AUIDBVRG4 | SOT-23       | DBV             | 5    | 3000 | 210.0       | 185.0      | 35.0        |
| LMV321AUIDBVRG4 | SOT-23       | DBV             | 5    | 3000 | 210.0       | 185.0      | 35.0        |
| LMV324AIDR      | SOIC         | D               | 14   | 2500 | 353.0       | 353.0      | 32.0        |
| LMV324AIDYYR    | SOT-23-THIN  | DYY             | 14   | 3000 | 336.6       | 336.6      | 31.8        |
| LMV324AIPWR     | TSSOP        | PW              | 14   | 2000 | 353.0       | 353.0      | 32.0        |
| LMV358AIDDFR    | SOT-23-THIN  | DDF             | 8    | 3000 | 210.0       | 185.0      | 35.0        |
| LMV358AIDDFRG4  | SOT-23-THIN  | DDF             | 8    | 3000 | 210.0       | 185.0      | 35.0        |
| LMV358AIDGKR    | VSSOP        | DGK             | 8    | 2500 | 356.0       | 356.0      | 36.0        |
| LMV358AIDGKR    | VSSOP        | DGK             | 8    | 2500 | 353.0       | 353.0      | 32.0        |
| LMV358AIDGKRG4  | VSSOP        | DGK             | 8    | 2500 | 353.0       | 353.0      | 32.0        |
| LMV358AIDGKT    | VSSOP        | DGK             | 8    | 250  | 353.0       | 353.0      | 32.0        |
| LMV358AIDR      | SOIC         | D               | 8    | 2500 | 353.0       | 353.0      | 32.0        |
| LMV358AIPWR     | TSSOP        | PW              | 8    | 2000 | 353.0       | 353.0      | 32.0        |

# PACKAGE OUTLINE

D0014A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



NOTES:

1. All linear dimensions are in millimeters. Dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm, per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.43 mm, per side.
5. Reference JEDEC registration MS-012, variation AB.

# EXAMPLE BOARD LAYOUT

D0014A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



LAND PATTERN EXAMPLE  
SCALE:8X



SOLDER MASK DETAILS

4220718/A 09/2016

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

## EXAMPLE STENCIL DESIGN

**D0014A**

## **SOIC - 1.75 mm max height**

## SMALL OUTLINE INTEGRATED CIRCUIT



**SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE:8X**

4220718/A 09/2016

#### NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
  9. Board assembly site may have different recommendations for stencil design.

## PACKAGE OUTLINE

**DCK0005A**



## SOT - 1.1 max height

## SMALL OUTLINE TRANSISTOR



## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
  2. This drawing is subject to change without notice.
  3. Reference JEDEC MO-203.
  4. Support pin may differ or may not be present.
  5. Lead width does not comply with JEDEC.
  6. Body dimensions do not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.25mm per side

# EXAMPLE BOARD LAYOUT

DCK0005A

SOT - 1.1 max height

SMALL OUTLINE TRANSISTOR



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE:18X



4214834/G 11/2024

NOTES: (continued)

7. Publication IPC-7351 may have alternate designs.
8. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

DCK0005A

SOT - 1.1 max height

SMALL OUTLINE TRANSISTOR



SOLDER PASTE EXAMPLE  
BASED ON 0.125 THICK STENCIL  
SCALE:18X

4214834/G 11/2024

NOTES: (continued)

9. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
10. Board assembly site may have different recommendations for stencil design.

# PACKAGE OUTLINE

DDF0008A



SOT-23-THIN - 1.1 mm max height

PLASTIC SMALL OUTLINE



4222047/E 07/2024

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.

## EXAMPLE BOARD LAYOUT

**DDF0008A**

## **SOT-23-THIN - 1.1 mm max height**

## PLASTIC SMALL OUTLINE



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE:15X



## SOLDER MASK DETAILS

4222047/E 07/2024

#### NOTES: (continued)

4. Publication IPC-7351 may have alternate designs.
  5. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

DDF0008A

SOT-23-THIN - 1.1 mm max height

PLASTIC SMALL OUTLINE



4222047/E 07/2024

NOTES: (continued)

6. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
7. Board assembly site may have different recommendations for stencil design.



# PACKAGE OUTLINE

D0008A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



## NOTES:

1. Linear dimensions are in inches [millimeters]. Dimensions in parenthesis are for reference only. Controlling dimensions are in inches. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed .006 [0.15] per side.
4. This dimension does not include interlead flash.
5. Reference JEDEC registration MS-012, variation AA.

# EXAMPLE BOARD LAYOUT

D0008A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE:8X



SOLDER MASK DETAILS

4214825/C 02/2019

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

D0008A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



SOLDER PASTE EXAMPLE  
BASED ON .005 INCH [0.125 MM] THICK STENCIL  
SCALE:8X

4214825/C 02/2019

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

# PACKAGE OUTLINE

PW0014A



TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
5. Reference JEDEC registration MO-153.

# EXAMPLE BOARD LAYOUT

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 10X



4220202/B 12/2023

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE: 10X

4220202/B 12/2023

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

# PACKAGE OUTLINE

PW0008A



TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



4221848/A 02/2015

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
5. Reference JEDEC registration MO-153, variation AA.

# EXAMPLE BOARD LAYOUT

PW0008A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
SCALE:10X



4221848/A 02/2015

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.
7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

PW0008A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE:10X

4221848/A 02/2015

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## PACKAGE OUTLINE

**DBV0005A**



## **SOT-23 - 1.45 mm max height**

## SMALL OUTLINE TRANSISTOR



4214839/K 08/2024

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
  2. This drawing is subject to change without notice.
  3. Reference JEDEC MO-178.
  4. Body dimensions do not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.25 mm per side.
  5. Support pin may differ or may not be present.

# EXAMPLE BOARD LAYOUT

DBV0005A

SOT-23 - 1.45 mm max height

SMALL OUTLINE TRANSISTOR



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE:15X



SOLDER MASK DETAILS

4214839/K 08/2024

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.
7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

DBV0005A

SOT-23 - 1.45 mm max height

SMALL OUTLINE TRANSISTOR



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE:15X

4214839/K 08/2024

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

# PACKAGE OUTLINE

DGK0008A



VSSOP - 1.1 mm max height

SMALL OUTLINE PACKAGE



NOTES:

PowerPAD is a trademark of Texas Instruments.

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
5. Reference JEDEC registration MO-187.

# EXAMPLE BOARD LAYOUT

DGK0008A

™ VSSOP - 1.1 mm max height

SMALL OUTLINE PACKAGE



4214862/A 04/2023

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.
7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.
8. Vias are optional depending on application, refer to device data sheet. If any vias are implemented, refer to their locations shown on this view. It is recommended that vias under paste be filled, plugged or tented.
9. Size of metal pad may vary due to creepage requirement.

# EXAMPLE STENCIL DESIGN

DGK0008A

<sup>TM</sup> VSSOP - 1.1 mm max height

SMALL OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
SCALE: 15X

4214862/A 04/2023

NOTES: (continued)

11. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
12. Board assembly site may have different recommendations for stencil design.

# PACKAGE OUTLINE

DYY0014A

SOT-23-THIN - 1.1 mm max height

PLASTIC SMALL OUTLINE



4224643/D 07/2024

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.50 per side.
5. Reference JEDEC Registration MO-345, Variation AB



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 20X



4224643/D 07/2024

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.
7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

## SOT-23-THIN - 1.1 mm max height

DYY0014A

PLASTIC SMALL OUTLINE



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE: 20X

4224643/D 07/2024

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## 重要なお知らせと免責事項

TI は、技術データと信頼性データ (データシートを含みます)、設計リソース (リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1) お客様のアプリケーションに適した TI 製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025 年 10 月