

## SOT-23 の ESD562-Q1 12V 双方向 ESD 保護

### 1 特長

- IEC 61000-4-5 サージ保護:
  - 3A (8/20μs)
- IEC 61000-4-2 ESD 保護:
  - ±22kV 接触放電
  - ±22kV エア ギヤップ放電
- 12V の動作電圧
- IO 容量:
  - 1.5pF (標準値)
- 正と負の電圧スイングをサポートする双方向極性
- 1つの部品で完全な ESD 保護機能を実現できる 2 チャネル デバイス
- 小型のリード付き SOT-23 で低コストの自動光学検査 (AOI) が可能

### 2 アプリケーション

- 車載ネットワーク:
  - 車載用ハイブリッドおよび電動パワートレインシステム
  - エネルギー ストレージ システム
  - 車載用バッテリ管理システム

### 3 概要

ESD562-Q1 は、バッテリ管理システムその他の車載用アプリケーション向けの双向 ESD 保護ダイオードです。ESD562-Q1 は、IEC 61000-4-2 國際規格に規定されている最大レベル(±22kV Contact/Air-gap)を超える ESD 衝撃を消散させる定格になっています。IEC 61000-4-5 規格に準拠して、ピーク パルス電流が最大 3A の 8/20μs のサージをクランプできます。

このデバイスの IO 容量は 1.5pF (標準値) で、高速インターフェイス保護を実現しています。正方向と負方向のクランプ電圧が低いため、過渡イベントからシステムを保護できます。この保護は、高いレベルの堅牢性が要求される車載システムでは重要です。

ESD562-Q1 は、小型のリード付き SOT-23 (DBZ) パッケージで供給されます。

#### パッケージ情報

| 部品番号      | パッケージ (1)       | パッケージ サイズ (2)   |
|-----------|-----------------|-----------------|
| ESD562-Q1 | DBZ (SOT-23, 3) | 2.92mm × 2.37mm |

(1) 詳細については、セクション 9 を参照してください。

(2) パッケージ サイズ(長さ × 幅)は公称値であり、該当する場合、これにはピンも含まれます。



代表的なアプリケーション回路図



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール(機械翻訳)を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

## 目次

|                          |   |                             |   |
|--------------------------|---|-----------------------------|---|
| 1 特長.....                | 1 | 5.8 代表的特性.....              | 5 |
| 2 アプリケーション.....          | 1 | 6 アプリケーションと実装.....          | 6 |
| 3 概要.....                | 1 | 6.1 アプリケーション情報.....         | 6 |
| 4 ピン構成および機能.....         | 3 | 7 デバイスおよびドキュメントのサポート.....   | 7 |
| 5 仕様.....                | 3 | 7.1 ドキュメントのサポート.....        | 7 |
| 5.1 絶対最大定格.....          | 3 | 7.2 ドキュメントの更新通知を受け取る方法..... | 7 |
| 5.2 ESD 定格 - IEC 仕様..... | 3 | 7.3 サポート・リソース.....          | 7 |
| 5.3 ESD 定格 - AEC 仕様..... | 3 | 7.4 商標.....                 | 7 |
| 5.4 ESD 定格 - ISO 仕様..... | 4 | 7.5 静電気放電に関する注意事項.....      | 7 |
| 5.5 推奨動作条件.....          | 4 | 7.6 用語集.....                | 7 |
| 5.6 熱に関する情報.....         | 4 | 8 改訂履歴.....                 | 7 |
| 5.7 電気的特性.....           | 4 | 9 メカニカル、パッケージ、および注文情報.....  | 7 |

## 4 ピン構成および機能



図 4-1. ESD562-Q1 (DBZ パッケージ)、3 ピン SOT-23 (上面図)

表 4-1. ESD562-Q1 のピン機能

| ピン  |      | 種類 <sup>(1)</sup> | 説明             |
|-----|------|-------------------|----------------|
| 名称  | 番号   |                   |                |
| IO  | 1, 2 | I/O               | サーボと ESD 保護 IO |
| GND | 3    | GND               | グラウンド。グラウンドに接続 |

(1) I = 入力、O = 出力、I/O = 入出力、GND = グラウンド

## 5 仕様

### 5.1 絶対最大定格

自由気流での動作温度範囲内 (特に記述のない限り)<sup>(1)</sup>

| パラメータ            |                                                         | 最小値 | 最大値  | 単位 |
|------------------|---------------------------------------------------------|-----|------|----|
| P <sub>PPM</sub> | IEC 61000-4-5 サージ ( $t_p = 8/20\mu s$ ) 25°C でのピークパルス電力 |     | 70   | W  |
| I <sub>PPM</sub> | IEC 61000-4-5 25°C でのピークパルス電流 ( $t_p = 8/20\mu s$ )     |     | 3    | A  |
| T <sub>A</sub>   | 自由空気での動作温度                                              | -55 | -150 | °C |
| T <sub>stg</sub> | 保存温度                                                    | -65 | 155  | °C |

(1) 「絶対最大定格」の範囲外の動作は、デバイスの永続的な損傷の原因となる可能性があります。絶対最大定格は、これらの条件において、または「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを暗に示すものではありません。推奨動作条件の範囲外ではあるが、絶対最大定格の範囲内で短時間動作している場合、デバイスは損傷を受けない可能性がありますが、完全には機能しない可能性があります。この方法でデバイスを動作させると、デバイスの信頼性、機能性、性能に影響を及ぼし、デバイスの寿命を短縮する可能性があります。

### 5.2 ESD 定格 - IEC 仕様

| パラメータ              |      | テスト条件                     | 値      | 単位 |
|--------------------|------|---------------------------|--------|----|
| V <sub>(ESD)</sub> | 静電放電 | IEC 61000-4-2 接触放電、すべてのピン | ±22000 | V  |
|                    |      | IEC 61000-4-2 空中放電、すべてのピン | ±22000 |    |

### 5.3 ESD 定格 - AEC 仕様

| パラメータ              |      | テスト条件                                          | 値     | 単位 |
|--------------------|------|------------------------------------------------|-------|----|
| V <sub>(ESD)</sub> | 静電放電 | 人体モデル (HBM)、AEC Q101-001 に準拠 <sup>(1)</sup>    | ±2500 | V  |
|                    |      | 荷電デバイスモデル (CDM)、AEC Q101-005 準拠 <sup>(2)</sup> | ±1000 |    |

- (1) JEDEC のドキュメント JEP155 に、500V HBM では標準の ESD 管理プロセスで安全な製造が可能であると規定されています。  
(2) JEDEC のドキュメント JEP157 に、250V CDM では標準の ESD 管理プロセスで安全な製造が可能であると規定されています。

## 5.4 ESD 定格 - ISO 仕様

| パラメータ       |                 | テスト条件               |                 | 値      | 単位 |
|-------------|-----------------|---------------------|-----------------|--------|----|
| $V_{(ESD)}$ | ISO 10605 静電気放電 | C = 150pF, R = 330Ω | 接触放電、すべてのピン     | ±22000 | V  |
|             |                 |                     | エアギャップ放電、すべてのピン | ±22000 |    |
|             |                 | C = 330pF, R = 330Ω | 接触放電、すべてのピン     | ±18000 |    |
|             |                 |                     | エアギャップ放電、すべてのピン | ±18000 |    |

## 5.5 推奨動作条件

自由気流での動作温度範囲内 (特に記述のない限り)

|          |                | 最小値 | 公称値 | 最大値  | 単位 |
|----------|----------------|-----|-----|------|----|
| $V_{IN}$ | 任意の 2 ピン間の入力電圧 | -12 | 12  | 12   | V  |
| $T_A$    | 自由気流での動作温度     | -55 |     | -150 | °C |

## 5.6 熱に関する情報

| 熱評価基準 <sup>(1)</sup> |                     | ESD562-Q1    | 単位   |
|----------------------|---------------------|--------------|------|
|                      |                     | SOT-23 (DBZ) |      |
|                      |                     | 2 ピン         |      |
| $R_{\theta JA}$      | 接合部から周囲への熱抵抗        | 342.4        | °C/W |
| $R_{\theta JC(top)}$ | 接合部からケース (上面) への熱抵抗 | 197.8        | °C/W |
| $R_{\theta JB}$      | 接合部から基板への熱抵抗        | 183.5        | °C/W |
| $\Psi_{JT}$          | 接合部から上面への特性パラメータ    | 66           | °C/W |
| $\Psi_{JB}$          | 接合部から基板への特性パラメータ    | 182.1        | °C/W |
| $R_{\theta JC(bot)}$ | 接合部からケース (底面) への熱抵抗 | 該当なし         | °C/W |

(1) 従来および最新の熱評価基準の詳細については、『半導体および IC パッケージの熱評価基準』アプリケーション レポートを参照してください。

## 5.7 電気的特性

At  $T_A = 25^\circ\text{C}$  特に記述のない限り

| パラメータ       |                                                    | テスト条件                                             | 最小値                                                      | 標準値 | 最大値  | 単位 |
|-------------|----------------------------------------------------|---------------------------------------------------|----------------------------------------------------------|-----|------|----|
| $V_{RWM}$   |                                                    | $I_{IO} < 50\text{nA}$                            | -12                                                      | 12  | 12   | V  |
| $I_{LEAK}$  |                                                    | $V_{IO} = \pm 12\text{V}$ , $I/O \sim \text{GND}$ | 10                                                       | 50  | 50   | nA |
| $V_{BR}$    |                                                    | $I_{IO} = \pm 1\text{mA}$                         | 13.3                                                     |     | 13.3 | V  |
| $V_{CLAMP}$ | サージ クランプ電圧、 $t_p = 8/20\mu\text{s}$ <sup>(2)</sup> |                                                   | $I_{PP} = \pm 1\text{A}$ , $I/O \sim \text{GND}$         | 18  |      | V  |
|             |                                                    |                                                   | $I_{PP} = \pm 3\text{A}$ , $I/O \sim \text{GND}$         | 25  |      | V  |
|             | TLP クランプ電圧、 $t_p = 100\text{ns}$ <sup>(3)</sup>    |                                                   | $I_{PP} = 16\text{A}$ (100ns TLP), $I/O \sim \text{GND}$ | 23  |      | V  |
|             |                                                    |                                                   | $I_{PP} = 16\text{A}$ (100ns TLP), $\text{GND} \sim I/O$ | 23  |      | V  |
| $C_{LINE}$  | ライン容量、 $I/O \sim \text{GND}$                       | $V_{IO} = 0\text{V}$ , $f = 1\text{MHz}$          | 1.5                                                      |     | 1.5  | pF |

(1)  $V_{BR}$  は、デバイスがスナップバック状態にラッチする前に、電圧を引き上げたときに 1mA で得られる電圧として定義されます

(2) IEC 61000-4-5 に従い、8/20μs の指数関数的減衰波形でストレスを加えたデバイス

(3) 非反復矩形波電流パルス、伝送ラインパルス(TLP)、ANSI / ESD STM5.5.1-2008

## 5.8 代表的特性



図 5-1. 静電容量とバイアス電圧



図 5-2. 8/20μs のサージ応答



図 5-3. +8kV クランプ IEC 波形



図 5-4. -8kV クランプ IEC 波形



図 5-5. 正の TLP 曲線



図 5-6. 負の TLP 曲線

## 5.8 代表的特性 (続き)



図 5-7. リーク電流と温度との関係

## 6 アプリケーションと実装

### 注

以下のアプリケーション情報は、テキサス・インストルメンツの製品仕様に含まれるものではなく、テキサス・インストルメンツはその正確性も完全性も保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。また、お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 6.1 アプリケーション情報

ESD562-Q1 はダイオードタイプの TVS で、信号ラインおよび電源ラインで ESD やサージなどの過渡電圧スパイクを放散するため、グランドへの経路を提供します。保護のため、デバイスを下流回路と並列に接続します。過渡電流がデバイスを通過するため、ダイオードの両端ではわずかな電圧降下が発生します。これは、保護対象の IC に供給される電圧です。トリガされた TVS の  $R_{DYN}$  が低いと、この電圧( $V_{CLAMP}$ )は、保護された IC に対して安全なレベルに保持されます。このデバイスの適切な使用方法の詳細については、[ESD Packaging and Layout Guide](#) 参照してください。

## 7 デバイスおよびドキュメントのサポート

### 7.1 ドキュメントのサポート

#### 7.1.1 Related Documentation

For related documentation, see the following:

- Texas Instruments, [ESD Packaging and Layout Guide](#)
- Texas Instruments, [TI's IEC 61000-4-x Testing application note](#)
- Texas Instruments, [ESD Layout Guide user's guide](#)
- Texas Instruments, [ESD Protection Diodes EVM user's guide](#)
- Texas Instruments, [Generic ESD Evaluation Module user's guide](#)
- Texas Instruments, [Reading and Understanding an ESD Protection Data Sheet user's guide](#)

### 7.2 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 7.3 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの使用条件を参照してください。

### 7.4 商標

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

### 7.5 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことをお勧めします。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

### 7.6 用語集

#### テキサス・インスツルメンツ用語集

この用語集には、用語や略語の一覧および定義が記載されています。

## 8 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

| 日付         | 改訂 | 注  |
|------------|----|----|
| March 2025 | *  | 初版 |

## 9 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

## 重要なお知らせと免責事項

テキサス・インスツルメンツは、技術データと信頼性データ（データシートを含みます）、設計リソース（リファレンス デザインを含みます）、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、テキサス・インスツルメンツ製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した テキサス・インスツルメンツ製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている テキサス・インスツルメンツ製品を使用するアプリケーションの開発の目的でのみ、テキサス・インスツルメンツはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。テキサス・インスツルメンツや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、テキサス・インスツルメンツおよびその代理人を完全に補償するものとし、テキサス・インスツルメンツは一切の責任を拒否します。

テキサス・インスツルメンツの製品は、[テキサス・インスツルメンツの販売条件](#)、または [ti.com](http://ti.com) やかかる テキサス・インスツルメンツ製品の関連資料などのいづれかを通じて提供する適用可能な条項の下で提供されています。テキサス・インスツルメンツがこれらのリソースを提供することは、適用されるテキサス・インスツルメンツの保証または他の保証の放棄の拡大や変更を意味するものではありません。

お客様がいかなる追加条項または代替条項を提案した場合でも、テキサス・インスツルメンツはそれらに異議を唱え、拒否します。

郵送先住所: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265

Copyright © 2025, Texas Instruments Incorporated

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins   | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|------------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| <b>ESD562DBZRQ1</b>   | Active        | Production           | SOT-23 (DBZ)   3 | 3000   LARGE T&R      | Yes         | NIPDAU   SN                          | Level-1-260C-UNLIM                | -55 to 150   | (3NM8, 3NOG)        |
| ESD562DBZRQ1.B        | Active        | Production           | SOT-23 (DBZ)   3 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -55 to 150   | (3NM8, 3NOG)        |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**OTHER QUALIFIED VERSIONS OF ESD562-Q1 :**

- Catalog : [ESD562](#)

NOTE: Qualified Version Definitions:

- Catalog - TI's standard catalog product

## TAPE AND REEL INFORMATION



|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

**QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**



\*All dimensions are nominal

| Device       | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|--------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| ESD562DBZRQ1 | SOT-23       | DBZ             | 3    | 3000 | 180.0              | 8.4                | 2.9     | 3.35    | 1.35    | 4.0     | 8.0    | Q3            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device       | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|--------------|--------------|-----------------|------|------|-------------|------------|-------------|
| ESD562DBZRQ1 | SOT-23       | DBZ             | 3    | 3000 | 210.0       | 185.0      | 35.0        |

# PACKAGE OUTLINE

**DBZ0003A**

**SOT-23 - 1.12 mm max height**

SMALL OUTLINE TRANSISTOR



4214838/F 08/2024

**NOTES:**

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. Reference JEDEC registration TO-236, except minimum foot length.
4. Support pin may differ or may not be present.
5. Body dimensions do not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.25mm per side

# EXAMPLE BOARD LAYOUT

DBZ0003A

SOT-23 - 1.12 mm max height

SMALL OUTLINE TRANSISTOR



LAND PATTERN EXAMPLE  
SCALE:15X



NON SOLDER MASK  
DEFINED  
(PREFERRED)

SOLDER MASK  
DEFINED

SOLDER MASK DETAILS

4214838/F 08/2024

NOTES: (continued)

5. Publication IPC-7351 may have alternate designs.
6. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

DBZ0003A

SOT-23 - 1.12 mm max height

SMALL OUTLINE TRANSISTOR



SOLDER PASTE EXAMPLE  
BASED ON 0.125 THICK STENCIL  
SCALE:15X

4214838/F 08/2024

NOTES: (continued)

7. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
8. Board assembly site may have different recommendations for stencil design.

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適した TI 製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025 年 10 月