



# 14ビット、4チャネル、超低グリッチ、 電圧出力DAコンバータ、2.5V、2ppm/°C内部リファレンス付き

## 特 長

- 相対精度：1 LSB
- グリッチ・エネルギー：0.15nV·s
- 内部リファレンス：
  - リファレンス電圧：2.5V（デフォルトでイネーブル）
  - 初期精度：0.004% (typ)
  - 温度ドリフト：2ppm/°C (typ)
  - 温度ドリフト：5ppm/°C (max)
  - シンク/ソース能力：20mA
- ゼロ・スケールへのパワーオン・リセット
- 超低電力動作：1mA (5V時)
- 幅広い電源範囲：+2.7V ~ +5.5V
- 動作温度範囲で14ビット単調性を維持
- セトリング・タイム：フルスケール範囲 (FSR) の ±0.006%まで10μs
- シュミット・トリガ入力付き低電力シリアル・インターフェイス：最大50MHz
- レール・ツー・レール動作の出力バッファ・アンプ内蔵
- 1.8V ~ 5.5Vロジックに対応
- 温度範囲：−40°C ~ +105°C

## ア プ リ ケ シ ョ ン

- ポータブル機器
- 閉ループ・サーボ制御
- プロセス制御、PLC
- データ・アクイジョン・システム
- プログラマブル・アッテネータ
- PC周辺機器

| 関連デバイス    | 16ビット   | 14ビット   | 12ビット   |
|-----------|---------|---------|---------|
| ピンおよび機能互換 | DAC8564 | DAG8164 | DAC7564 |
| 機能互換      | DAC8565 | DAG8165 | DAC7565 |

SPI, QSPIは、Motorola社の商標です。Microwireは、National Semiconductor社の商標です。すべての商標および登録商標は、それぞれの所有者に帰属します。

この資料は、Texas Instruments Incorporated (TI) が英文で記述した資料を、皆様のご理解の一助として頂くために日本テキサス・インスツルメンツ (日本TI) が英文から和文へ翻訳して作成したものです。  
資料によっては正規英語版資料の更新に対応していないものがあります。  
日本TIによる和文資料は、あくまでもTI正規英語版をご理解頂くための補助的参考資料としてご使用下さい。  
製品のご検討およびご採用にあたりましては必ず正規英語版の最新資料をご確認下さい。  
TIおよび日本TIは、正規英語版にて更新の情報を提供しているにもかかわらず、更新以前の情報に基づいて発生した問題や障害等につきましては如何なる責任も負いません。

## 概 要

DAG8164は、低電力、電圧出力、4チャネルの14ビットDAコンバータ (DAC) です。2.5V、2ppm/°Cの内部リファレンス (デフォルトでイネーブル) により、2.5Vのフルスケール出力電圧範囲を提供します。内部リファレンスの初期精度は0.004%であり、V<sub>REFH</sub>/V<sub>REFOUT</sub>ピンは最大20mAを供給できます。DAG8164は単調な特性を持ち、直線性が非常に優れ、コード間の不要な過渡電圧(グリッチ)を最小限に抑えます。また、最大50MHzのクロック速度で動作する多用途な3線式シリアル・インターフェイスを備えています。このインターフェイスは、標準のSPI™、QSPI™、Microwire™、およびデジタル信号プロセッサ (DSP) インターフェイスと互換性があります。

DAG8164は、内蔵のパワーオン・リセット回路により、DAC出力はゼロ・スケールで起動し、デバイスに有効なコードが書き込まれるまでその状態を保持します。また、シリアル・インターフェイスでアクセスできるパワーダウン機能により、デバイスの消費電流が5Vで1.3μAまで低減されます。消費電力は3Vで2.6mWであり、パワーダウン・モードでは1.4μWまで低減されます。低消費電力、内部リファレンス、およびコンパクトなサイズにより、DAG8164は携帯型のバッテリ駆動機器に理想的です。

DAG8164は、DAC7564およびDAC8564とドロップインおよ



び機能互換であり、DAC7565、DAC8165、およびDAC8565と機能互換です。これらのデバイスはすべて、TSSOP-16パッケージで供給されます。



## 静電気放電対策

これらのデバイスは、限定的なESD (静電破壊) 保護機能を内蔵しています。保存時または取り扱い時に、MOSゲートに対する静電破壊を防止するために、リード線どうしを短絡しておくか、デバイスを導電性のフォームに入れる必要があります。

### 製品情報<sup>(1)</sup>

| 製品名      | 相対精度<br>(LSB) | 微分非直線性<br>(LSB) | リファレンス・<br>ドリフト<br>(ppm/°C) | パッケージ    | パッケージ・<br>コード | 仕様温度範囲         | パッケージ<br>捺印 |
|----------|---------------|-----------------|-----------------------------|----------|---------------|----------------|-------------|
| DAC8164A | ±4            | ±1              | 25                          | TSSOP-16 | PW            | -40°C ~ +105°C | DAC8164     |
| DAC8164B | ±2            | ±1              | 25                          | TSSOP-16 | PW            | -40°C ~ +105°C | DAC8164B    |
| DAC8164C | ±4            | ±1              | 5                           | TSSOP-16 | PW            | -40°C ~ +105°C | DAC8164     |
| DAC8164D | ±2            | ±1              | 5                           | TSSOP-16 | PW            | -40°C ~ +105°C | DAC8164D    |

(1) 最新のパッケージおよびご発注情報については、このドキュメントの巻末にある「付録：パッケージ・オプション」を参照するか、TIのWebサイト ([www.ti.com](http://www.ti.com) または [www.tij.co.jp](http://www.tij.co.jp)) をご覧ください。

### 絶対最大定格<sup>(1)</sup>

|                                  | DAC8164                                                | 単位   |
|----------------------------------|--------------------------------------------------------|------|
| AV <sub>DD</sub> ~ GND           | -0.3 ~ +6                                              | V    |
| デジタル入力電圧 (対GND)                  | -0.3 ~ +V <sub>DD</sub> + 0.3                          | V    |
| V <sub>OUT</sub> ~ GND           | -0.3 ~ +V <sub>DD</sub> + 0.3                          | V    |
| V <sub>REF</sub> ~ GND           | -0.3 ~ +V <sub>DD</sub> + 0.3                          | V    |
| 動作温度範囲                           | -40 ~ +125                                             | °C   |
| 保存温度範囲                           | -65 ~ +150                                             | °C   |
| ジャンクション温度範囲 (T <sub>J</sub> max) | +150                                                   | °C   |
| 消費電力                             | (T <sub>J</sub> max - T <sub>A</sub> )/θ <sub>JA</sub> | W    |
| 熱抵抗、θ <sub>JA</sub>              | +118                                                   | °C/W |
| 熱抵抗、θ <sub>JC</sub>              | +29                                                    | °C/W |
| ESD定格                            | 人体モデル(HBM)                                             | 4000 |
|                                  | デバイス帯電モデル(CDM)                                         | 1500 |

(1) 絶対最大定格以上のストレスは、致命的なダメージを製品に与えることがあります。絶対最大定格の状態に長時間置くと、本製品の信頼性に影響を及ぼすことがあります。

## 電気的特性

$AV_{DD} = 2.7V \sim 5.5V$ 、 $-40^{\circ}C \sim +105^{\circ}C$ の範囲内です(特に記述のない限り)。

| パラメータ               | 測定条件                                                                                                                | DAC8164                                  |             |             | 単位                        |
|---------------------|---------------------------------------------------------------------------------------------------------------------|------------------------------------------|-------------|-------------|---------------------------|
|                     |                                                                                                                     | MIN                                      | TYP         | MAX         |                           |
| 静的性能 <sup>(1)</sup> |                                                                                                                     |                                          |             |             |                           |
| 分解能                 |                                                                                                                     | 14                                       |             |             | ビット                       |
| 相対精度                | ライン・パス・スルー、コード120および16200で測定                                                                                        | DAC8164A, DAC8164C<br>DAC8164B, DAC8164D | ±1<br>±1    | ±4<br>±2    | LSB                       |
| 微分非直線性              | 14ビット単調性                                                                                                            |                                          | 0.3         | ±1          | LSB                       |
| オフセット誤差             | ライン・パス・スルー、コード120および16200で測定                                                                                        |                                          | ±5          | ±8          | mV                        |
| オフセット誤差ドリフト         |                                                                                                                     |                                          | ±1          |             | $\mu V/{}^{\circ}C$       |
| フルスケール誤差            |                                                                                                                     |                                          | ±0.2        | ±0.5        | % of FSR                  |
| ゲイン誤差               |                                                                                                                     |                                          | ±0.05       | ±0.2        | % of FSR                  |
| ゲイン温度係数             | $AV_{DD} = 5V$<br>$AV_{DD} = 2.7V$                                                                                  |                                          | ±1<br>±2    |             | ppm of FSR/ ${}^{\circ}C$ |
| PSRR 電源除去比          | 出力無負荷                                                                                                               |                                          | 1           |             | mV/V                      |
| 出力特性 <sup>(2)</sup> |                                                                                                                     |                                          |             |             |                           |
| 出力電圧範囲              |                                                                                                                     | 0                                        | $V_{REF}$   | V           |                           |
| 出力電圧セトリング・タイム       | $\pm 0.006\%$ (FSRに対して)、0080hから3F40hへ<br>$R_L = 2k\Omega$ 、 $0pF < C_L < 200pF$<br>$R_L = 2k\Omega$ , $C_L = 500pF$ | 8<br>12                                  | 10          |             | $\mu s$                   |
| スルーレート              |                                                                                                                     |                                          | 2.2         |             | V/ $\mu s$                |
| 容量性負荷安定性            | $R_L = \infty$<br>$R_L = 2k\Omega$                                                                                  |                                          | 470<br>1000 |             | pF                        |
| コード変化によるグリッチ・インパルス  | メジャー・キャリー付近の1 LSBの変化                                                                                                |                                          | 0.15        |             | nV-s                      |
| デジタル・フィードスルー        | SCLKで、SYNC = “High”をトルグ                                                                                             |                                          | 0.15        |             | nV-s                      |
| チャネル間DCクロストーク       | 隣接チャネルをフルスケール・スイング                                                                                                  |                                          | 0.25        |             | LSB                       |
| チャネル間ACクロストーク       | フルスケールの1kHz正弦波、出力無負荷                                                                                                |                                          | -100        |             | dB                        |
| DC出力インピーダンス         | ミッド・コード入力                                                                                                           |                                          | 1           |             | $\Omega$                  |
| 短絡電流                |                                                                                                                     |                                          | 50          |             | mA                        |
| パワーアップ時間            | パワーダウン・モードから、 $AV_{DD} = 5V$<br>パワーダウン・モードから、 $AV_{DD} = 3V$                                                        |                                          | 2.5<br>5    |             | $\mu s$                   |
| AC性能 <sup>(2)</sup> |                                                                                                                     |                                          |             |             |                           |
| SNR                 | $T_A = +25^{\circ}C$ 、 $BW = 20kHz$ 、 $V_{DD} = 5V$ 、 $f_{OUT} = 1kHz$<br>$SNR$ は最初の19の高調波を除く                       |                                          | 87          |             | dB                        |
| THD                 |                                                                                                                     |                                          | -78         |             | dB                        |
| SFDR                |                                                                                                                     |                                          | 79          |             | dB                        |
| SINAD               |                                                                                                                     |                                          | 77          |             | dB                        |
| DAC出力ノイズ密度          | $T_A = +25^{\circ}C$ 、ミッド・コード入力、 $f_{OUT} = 1kHz$                                                                   |                                          | 120         |             | $nV/\sqrt{Hz}$            |
| DAC出力ノイズ            | $T_A = +25^{\circ}C$ 、ミッド・コード入力、 $0.1Hz \sim 10Hz$                                                                  |                                          | 6           |             | $\mu V_{PP}$              |
| リファレンス              |                                                                                                                     |                                          |             |             |                           |
| 内部リファレンス消費電流        | $AV_{DD} = 5.5V$<br>$AV_{DD} = 3.6V$                                                                                |                                          | 360<br>348  |             | $\mu A$                   |
| 外部リファレンス電流          | 外部 $V_{REF} = 2.5V$ 、内部リファレンスはディセーブル、全4チャネルがアクティブ                                                                   |                                          | 80          |             | $\mu A$                   |
| $V_{REFH}$ 入力電圧範囲   | $V_{REFL} < V_{REFH}$ , $AV_{DD} - (V_{REFH} + V_{REFL})/2 > 1.2V$                                                  |                                          | 0           | $AV_{DD}$   | V                         |
| $V_{REFL}$ 入力電圧範囲   | $V_{REFL} < V_{REFH}$ , $AV_{DD} - (V_{REFH} + V_{REFL})/2 > 1.2V$                                                  |                                          | 0           | $AV_{DD}/2$ | V                         |
| リファレンス入力インピーダンス     |                                                                                                                     |                                          | 31          |             | $k\Omega$                 |

(1) 120～16200の縮小したコード範囲で直線性を計算、出力は無負荷。

(2) 設計値および特性評価による、製造試験は未実施。

## 電気的特性

AV<sub>DD</sub> = 2.7V~5.5V、-40°C~+105°Cの範囲内です(特に記述のない限り)。

| パラメータ                              | 測定条件                                                   | DAC8164                                                                                                               |                          |        | 単位               |    |
|------------------------------------|--------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------|--------------------------|--------|------------------|----|
|                                    |                                                        | MIN                                                                                                                   | TYP                      | MAX    |                  |    |
| リファレンス出力                           |                                                        |                                                                                                                       |                          |        |                  |    |
| 出力電圧                               | T <sub>A</sub> = +25°C                                 | 2.4995                                                                                                                | 2.5                      | 2.5005 | V                |    |
| 初期精度                               | T <sub>A</sub> = +25°C                                 | -0.02                                                                                                                 | ±0.004                   | 0.02   | %                |    |
| 出力電圧温度ドリフト                         | DAC8164A, DAC8164B <sup>(3)</sup>                      |                                                                                                                       | 5                        | 25     | ppm/°C           |    |
|                                    | DAC8164C, DAC8164D <sup>(4)</sup>                      |                                                                                                                       | 2                        | 5      |                  |    |
| 出力電圧ノイズ                            | f = 0.1Hz ~ 10Hz                                       |                                                                                                                       | 12                       |        | µV <sub>PP</sub> |    |
| 出力電圧ノイズ密度(高周波ノイズ)                  | T <sub>A</sub> = +25°C, f = 1MHz, C <sub>L</sub> = 0µF |                                                                                                                       | 50                       |        | nV/√Hz           |    |
|                                    | T <sub>A</sub> = +25°C, f = 1MHz, C <sub>L</sub> = 1µF |                                                                                                                       | 20                       |        |                  |    |
|                                    | T <sub>A</sub> = +25°C, f = 1MHz, C <sub>L</sub> = 4µF |                                                                                                                       | 16                       |        |                  |    |
| 負荷レギュレーション、ソース <sup>(5)</sup>      | T <sub>A</sub> = +25°C                                 |                                                                                                                       | 30                       |        | µV/mA            |    |
| 負荷レギュレーション、シンク <sup>(5)</sup>      | T <sub>A</sub> = +25°C                                 |                                                                                                                       | 15                       |        | µV/mA            |    |
| 出力電流負荷性能 <sup>(6)</sup>            |                                                        |                                                                                                                       | ±20                      |        | mA               |    |
| ライン・レギュレーション                       | T <sub>A</sub> = +25°C                                 |                                                                                                                       | 10                       |        | µV/V             |    |
| 長期的安定性/ドリフト(エーティング) <sup>(5)</sup> | T <sub>A</sub> = +25°C、期間 = 0~1900時間                   |                                                                                                                       | 50                       |        | ppm              |    |
| 熱ヒステリシス <sup>(5)</sup>             | 最初のサイクル                                                |                                                                                                                       | 100                      |        | ppm              |    |
|                                    | 追加サイクル                                                 |                                                                                                                       | 25                       |        |                  |    |
| ロジック入力 <sup>(6)</sup>              |                                                        |                                                                                                                       |                          |        |                  |    |
| 入力電流                               |                                                        |                                                                                                                       | ±1                       |        | µA               |    |
| V <sub>INL</sub> ロジック入力“Low”電圧     | 2.7V ≤ IOV <sub>DD</sub> ≤ 5.5V                        |                                                                                                                       | 0.3 × IOV <sub>DD</sub>  |        | V                |    |
|                                    | 1.8V ≤ IOV <sub>DD</sub> ≤ 2.7V                        |                                                                                                                       | 0.1 × IOV <sub>DD</sub>  |        |                  |    |
| V <sub>INH</sub> ロジック入力“High”電圧    | 2.7V ≤ IOV <sub>DD</sub> ≤ 5.5V                        |                                                                                                                       | 0.7 × IOV <sub>DD</sub>  |        | V                |    |
|                                    | 1.8V ≤ IOV <sub>DD</sub> ≤ 2.7V                        |                                                                                                                       | 0.95 × IOV <sub>DD</sub> |        |                  |    |
| ピン容量                               |                                                        |                                                                                                                       | 3                        |        | pF               |    |
| 電源                                 |                                                        |                                                                                                                       |                          |        |                  |    |
| AV <sub>DD</sub>                   |                                                        | 2.7                                                                                                                   | 5.5                      |        | V                |    |
| IOV <sub>DD</sub>                  |                                                        | 1.8                                                                                                                   | 5.5                      |        | V                |    |
| IOI <sub>DD</sub> <sup>(6)</sup>   |                                                        | 10                                                                                                                    | 20                       |        | µA               |    |
| I <sub>DD</sub> <sup>(7)</sup>     | 標準モード                                                  | AV <sub>DD</sub> = IOV <sub>DD</sub> = 3.6V ~ 5.5V<br>V <sub>INH</sub> = IOV <sub>DD</sub> and V <sub>INL</sub> = GND |                          | 1      | 1.6              | mA |
|                                    |                                                        | AV <sub>DD</sub> = IOV <sub>DD</sub> = 2.7V ~ 3.6V<br>V <sub>INH</sub> = IOV <sub>DD</sub> and V <sub>INL</sub> = GND |                          | 0.95   | 1.5              |    |
|                                    | すべてのパワーダウン・モード                                         | AV <sub>DD</sub> = IOV <sub>DD</sub> = 3.6V ~ 5.5V<br>V <sub>INH</sub> = IOV <sub>DD</sub> and V <sub>INL</sub> = GND |                          | 1.3    | 3.5              | µA |
|                                    |                                                        | AV <sub>DD</sub> = IOV <sub>DD</sub> = 2.7V ~ 3.6V<br>V <sub>INH</sub> = IOV <sub>DD</sub> and V <sub>INL</sub> = GND |                          | 0.5    | 2.5              |    |
| 消費電力 <sup>(7)</sup>                | 標準モード                                                  | AV <sub>DD</sub> = IOV <sub>DD</sub> = 3.6V ~ 5.5V<br>V <sub>INH</sub> = IOV <sub>DD</sub> and V <sub>INL</sub> = GND |                          | 3.6    | 8.8              | mW |
|                                    |                                                        | AV <sub>DD</sub> = IOV <sub>DD</sub> = 2.7V ~ 3.6V<br>V <sub>INH</sub> = IOV <sub>DD</sub> and V <sub>INL</sub> = GND |                          | 2.6    | 5.4              |    |
|                                    | すべてのパワーダウン・モード                                         | AV <sub>DD</sub> = IOV <sub>DD</sub> = 3.6V ~ 5.5V<br>V <sub>INH</sub> = IOV <sub>DD</sub> and V <sub>INL</sub> = GND |                          | 4.7    | 19               | µW |
|                                    |                                                        | AV <sub>DD</sub> = IOV <sub>DD</sub> = 2.7V ~ 3.6V<br>V <sub>INH</sub> = IOV <sub>DD</sub> and V <sub>INL</sub> = GND |                          | 1.4    | 9                |    |
| 温度範囲                               |                                                        |                                                                                                                       |                          |        |                  |    |
| 仕様温度範囲                             |                                                        | -40                                                                                                                   | +105                     |        | °C               |    |

(3) リファレンスは室温で調整および試験が行われ、-40°C~+120°Cで仕様が規定されています。

(4) リファレンスは2つの温度(+25°Cおよび+105°C)で調整および試験が行われ、-40°C~+120°Cで仕様が規定されています。

(5) このデータシートの「アプリケーション情報」で詳細に説明されています。

(6) 設計値および特性評価による、製造試験は未実施。

(7) 入力コード = 8192。リファレンス電流を含む。無負荷。

## ピン配置



## ピン構成

| ピン | 名称                                     | 説明                                                                                                                                                                                                                                                      |
|----|----------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1  | V <sub>OUTA</sub>                      | DAC Aからのアナログ出力電圧                                                                                                                                                                                                                                        |
| 2  | V <sub>OUTB</sub>                      | DAC Bからのアナログ出力電圧                                                                                                                                                                                                                                        |
| 3  | V <sub>REFH</sub> /V <sub>REFOUT</sub> | 正のリファレンス入力 / 内部リファレンス使用時は、リファレンス出力2.5V                                                                                                                                                                                                                  |
| 4  | AV <sub>DD</sub>                       | 電源入力、2.7V~5.5V                                                                                                                                                                                                                                          |
| 5  | V <sub>REFL</sub>                      | 負のリファレンス入力                                                                                                                                                                                                                                              |
| 6  | GND                                    | グランド基準点                                                                                                                                                                                                                                                 |
| 7  | V <sub>OUTC</sub>                      | DAC Cからのアナログ出力電圧                                                                                                                                                                                                                                        |
| 8  | V <sub>OUTD</sub>                      | DAC Dからのアナログ出力電圧                                                                                                                                                                                                                                        |
| 9  | <u>SYNC</u>                            | レベル・トリガ制御入力(アクティブ “Low”)。この入力は、入力データのフレーム同期信号です。SYNCが “Low” になると、入力シフト・レジスタがイネーブルになります。以降のクロック立ち下がりエッジでデータがサンプリングされます。DAC出力は、24回目のクロック後に更新されます。24回目のクロック・エッジより前にSYNCが “High” になった場合、SYNCの立ち上がりエッジが割り込みとして機能し、DAC8164は書き込みシーケンスを無視します。シュミット・トリガロジック入力です。 |
| 10 | SCLK                                   | シリアル・クロック入力。データは最大50MHzで転送できます。シュミット・トリガのロジック入力です。                                                                                                                                                                                                      |
| 11 | D <sub>IN</sub>                        | シリアル・データ入力。シリアル・クロック入力の各立ち下がりエッジで、データが24ビットの入力シフト・レジスタに順次取り込まれます。シュミット・トリガロジック入力です。                                                                                                                                                                     |
| 12 | IOV <sub>DD</sub>                      | デジタル入出力電源                                                                                                                                                                                                                                               |
| 13 | A0                                     | アドレス0 – デバイス・アドレスを設定します。表5を参照してください。                                                                                                                                                                                                                    |
| 14 | A1                                     | アドレス1 – デバイス・アドレスを設定します。表5を参照してください。                                                                                                                                                                                                                    |
| 15 | ENABLE                                 | イネーブル・ピン(アクティブ “Low”)は、SPIインターフェイスをシリアル・ポートに接続します。                                                                                                                                                                                                      |
| 16 | LDAC                                   | DACのロード。立ち上がりエッジでトリガされ、すべてのDACレジスタにデータをロードします。                                                                                                                                                                                                          |

## シリアル書き込み動作



## タイミング特性<sup>(1)(2)</sup>

$AV_{DD} = IOV_{DD} = 2.7V \sim 5.5V$ 、 $-40^{\circ}C \sim +105^{\circ}C$ の範囲内です(特に記述のない限り)。

| パラメータ                                                                             | テスト条件                                 | DAC8164 |     |     | 単位 |
|-----------------------------------------------------------------------------------|---------------------------------------|---------|-----|-----|----|
|                                                                                   |                                       | MIN     | TYP | MAX |    |
| $t_1^{(3)}$ SCLKサイクル時間                                                            | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 40      |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 20      |     |     |    |
| $t_2$ SCLK “High” 時間                                                              | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 10      |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 20      |     |     |    |
| $t_3$ SCLK “Low” 時間                                                               | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 20      |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 10      |     |     |    |
| $t_4$ $\overline{SYNC}$ からSCLK立ち上がりエッジまでのセットアップ時間                                 | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 0       |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 0       |     |     |    |
| $t_5$ データ・セットアップ時間                                                                | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 5       |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 5       |     |     |    |
| $t_6$ データ・ホールド時間                                                                  | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 4.5     |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 4.5     |     |     |    |
| $t_7$ SCLK立ち下がりエッジから $\overline{SYNC}$ 立ち上がりエッジ                                   | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 0       |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 0       |     |     |    |
| $t_8$ 最小 $\overline{SYNC}$ “High” 時間                                              | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 40      |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 20      |     |     |    |
| $t_9$ 24回目のSCLK立ち下がりエッジから $\overline{SYNC}$ 立ち下がりエッジ                              | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 130     |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 130     |     |     |    |
| $t_{10}$ $\overline{SYNC}$ 立ち上がりエッジから24回目のSCLK立ち下がりエッジ( $\overline{SYNC}$ 割り込み成功) | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 15      |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 15      |     |     |    |
| $t_{11}$ $\overline{ENABLE}$ 立ち下がりエッジから $\overline{SYNC}$ 立ち下がりエッジ                | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 15      |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 15      |     |     |    |
| $t_{12}$ 24回目のSCLK立ち下がりエッジから $\overline{ENABLE}$ 立ち上がりエッジ                         | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 10      |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 10      |     |     |    |
| $t_{13}$ 24回目のSCLK立ち下がりエッジからLDAC立ち上がりエッジ                                          | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 50      |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 50      |     |     |    |
| $t_{14}$ LDAC立ち上がりエッジから $\overline{ENABLE}$ 立ち上がりエッジ                              | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 10      |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 10      |     |     |    |
| $t_{15}$ LDAC “High” 時間                                                           | $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ | 10      |     |     | ns |
|                                                                                   | $IOV_{DD} = AV_{DD} = 3.6V \sim 5.5V$ | 10      |     |     |    |

(1) すべての入力信号は、 $t_R = t_F = 3ns$  ( $V_{DD}$ の10%～90%)、電圧レベル ( $V_{IL} + V_{IH}$ )/2で規定されます。

(2) 「シリアル書き込み動作」のタイミング図を参照してください。

(3) 最大SCLK周波数は、 $IOV_{DD} = V_{DD} = 3.6V \sim 5.5V$ で50MHz、 $IOV_{DD} = AV_{DD} = 2.7V \sim 3.6V$ で25MHzです。

## 代表的特性：内部リファレンス

$T_A = +25^\circ\text{C}$  (特に記述のない限り)



図 1



図 2



図 3



図 4



図 5



図 6

(1) このデータシートの「アプリケーション情報」で詳細に説明されています。

## 代表的特性：内部リファレンス

TA = +25°C (特に記述のない限り)



図 7



図 8



図 9



図 10



図 11



図 12

## 代表的特性：DAC (AV<sub>DD</sub> = 5V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードがストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 13



図 14



図 15



図 16



図 17



図 18

## 代表的特性：DAC (AV<sub>DD</sub> = 5V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードがストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 19



図 20



図 21



図 22



図 23



図 24

## 代表的特性：DAC (AV<sub>DD</sub> = 5V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードがストレート・バイナリ・データ形式です（特に記述のない限り）。



図 25



図 26



図 27



図 28



図 29



図 30

## 代表的特性 : DAC (AV<sub>DD</sub> = 5V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードがストレート・バイナリ・データ形式です (特に記述のない限り)。



図 31



図 32



図 33



図 34



図 35



図 36

## 代表的特性：DAC (AV<sub>DD</sub> = 5V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードがストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 37



図 38



図 39



図 40



図 40

## 代表的特性：DAC (AV<sub>DD</sub> = 5V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードがストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 42



図 43



図 44



図 45



図 46



図 47

## 代表的特性：DAC (AV<sub>DD</sub> = 5V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードがストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 48



図 49



図 50



図 51



図 52



図 53

## 代表的特性：DAC (AV<sub>DD</sub> = 5V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードがストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 54



図 55



図 56

(1) このデータシートの「アプリケーション情報」で詳細に説明されています。

(2) 詳細については、「アプリケーション情報」を参照してください。

## 代表的特性：DAC (AV<sub>DD</sub> = 3.6V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードはストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 57



図 58



図 59

## 代表的特性：DAC (AV<sub>DD</sub> = 2.7V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードはストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 60



図 61



図 62



図 63



図 64



図 65

## 代表的特性：DAC (AV<sub>DD</sub> = 2.7V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードはストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 66



図 67



図 68



図 69



図 70



図 71

## 代表的特性 : DAC ( $AV_{DD} = 2.7V$ )

$T_A = +25^\circ\text{C}$ 、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードはストレート・バイナリ・データ形式です（特に記述のない限り）。



図 72



図 73



図 74



図 75



図 76



図 77

## 代表的特性：DAC ( $AV_{DD} = 2.7V$ )

$T_A = +25^\circ C$ 、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードはストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 78



図 79



図 80



図 81



図 82



図 83

## 代表的特性：DAC (AV<sub>DD</sub> = 2.7V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードはストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 84



図 84



図 86



図 87



図 88



図 89

## 代表的特性：DAC (AV<sub>DD</sub> = 2.7V)

T<sub>A</sub> = +25°C、外部リファレンス使用、DAC出力は無負荷、すべてのDACコードはストレート・バイナリ・データ形式です  
(特に記述のない限り)。



図 90



図 91

## 動作原理

### DAコンバータ (DAC)

DAC8164のアーキテクチャは、ストリング型DACと、それに続く出力バッファ・アンプから構成されています。図92に、DACアーキテクチャのブロック図を示します。



図 92. DAC8164のアーキテクチャ

DAC8164に対する入力コーディングはストレート・バイナリであり、理想的な出力電圧は式(1)で与えられます。

$$V_{OUTX} = 2 \times V_{REFL} + (V_{REFH} - V_{REFL}) \times \frac{D_{IN}}{16384} \quad (1)$$

ここで、 $D_{IN}$ は、DACレジスタにロードされるバイナリ・コードに等価な10進数です。これは、0~16383となります。Xは、チャネルA、B、C、またはDを表します。

### 抵抗ストリング

図93に、抵抗ストリング部を示します。これは単純に、それぞれ値Rを持つ抵抗の列です。DACレジスタにロードされたコードに応じて、ストリングをアンプに接続しているスイッチの1つが閉じられ、ストリング上の該当するノードの電圧が出力アンプに印加されます。これは抵抗の列であるため、電圧は単調に変化します。



## 内部リファレンス

DAC8164には、2.5Vの内部リファレンスが備えられ、デフォルトでイネーブルになっています。この内部リファレンスは、 $V_{REFH}/V_{REFOUT}$ ピンから外部に供給できます。ノイズのフィルタリングのために、リファレンス出力とGNDの間には100nF以上のコンデンサを接続することを推奨します。

DAC8164の内部リファレンスは、バイポーラ・トランジスタをベースとした、高精度のバンドギャップ電圧リファレンスです。図94に、基本的なバンドギャップ・トポロジを示します。トランジスタ $Q_1$ および $Q_2$ は、 $Q_1$ の電流密度が $Q_2$ の電流密度よりも大きくなるようにバイアスされています。2つのベース-エミッタ間電圧の差( $V_{BE1} - V_{BE2}$ )は正の温度係数を持ち、この差が抵抗 $R_1$ に印加されています。この電圧が増幅され、負の温度係数を持つ $Q_2$ のベース-エミッタ間電圧に加算されます。その結果、出力電圧はほとんど温度に依存しなくなります。短絡電流は、設計により約100mAに制限されています。

## 内部リファレンスのイネーブル/ディセーブル

DAC8164の内部リファレンスは、デフォルトでイネーブルであり、自動モードで動作します。ただし、デバッグや評価の際や、外部リファレンスを使用する場合には、内部リファレンスをディセーブルにできます。内部リファレンスをディセーブルにするには、表1に示すような、24ビットの書き込みシーケンスによるシリアル・コマンドを使用する必要があります(「シリアル・インターフェイス」の項を参照)。内部リファレンスがディセーブルの場合、DACは外部リファレンスを使用して正常に機能します。このとき、内部リファレンスは $V_{REFH}/V_{REFOUT}$ ピン(3ステート出力)から切り離されています。 $V_{REFH}/V_{REFOUT}$ ピンを内部と外部から同時に駆動しないようにしてください。



図 94. バンドギャップ・リファレンスの概略図

内部リファレンスをイネーブルにするには、パワー・サイクルによってデバイスをリセットするか、または表2に示す24ビット・シリアル・コマンドを書き込みます。それにより、内部リファレンスがデフォルト・モードに戻ります。デフォルト・モードでは、任意のパワーダウン・モードですべてのDACがパワーダウンされると、内部リファレンスが自動的にパワーダウンされます(「パワーダウン・モード」の項を参照)。いずれかのDACがパワーオンされると、内部リファレンスも自動的にパワーオンされます。

DAC8164には、DACの状態(パワーオンまたはパワーダウン)に関係なく内部リファレンスを常にオン状態に保持するオプションも用意されています。DAC状態に関係なく内部リファレンスをオン状態に保持するには、表3に示す24ビット・シリアル・コマンドを書き込みます。

| DB23 | DB16 | DB13 | DB0 |
|------|------|------|-----|
| 0    | 0    | 0    | X X |

|———— Data Bits —————|

表 1. 内部リファレンスをディセーブルにする書き込みシーケンス(内部リファレンスは常にパワーダウン - 012000h)

| DB23 | DB16 | DB0 |
|------|------|-----|
| 0    | 0    | X X |

|———— Data Bits —————|

表 2. 内部リファレンスをイネーブルにする書き込みシーケンス(内部リファレンスはデフォルト・モードでパワーオン - 010000h)

| DB23 | DB16 | DB12 | DB0 |
|------|------|------|-----|
| 0    | 0    | 0    | X X |

|———— Data Bits —————|

表 3. 内部リファレンスをイネーブルにする書き込みシーケンス(内部リファレンスは常にパワーオン - 011000h)

## シリアル・インターフェイス

DAC8164は、SPI、QSPI、Microwireの各インターフェイス規格およびほとんどのDSPと互換性のある、3線式シリアル・インターフェイス(SYNC、SCLK、D<sub>IN</sub>)を備えています。代表的な書き込みシーケンスの例については、「シリアル書き込み動作」のタイミング図を参照してください。

DAC8164の入力シフト・レジスタは24ビット幅であり、8個の制御ビット(DB23～DB16)と14個のデータ・ビット(DB15～DB2)から構成されています。ビットDB0およびDB1はDACによって無視されるため、Don't Careビットとして扱う必要があります。データの24ビットすべてが、シリアル・クロック入力SCLKの制御でDACにロードされます。最初にDB23(MSB)がDACのシフト・レジスタにロードされ、続けて、24ビット・ワード・パターンの残りのビットが左詰めでロードされます。この構成は、データの最初の24ビットがシフト・レジスタにラッチされ、それ以降のデータ・クロックは無視されることを意味します。DAC8164は、データの全24ビットを受け取ると、最初の8ビットをデコードして、DACの動作/制御モードを決定します。データの14ビットをデコードして等価なアナログ出力が決定され、最後の2ビット(DB1およびDB0)は無視されます。データ形式はストレート・バイナリであり、オール'0'が0V出力、オール'1'がフルスケール出力(つまり、V<sub>REF</sub> - 1LSB)に対応します。DAC8164で必要な左詰め16ビット形式のデータから、使用可能な14ビットのデータが抽出されますが、このドキュメント全体を通じて、データの形式および表記は真の14ビット・パターン(フルスケールが3FFFh)として示されます。

書き込みシーケンスは、SYNCラインを“Low”にすることで開始されます。SCLKの各立ち下がりエッジで、D<sub>IN</sub>ラインからのデータが24ビット・シフト・レジスタに取り込まれます。シリアル・クロック周波数は最大50MHzに設定でき、高速DSPにも対応可能です。シリアル・クロックの24回目の立ち下がりエッジで、最後のデータ・ビットがシフト・レジスタに取り込まれ、シフト・レジスタがロックされます。それ以降のクロックでは、シフト・レジスタのデータは変更されません。24ビットがシフト・レジスタ内にロックされた後、上位8ビットが制御ビットとして、続く下位14ビットがデータとして使用されます。24回目の立ち下がりエッジを受信すると、DAC8164はSYNCの立ち上がりエッジを待つことなく、8個の制御ビットと14個のデータ・ビットをデコードして必要な機能を実行します。SYNCの次の立ち下がりエッジで、新しい書き込みシーケンスが開始されます。24ビット・シーケンスが完了する前にSYNCの立ち上がりエッジが受信されると、SPIインターフェイスがリセットされ、データ転送は行われません。SCLKの24回目の立ち下がりエッジの受信後、SYNCラインは“Low”に保持す

るか、または“High”にすることができます。いずれも場合も、次のサイクルを適切に開始するには、SCLKの24回目の立ち下がりエッジからSYNCの次の立ち下がりエッジまでの最小遅延時間を遵守する必要があります。デバイスの消費電力を最小にするためには、レベルを各レールにできるだけ近づけるよう注意が必要です。「代表的特性」の図36、図57、および図79(電源電流対ロジック入力電圧)を参照してください。

## IOV<sub>DD</sub>と電圧トランスレータ

IOV<sub>DD</sub>ピンは、DAC8164のデジタル入力回路に電源を供給します。単電源動作の場合は、AV<sub>DD</sub>に接続できます。デュアル電源動作の場合、IOV<sub>DD</sub>ピンは各種CMOSロジック/ファミリーとの柔軟なインターフェイスを提供するため、システムのロジック電源に接続する必要があります。DAC8164のアナログ回路および内部ロジックは、電源電圧としてAV<sub>DD</sub>を使用します。外部のロジック“High”入力が、レベル・シフタでAV<sub>DD</sub>に変換されます。これらのレベル・シフタは、IOV<sub>DD</sub>電圧をリファレンスとして使用し、入力されたロジック“High”レベルをAV<sub>DD</sub>にシフトします。IOV<sub>DD</sub>は、AV<sub>DD</sub>電圧に関係なく2.7V～5.5Vで動作し、各種ロジック・ファミリーとの互換性が確保されています。しかし、仕様上では2.7Vですが、タイミングおよび温度性能が劣化するものの、IOV<sub>DD</sub>は最低1.8Vでの動作が可能です。消費電力を最小限に抑えるためには、ロジックV<sub>IH</sub>レベルをIOV<sub>DD</sub>にできる限り近くし、ロジックV<sub>IL</sub>レベルをGND電圧にできる限り近くする必要があります。

## 入力シフト・レジスタ

表4に示すように、DAC8164の入力シフト・レジスタ(SR)は24ビット幅であり、8個の制御ビット(DB23～DB16)と14個のデータ・ビット(DB15～DB2)、および2つのDon't Careビットから構成されています。最初の2つの制御ビット(DB23およびDB22)は、アドレス一致ビットです。DAC8164にはハードウェアでイネーブルされるアドレス指定機能があり、特別な中間ロジックなしに1つのホストが1つのSPIバスを通して最大4つのDAC8164と通信でき、最大16チャネル動作が可能となります。DB23の状態はピンA1の状態と一致する必要があります、同様に、DB22の状態はピンA0の状態と一致する必要があります。一致しない場合、DAC8164は制御コマンドおよびデータ(DB21～DB0)を無視します。つまり、一致しない場合には、DAC8164はアドレス指定されません。ブロードキャスト更新は、アドレス一致よりも優先させることができます。

LD1(DB21)およびLD0(DB20)は、指定された14ビット・データ値への設定コマンドまたはパワーダウン・コマンドで、各

DB23

DB12

|      |    |     |     |    |              |              |     |     |     |     |     |
|------|----|-----|-----|----|--------------|--------------|-----|-----|-----|-----|-----|
| A1   | A0 | LD1 | LD0 | 0  | DAC Select 1 | DAC Select 0 | PD0 | D13 | D12 | D11 | D10 |
| DB11 |    |     |     |    |              |              |     |     |     |     |     |
| D9   | D8 | D7  | D6  | D5 | D4           | D3           | D2  | D1  | D0  | X   | X   |

表4. データ入力レジスタの形式

アナログ出力へのロードを制御します。ビットDB19は、常に‘0’にする必要があります。DACチャネル選択ビット(DB18、DB17)は、データ(またはパワーダウン・コマンド)の格納先をDAC A~DAC Dの中から選択します。最後の制御ビットPD0(DB16)は、DAC8164の各チャネルのパワーダウン・モードおよび内部リファレンスのパワーダウン・モードを選択します。

DAC8164は、いくつかの異なるロード・コマンドをサポートします。ロード・コマンドには、SPIバス上のすべてのDAC8164をアドレス指定するプロードキャスト・コマンドも含まれます。各ロード・コマンドについて、以下にまとめます。

**DB21 = 0およびDB20 = 0**：单一チャネルのストア。DB18およびDB17で選択されたDACのデータ・バッファに、SRデータの内容(またはパワーダウン)が書き込まれます。

**DB21 = 0およびDB20 = 1**：单一チャネルの更新。DB18およびDB17で選択されたDACのデータ・バッファおよびDACレジスタが、SRデータの内容(またはパワーダウン)で更新されます。

**DB21 = 1およびDB20 = 0**：同時更新。DB18およびDB17で選択されたチャネルがSRデータで更新されます。同時に、他のすべてのチャネルが、データ・バッファに以前にストアされたデータ(またはパワーダウン)で更新されます。

**DB21 = 1およびDB20 = 1**：プロードキャスト更新。アドレス一致に関係なく、SPIバス上のすべてのDAC8164が応答します。DB18 = 0の場合、SRデータは無視され、すべてのDAC8164のすべてのチャネルが、以前にストアされたデータ(またはパワーダウン)で更新されます。DB18 = 1の場合、システム内のすべてのDAC8164のすべてのチャネルがSRデータ(またはパワーダウン)で更新されます。このプロードキャスト更新機能では、最大16チャネルを同時に更新することができます。

詳細については、表5を参照してください。

| DB23                                                             | DB22 | DB21 | DB20 | DB19                | DB18      | DB17      | DB16 | DB15 | DB14  | DB13-DB2                                                                                | DB1-DB0                                       | 説明                                                                |  |  |  |
|------------------------------------------------------------------|------|------|------|---------------------|-----------|-----------|------|------|-------|-----------------------------------------------------------------------------------------|-----------------------------------------------|-------------------------------------------------------------------|--|--|--|
| A1                                                               | A0   | LD 1 | LD 0 | 0                   | DAC Sel 1 | DAC Sel 0 | PDO  | MSB  | MSB-1 | MSB-2...LSB                                                                             | Don't Care                                    |                                                                   |  |  |  |
| (アドレス選択)                                                         |      |      |      |                     |           |           |      |      |       |                                                                                         |                                               |                                                                   |  |  |  |
| 0/1                                                              | 0/1  | 下記参照 |      |                     |           |           |      |      |       |                                                                                         |                                               |                                                                   |  |  |  |
| A0およびA1は、<br>ピン13および14<br>で設定されたバッ<br>ッケージ・アドレス<br>に対応する必要があります。 | 0    | 0    | 0    | 0                   | 0         | 0         | データ  |      |       | X                                                                                       | バッファAにデータを書き込みます。                             |                                                                   |  |  |  |
|                                                                  | 0    | 0    | 0    | 0                   | 1         | 0         | データ  |      |       | X                                                                                       | バッファBにデータを書き込みます。                             |                                                                   |  |  |  |
|                                                                  | 0    | 0    | 0    | 1                   | 0         | 0         | データ  |      |       | X                                                                                       | バッファCにデータを書き込みます。                             |                                                                   |  |  |  |
|                                                                  | 0    | 0    | 0    | 1                   | 1         | 0         | データ  |      |       | X                                                                                       | バッファDにデータを書き込みます。                             |                                                                   |  |  |  |
|                                                                  | 0    | 0    | 0    | (00, 01, 10, or 11) | 1         | 表6参照      | 0    |      | X     | (DB17およびDB18で選択された)バッファにパ<br>ワーダウン・コマンドを書き込みます。                                         |                                               |                                                                   |  |  |  |
|                                                                  | 0    | 1    | 0    | (00, 01, 10, or 11) | 0         | データ       |      |      | X     | (DB17およびDB18で選択された)バッファにデータを書き込んでDACにロードします。                                            |                                               |                                                                   |  |  |  |
|                                                                  | 0    | 1    | 0    | (00, 01, 10, or 11) | 1         | 表6参照      | 0    |      | X     | (DB17およびDB18で選択された)バッファにパ<br>ワーダウン・コマンドを書き込んでDACにロード<br>します。                            |                                               |                                                                   |  |  |  |
|                                                                  | 1    | 0    | 0    | (00, 01, 10, or 11) | 0         | データ       |      |      | X     | (DB17およびDB18で選択された)バッファにデータを書き込んだ後、すべてのDACに対して同時に、<br>対応するバッファからデータをロードします。             |                                               |                                                                   |  |  |  |
|                                                                  | 1    | 0    | 0    | (00, 01, 10, or 11) | 1         | 表6参照      | 0    |      | X     | (DB17およびDB18で選択された)バッファにパ<br>ワーダウン・コマンドを書き込んだ後、すべての<br>DACに対して同時に、対応するバッファからデータをロードします。 |                                               |                                                                   |  |  |  |
| プロードキャスト・モード                                                     |      |      |      |                     |           |           |      |      |       |                                                                                         |                                               |                                                                   |  |  |  |
| X                                                                | X    | 1    | 1    | 0                   | 0         | X         | X    | X    |       |                                                                                         | X                                             | システム内のすべてのDAC8164デバイスのすべてのチャネルを同時に、各チャネルのデータ・バッファに格納されたデータで更新します。 |  |  |  |
| X                                                                | X    | 1    | 1    | 0                   | 1         | X         | 0    | データ  |       |                                                                                         | X                                             | すべてのデバイスに書き込み、すべてのDACにSRデータをロードします。                               |  |  |  |
| X                                                                | X    | 1    | 1    | 0                   | 1         | X         | 1    | 表6参照 | 0     | X                                                                                       | SR内のパワーダウン・コマンドをすべてのデバイスに書き込み、すべてのDACにロードします。 |                                                                   |  |  |  |

表5. DAC8164の制御マトリックス

## SYNC割り込み

通常の書き込みシーケンスでは、最低24回のSCLKの立ち下がりエッジの間、SYNCラインが“Low”に保持され、24回目の立ち下がりエッジで、アドレス指定されたDACレジスタが更新されます。ただし、24回目の立ち下がりエッジより前にSYNCが“High”になった場合は、書き込みシーケンスへの割り込みとして機能し、シフト・レジスタがリセットされて書き込みシーケンスが破棄されます。データ・バッファおよびDACレジスタの内容は更新されず、動作モードも変化しません(図95を参照)。

## ゼロ・スケールへのパワーオン・リセット

DAC8164には、電源投入時の出力電圧を制御するパワーオン・リセット回路が搭載されています。電源投入時には、DACレジスタにゼロが格納され、出力電圧はゼロ・スケールに設定されます。これらの状態は、対応するDACチャネルに有効な書き込みシーケンスおよびロード・コマンドが実行されるまで維持されます。パワーオン・リセットは、デバイスの電源投入プロセス中に各DACの出力状態を知る必要があるようなアプリケーションで有用です。

デバイスに電源が供給される前には、どのデバイス・ピンも“High”にしないでください。内部リファレンスはデフォルトでオンになり、有効なリファレンス変更コマンドが実行されるまでオン状態に保持されます。

## LDAC機能

DAC8164には、ソフトウェアとハードウェアの両方の同時更新機能があります。DACのダブル・バッファ・アーキテクチャは、アナログ出力に影響を与えることなく各DACに新しいデータを入力できるよう設計されています。

DAC8164のデータ更新は、SYNCの立ち下がりエッジに続く24回目のSCLKサイクルの立ち下がりエッジに同期されます。そのような同期更新には、LDACピンは不要であり、GNDに固定接続する必要があります。LDACピンは、非同期DAC更新用の正エッジ・トリガのタイミング信号として使用されます。LDAC動作を行うには、LD0およびLD1を‘0’に設定して、单一チャネルのストアを実行(DACバッファのロード)する必要があります。複数の单一チャネル更新を実行することで、複数の異なるチャネル・バッファを目的の値に設定してから、LDACの立ち上がりエッジを発生させることができます。LDACの立ち上がりエッジの前に、すべてのチャネルのデータ・バッファに目的のデータをロードしておく必要があります。LDACの“Low”から“High”への遷移の後、すべてのDACが同時に、対応するデータ・バッファの内容で更新されます。データ・バッファの内容がシリアル・インターフェイスで変更されていない場合、対応するDAC出力はLDACのトリガ後も変化しません。

## イネーブル・ピン

通常の動作を行う場合、イネーブル・ピンは“Low”にする必要があります。イネーブル・ピンが“High”になると、DAC8164はシリアル・ポートの監視を停止します。ただし、SCLK、SYNC、およびD<sub>IN</sub>はフローティングにはせず、特定のロジック・レベルに固定する必要があります。この機能は、複数のアプリケーションが同じシリアル・ポートを共有する場合に有用です。



図 95. SYNC割り込み機能

## パワーダウン・モード

DAC8164には、2つの独立したパワーダウン・コマンドのセットがあります。1つはDACチャネル用であり、もう1つは内部リファレンス用です。リファレンスのパワーダウンの詳細については、「内部リファレンスのイネーブル/ディセーブル」を参照してください。

## DACパワーダウン・コマンド

DAC8164は、4つの動作モードを使用します。これらのモードには、シフト・レジスタの3つのビット(PD2、PD1、PD0)を設定することでアクセスできます。表6に、データ・ビットPD0(DB16)、PD1(DB15)、およびPD2(DB14)で動作モードを制御する方法を示します。

| PD0<br>(DB16) | PD1<br>(DB15) | PD2<br>(DB14) | DAC動作モード        |
|---------------|---------------|---------------|-----------------|
| 0             | X             | X             | 通常動作            |
| 1             | 0             | 1             | 標準1kΩ(対GND)出力   |
| 1             | 1             | 0             | 標準100kΩ(対GND)出力 |
| 1             | 1             | 1             | ハイ・インピーダンス出力    |

表 6. DACの動作モード

DAC8164は、パワーダウン状態をデータとして扱います。すべての動作モードがパワーダウンに対して引き続き有効です。システム内のすべてのDAC8164に対してパワーダウン状態をブロードキャストすることができます。また、あるチャネルのデータを更新しながら、同時に他のチャネルをパワーダウンすることも可能です。

PD0ビットが‘0’に設定されていると、デバイスは通常、標準1mAの消費電流(5.5V、入力コード = 8192)で動作します。4つのDACすべての動作に、リファレンス電流が含まれます。ただし、3つのパワーダウン・モードでは、電源電流が5.5Vで1.3μA(3.6Vで0.5μA)に低下します。電源電流が低下するだけでなく、出力段もアンプ出力から既知の値の抵抗ネットワークへと内部で切り替えられます。

この切り替えの利点は、パワーダウン・モード中でもデバイスの出力インピーダンスが既知であることです。表6に示されるように、3つの異なるパワーダウン・オプションがあります。V<sub>OUT</sub>は、内部で1kΩまたは100kΩの抵抗を介してGNDに接続するか、またはオープン(ハイ・インピーダンス)にできます。出力段を図96に示します。DB16、DB15、DB14 = ‘111’である場合は、選択されたチャネルの出力がハイ・インピーダンスであるパワーダウン条件を表しています。‘101’は出力インピーダンスが1kΩのパワーダウン条件、‘110’は出力インピーダンスが100kΩのパワーダウン条件を表しています。



図 96. パワーダウン中の出力段

パワーダウン・モードに入ると、すべてのアナログ・チャネル回路がシャットダウンされます。ただし、DACレジスタの内容はパワーダウン中も保持されます。パワーダウン・モードから出るのにかかる標準時間は、V<sub>DD</sub> = 5Vの場合は2.5μs、V<sub>DD</sub> = 3Vの場合は5μsです。詳細については、「代表的特性」を参照してください。

## 動作例：DAC8164

以下の例では、DACのピンA0およびA1が両方ともグランドに接続されている必要があります。ピンA0およびA1は、SPI書き込みシーケンス/プロトコル内のデータ・ビットDB22およびDB23と常に一致する必要があります。XはDon't careビットで、値は‘0’と‘1’のいずれでもかまいません。

### 例1：データ・バッファA～Dに書き込み、DAC A～Dに同時にロード

- 1回目：データ・バッファAに書き込み：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 0             | 0    | 0                   | 0                   | 0             | D13  | D12  | D11  | D10-D0   | X       |

- 2回目：データ・バッファBに書き込み：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 0             | 0    | 0                   | 1                   | 0             | D13  | D12  | D11  | D10-D0   | X       |

- 3回目：データ・バッファCに書き込み：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 0             | 0    | 1                   | 0                   | 0             | D13  | D12  | D11  | D10-D0   | X       |

- 4回目：データ・バッファDに書き込み、同時にすべてのDACを更新：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 1             | 0             | 0    | 1                   | 1                   | 0             | D13  | D12  | D11  | D10-D0   | X       |

4回目の書き込みシーケンスの完了後、DAC A、DAC B、DAC C、およびDAC Dのアナログ出力が同時に、指定された値に設定されます。(4回目の書き込みサイクルの24回目のSCLK立ち下がりエッジの後、各DAC電圧が同時に更新されます。)

### 例2：DAC A～DAC Dにシーケンシャルに新しいデータをロード

- 1回目：データ・バッファAに書き込み、DAC Aにロード：完了後、DAC Aの出力が指定値に設定される：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 1             | 0    | 0                   | 0                   | 0             | D13  | D12  | D11  | D10-D0   | X       |

- 2回目：データ・バッファBに書き込み、DAC Bにロード：完了後、DAC Bの出力が指定値に設定される：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 1             | 0    | 0                   | 1                   | 0             | D13  | D12  | D11  | D10-D0   | X       |

- 3回目：データ・バッファCに書き込み、DAC Cにロード：完了後、DAC Cの出力が指定値に設定される：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 1             | 0    | 1                   | 0                   | 0             | D13  | D12  | D11  | D10-D0   | X       |

- 4回目：データ・バッファDに書き込み、DAC Dにロード：完了後、DAC Dの出力が指定値に設定される：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 1             | 0    | 1                   | 1                   | 0             | D13  | D12  | D11  | D10-D0   | X       |

各書き込みサイクルの完了後に、DACのアナログ出力が指定された電圧に設定されます。

### 例3：DAC AおよびBを1kΩにパワーダウン、同時にDAC CおよびDを100kΩにパワーダウン

- 1回目：データ・バッファAにパワーダウン・コマンドを書き込み：DAC Aを1kΩ。

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 0             | 0    | 0                   | 0                   | 1             | 0    | 1    | X    | X        | X       |

- 2回目：データ・バッファBにパワーダウン・コマンドを書き込み：DAC Bを1kΩ。

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 0             | 0    | 0                   | 1                   | 1             | 0    | 1    | X    | X        | X       |

- 3回目：データ・バッファCにパワーダウン・コマンドを書き込み：DAC Cを100kΩ。

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 0             | 0    | 1                   | 0                   | 1             | 1    | 0    | X    | X        | X       |

- 4回目：データ・バッファDにパワーダウン・コマンドを書き込み：DAC Dを100kΩ、同時にすべてのDACを更新。

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 1             | 0             | 0    | 1                   | 1                   | 1             | 1    | 0    | X    | X        | X       |

4回目の書き込みシーケンスの完了後、DAC A、DAC B、DAC C、およびDAC Dのアナログ出力が同時に、それぞれ指定されたモードにパワーダウンされます。

### 例4：DAC A～DAC Dをシーケンシャルにハイ・インピーダンスにパワーダウン

- 1回目：データ・バッファAにパワーダウン・コマンドを書き込み、DAC Aにロード：DAC A出力 = Hi-Z：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 1             | 0    | 0                   | 0                   | 1             | 1    | 1    | X    | X        | X       |

- 2回目：データ・バッファBにパワーダウン・コマンドを書き込み、DAC Bにロード：DAC B出力 = Hi-Z：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 1             | 0    | 0                   | 1                   | 1             | 1    | 1    | X    | X        | X       |

- 3回目：データ・バッファCにパワーダウン・コマンドを書き込み、DAC Cにロード：DAC C出力 = Hi-Z：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 1             | 0    | 1                   | 0                   | 1             | 1    | 1    | X    | X        | X       |

- 4回目：データ・バッファDにパワーダウン・コマンドを書き込み、DAC Dにロード：DAC D出力 = Hi-Z：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|----------|---------|
| 0            | 0            | 0             | 1             | 0    | 1                   | 1                   | 1             | 1    | 1    | X    | X        | X       |

1回目、2回目、3回目、4回目の各書き込みシーケンスの完了後、DAC A、DAC B、DAC C、DAC Dのアナログ出力がそれぞれハイ・インピーダンスにパワーダウンされます。

## 例5：リファレンスは常時オンにして、すべてのチャネルを同時にパワーダウン

- 1回目：DAC8164内部リファレンスを常時イネーブルにするための書き込みシーケンス：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12 | DB11-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|------|----------|---------|
| 0            | 0            | 0             | 0             | 0    | 0                   | 0                   | 1             | 0    | 0    | 0    | 1    | X        | X       |

- 2回目：すべてのDACをハイ・インピーダンスにパワーダウンするための書き込みシーケンス：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12 | DB11-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|------|----------|---------|
| 0            | 0            | 1             | 1             | 0    | 1                   | 0                   | 1             | 1    | 1    | X    | X    | X        | X       |

1回目と2回目の各書き込みシーケンスの完了後、DAC A、DAC B、DAC C、DAC Dのアナログ出力がそれぞれハイ・インピーダンスにパワーダウンされます。

## 例6：リファレンスを常時パワーダウンにしておき、すべてのDACに特定の値を書き込み

- 1回目：DAC8164の内部リファレンスを常時ディセーブルにするための書き込みシーケンス  
(このシーケンスの後、DAC8164の動作には外部リファレンス・ソースが必要)：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12 | DB11-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|------|----------|---------|
| 0            | 0            | 0             | 0             | 0    | 0                   | 0                   | 1             | 0    | 0    | 1    | 0    | X        | X       |

- 2回目：すべてのDACに指定されたデータを書き込むための書き込みシーケンス：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12 | DB11-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|------|----------|---------|
| 0            | 0            | 1             | 1             | 0    | 1                   | 0                   | 0             | D13  | D12  | D11  | D10  | D9-D0    | X       |

2回目の書き込みシーケンスの完了後、DAC A、DAC B、DAC C、およびDAC Dのアナログ出力が同時に、指定された値に設定されます。(4回目の書き込みサイクルの24回目のSCLK立ち下がりエッジの後、各DAC電圧が同時に更新されます。)リファレンスは常時パワーダウン状態です。

## 例7：DAC Aに特定の値を書き込み、リファレンスはデフォルト・モード、他のすべてのDACをハイ・インピーダンスにパワーダウン

- 1回目：DAC8164内部リファレンスをデフォルト・モードにするための書き込みシーケンス：  
または、この手順の代わりにパワーオン・リセットを実行(「パワーオン・リセット」の項を参照)：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12 | DB11-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|------|----------|---------|
| 0            | 0            | 0             | 0             | 0    | 0                   | 0                   | 1             | 0    | 0    | 0    | 0    | X        | X       |

- 2回目：すべてのDACをハイ・インピーダンスにパワーダウンするための書き込みシーケンス  
(このシーケンスの後、DAC8164の内部リファレンスは自動的にパワーダウン)：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12 | DB11-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|------|----------|---------|
| 0            | 0            | 1             | 1             | 0    | 1                   | 0                   | 1             | 1    | 1    | X    | X    | X        | X       |

- 3回目：DAC Aを指定値にパワーオンするための書き込みシーケンス  
(このシーケンスの後、DAC8164の内部リファレンスは自動的にパワーオン)：

| DB23<br>(A1) | DB22<br>(A0) | DB21<br>(LD1) | DB20<br>(LD0) | DB19 | DB18<br>(DAC Sel 1) | DB17<br>(DAC Sel 0) | DB16<br>(PD0) | DB15 | DB14 | DB13 | DB12 | DB11-DB2 | DB1-DB0 |
|--------------|--------------|---------------|---------------|------|---------------------|---------------------|---------------|------|------|------|------|----------|---------|
| 0            | 0            | 0             | 1             | 0    | 0                   | 0                   | 0             | D13  | D12  | D11  | D10  | D9-D0    | X       |

完了後、DAC B、DAC C、DAC Dのアナログ出力が同時にハイ・インピーダンスにパワーダウンされ、DAC Aは指定された値に設定されます。

## アプリケーション情報

## 内部リファレンス

DAC8164の内部リファレンスは、任意の容量性負荷に対して安定であるため、安定化のための外部負荷コンデンサを必要としません。ただし、ノイズ性能を向上させるために、150nF以上の外部負荷コンデンサをV<sub>REFH</sub>/V<sub>REFOUT</sub>出力に接続することを推奨します。図97に、DAC8164の内部リファレンスの動作に必要な代表的な接続を示します。AV<sub>DD</sub>入力に電源バイパス・コンデンサを接続することも推奨します。



図 97. DAC8164の内部リファレンス動作用の代表的接続

## 電源電圧

内部リファレンスのドロップアウト電圧は非常に低くなっています。無負荷状態では、リファレンス出力電圧よりわずか5mV高い電源で動作できます。負荷を接続した場合については、「負荷レギュレーション」の項を参照してください。電源電圧の変動に対する内部リファレンスの安定性(ライン・レギュレーション、DC PSRR)も非常に優れています。仕様の電源電圧範囲内(2.7V～5.5V)において、 $V_{REFH}/V_{REFOUT}$ での変動は10 $\mu$ V/V未満です。「代表的特性」を参照してください。

## 温度ドリフト

内部リファレンスはドリフト誤差を最小限にするよう設計されています。ドリフト誤差は、温度の変化に対するリファレンス出力電圧の変化として定義されます。ドリフトは、式(2)で表されるボックス法を用いて計算されます。

$$\text{ドリフト誤差} = \left( \frac{V_{\text{REF\_MAX}} - V_{\text{REF\_MIN}}}{V_{\text{REF}} \times T_{\text{RANGE}}} \right) \times 10^6 \text{ (ppm/}^{\circ}\text{C)} \quad (2)$$

ここで

$V_{REF\_MAX}$  = 温度範囲  $T_{RANGE}$  内で測定される最大のリファレンス電圧

$V_{REF\_MIN}$  = 溫度範囲  $T_{RANGE}$  内で測定される最小のリファレンス電圧

$V_{REF} = 2.5V$  (リファレンス出力電圧の目標値)

内部リファレンス (グレードCおよびD) の標準ドリフト係数は、-40°C～+120°Cの範囲で2ppm/°Cと非常に優れています。多数のユニットの特性評価では、最大で5ppm/°C (グレードCおよびD) のドリフト係数が測定されました。温度ドリフトの結果は、「代表的特性」にまとめられています。

## ノイズ性能

図8(内部リファレンス・ノイズ)では、標準で0.1Hz～10Hzの電圧ノイズが見られます。追加のフィルタリングを使用すれば出力ノイズ・レベルを改善できますが、出力インピーダンスによってAC性能が低下しないように注意する必要があります。図7(内部リファレンス・ノイズ密度対周波数)には、外部部品なしでの $V_{REFH}/V_{REFOUT}$ における出力ノイズ・スペクトルを示しています。図7には、別のノイズ密度スペクトルも示されています。これは、ノイズ・フィルタリングのために $V_{REFH}/V_{REFOUT}$ に4.8 $\mu$ Fの負荷コンデンサを使用した場合のスペクトルです。内部リファレンス・ノイズは、DAC出力ノイズに影響を与えます。詳細については、「DACのノイズ性能」を参照してください。

## 負荷レギュレーション

負荷レギュレーションは、負荷電流の変化に起因するリファレンス出力電圧の変化として定義されます。内部リファレンスの負荷レギュレーションは、図98に示されるようなフォースおよびセンス接点を用いて測定されます。これらのフォース・ラインとセンス・ラインは、接点抵抗およびパターン抵抗の影響を低減するので、内部リファレンスのみの寄与による負荷レギュレーションを正確に測定することができます。測定結果は、「代表的特性」にまとめられています。負荷レギュレーションの向上が必要なアプリケーションでは、フォース・ラインおよびセンス・ラインを使用する必要があります。



図 98. DAC8164の内部リファレンスの正確な負荷レギュレーション

## 長期的な安定性

長期的な安定性/エージングとは、数ヶ月間または数年間という期間でのリファレンス出力電圧の変化を示すものです。この影響は、時間がたつにつれて低下します(図6の長期的な安定性の代表的曲線を参照)。内部リファレンスの標準的なドリフト値は、0~1900時間の期間で50ppmです。このパラメータは、1900時間にわたり、20個のユニットの電源投入と測定を定期的な間隔で繰り返すことで求めています。

## 熱ヒステリシス

リファレンスの熱ヒステリシスとは、デバイスを+25°Cで稼動させ、その後動作温度範囲全体を通過させてから、再び+25°Cに戻した後の、出力電圧の変化として定義されます。ヒステリシスは式(3)で表されます。

$$V_{HYST} = \left( \frac{|V_{REF\_PRE} - V_{REF\_POST}|}{V_{REF\_NOM}} \right) \times 10^6 \text{ (ppm/}^{\circ}\text{C)} \quad (3)$$

ここで

$V_{HYST}$  = 热ヒステリシス

$V_{REF\_PRE}$  = 温度サイクル前に+25°Cで測定した出力電圧

$V_{REF\_POST}$  = -40°C ~ +120°Cの温度範囲通過後、デバイスを+25°Cに戻した後に測定した出力電圧

## DACのノイズ性能

内部リファレンスがainableのときのDAC8164の標準ノイズ性能を図54~図56に示します。図54には、周波数に対する $V_{OUT}$ ピンの出力ノイズ・スペクトル密度を、フルスケール、ミッドスケール、およびゼロ・スケールの入力コードについて示しています。ミッドスケール・コードに対するノイズ密度は、1kHzで120nV/ $\sqrt{\text{Hz}}$ 、1MHzで100nV/ $\sqrt{\text{Hz}}$ です。図55に示すように、リファレンス・ノイズをフィルタリングすることで高周波ノイズを改善できます。ここでは、4.8μFの負荷コンデンサを $V_{REFH}/V_{REFOUT}$ ピンに接続し、無負荷状態の場合と比較しています。図56に示されるように、0.1Hz~10Hzでの合計ノイズは約6μV<sub>PP</sub>(ミッドスケール)です。

## DAC8164を使用したバイポーラ動作

DAC8164は、単電源動作用に設計されていますが、図99または図100に示す回路を使用して、バイポーラ出力範囲を実現することもできます。この回路では、出力電圧範囲が $\pm V_{REF}$ となります。OPA703を出力アンプとして使用することにより、アンプ出力でレール・ツー・レール動作を実現できます。

与えられた入力コードに対する出力電圧は、式(4)で計算できます。

$$V_O = \left( V_{REF} \times \left( \frac{D}{16384} \right) \times \left( \frac{R_1 + R_2}{R_1} \right) - V_{REF} \times \left( \frac{R_2}{R_1} \right) \right) \quad (4)$$

ここで、Dは入力コードを10進数で表した値です(0~16383)。  
 $V_{REFH} = 5V$ 、 $R_1 = R_2 = 10k\Omega$ の場合は、次のようにになります。

$$V_O = \left( \frac{10 \times D}{16384} \right) - 5V \quad (5)$$

図99に示されるように、この出力範囲は $\pm 5V$ であり、0000hが $-5V$ 出力、3FFFhが $+5V$ 出力に対応します。同様に、内部リファレンスを使用する場合は、図100に示すように、 $\pm 2.5V$ の出力電圧範囲が得られます。



図 99. 5Vの外部リファレンスを使用した場合の  
バイポーラ出力範囲



図 100. 内部リファレンスを使用した場合の  
バイポーラ出力範囲

## マイクロプロセッサとのインターフェイス

### DAC8164から8051へのインターフェイス

図101に、DAC8164と標準的な8051タイプのマイクロコントローラ間へのシリアル・インターフェイスを示します。このインターフェイスの構成は次のとおりです。8051のTXDがDAC8164のSCLKを駆動し、RXDがシリアル・データ・ラインを駆動します。SYNC信号は、8051のポート上のビット・プログラマブル・ピンから供給されます。この例では、ポート・ラインP3.3を使用しています。DAC8164にデータを送信するときには、P3.3を“Low”にします。8051は8ビット・バイトでデータを送信するため、送信サイクルでは立ち下がりクロック・エッジが8回しか発生しません。DACにデータをロードするために、最初の8ビットの送信後P3.3は“Low”に維持します。その後、データの2番目のバイトを送信するために次の書き込みサイクルが開始されます。3回目の書き込みサイクルの完了後、P3.3を“High”にします。8051は、シリアル・データをLSBファースト形式で出力します。一方、DAC8164は、最初のビットとしてMSBを受け取る必要があります。したがって、8051の送信ルーチンではこの要件を考慮し、データの順序を逆転させる必要があります。



図 101. DAC8164から80C51/80L51へのインターフェイス

### DAC8164からMicrowireへのインターフェイス

図102は、DAC8164と任意のMicrowire互換デバイスとの間のインターフェイスを示しています。シリアル・クロックの立ち下がりエッジでシリアル・データがシフト・アウトされ、SK信号の立ち上がりエッジでDAC8164に取り込まれます。



図 102. DAC8164からMicrowireへのインターフェイス

### DAC8164から68HC11へのインターフェイス

図103に、DAC8164と68HC11マイクロコントローラとの間のシリアル・インターフェイスを示します。68HC11のSCKがDAC8164のSCLKを駆動し、MOSI出力がDACのシリアル・データ・ラインを駆動します。8051の場合と同様に、SYNC信号はポート・ライン(PC7)から供給されます。



図 103. DAC8164から68HC11へのインターフェイス

68HC11では、CPOLビットを‘0’およびCPHAビットを‘1’に設定する必要があります。この設定により、MOSIの出力データがSCKの立ち下がりエッジで有効になります。DACにデータを送信するときには、SYNCラインを“Low”にします(PC7)。68HC11からのシリアル・データは8ビット・バイトで送信されるため、送信サイクルでは立ち下がりクロック・エッジが8回しか発生しません。(データは、MSBファーストで送信されます)。DAC8164にデータをロードするために、最初の8ビットの送信後PC7は“Low”に維持します。その後、DACに対して2回目および3回目の書き込み動作が行われます。この手順の終了後、PC7を“High”にします。

## レイアウト

高精度のアナログ部品に対しては、注意深いレイアウトと、適切なバイパス、およびクリーンで十分にレギュレーションされた電源が必要となります。

DAC8164は単電源動作が可能であり、多くの場合、デジタル・ロジック、マイクロコントローラ、マイクロプロセッサ、デジタル信号プロセッサの近くで使用されます。設計に含まれるデジタル・ロジックが増え、スイッチング速度が高くなるにつれ、出力からデジタル・ノイズを分離することが難しくなります。

DAC8164はグランド・ピンが1本であるため、すべてのリターン電流(DACのデジタルおよびアナログ・リターン電流を含む)が1点を通って流れる必要があります。理想的には、GNDをアナログ・グランド・プレーンに直接接続します。このプレーンは、デジタル部品がシステムの電源入力ポイントに接続されるまで、デジタル部品のグランド接続から切り離されている必要があります。

$V_{DD}$ に印加する電源は、適切にレギュレーションされ、低ノイズである必要があります。スイッチング電源やDC/DCコンバータの場合、出力電圧に高周波グリッチやスパイクが見られることがあります。また、デジタル部品はその内部ロジック状態が変化するときに、同様な高周波スパイクを発生させる場合があります。このノイズは、電源接続とアナログ出力との間のさまざまな経路を通じてDACの出力電圧に容易にカッピングされます。

GND接続と同様に、 $V_{DD}$ を接続する電源プレーンまたはパターーンは、電源入力ポイントに接続されるまでデジタル・ロジックの接続から切り離されている必要があります。それに加えて、 $1\mu F$ ~ $10\mu F$ のコンデンサおよび $0.1\mu F$ のバイパス・コンデンサを使用することを強く推奨します。状況によっては、さらにバイパスが必要な場合もあります。 $100\mu F$ の電解コンデンサや、場合によってはインダクタとコンデンサで構成される $\pi$ フィルタが必要になります。基本的に、これらはすべて電源から高周波ノイズを排除するためのローパス・フィルタとして使用されます。

## パラメータの定義

製品データシートには多くの異なる仕様が含まれ複雑さが増しているため、ここでは、D/Aコンバータに関連する主要な仕様についてまとめています。

### 静特性

静特性パラメータには、微分非直線性 (DNL) や積分非直線性 (INL) などの仕様が含まれます。これらはDC仕様であり、DACの精度に関する情報を提供します。これらのパラメータは、信号が低速で変化し、正確さが要求されるアプリケーションで最も重要となります。

### 分解能

一般に、DACの分解能はいくつかの異なる形式で表現できます。IEC 60748-4などの仕様では、数値分解能、アナログ分解能、および相対分解能が使用されます。数値分解能は、伝達特性の全ステップ数を表現するために必要な、選択された記数法の桁数として定義されます。ここでステップは、デジタル入力コードおよび対応する離散アナログ出力値の両方を表します。データシートに記載される最も一般的な分解能の定義は、ビットで表現された数値分解能です。

### 最下位ビット (LSB)

最下位ビット (LSB) は、2進符号化における最小の値として定義されます。LSBの値は、フルスケール出力電圧を $2^n$ で割ることにより求められます。nはコンバータの分解能です。

### 最上位ビット (MSB)

最上位ビット (MSB) は、2進符号化における最大の値として定義されます。MSBの値は、フルスケール出力電圧を2で割ることにより求められます。つまり、フルスケールの1/2となります。

### 相対精度または積分非直線性 (INL)

相対精度または積分非直線性 (INL) は、実際の伝達関数と、理想的なDAC伝達関数の端点を通る直線との間の、最大偏差として定義されます。INLはLSB単位で測定されます。

### 微分非直線性 (DNL)

微分非直線性 (DNL) は、理想的な1LSBステップからの実際のLSBステップの最大偏差として定義されます。理想的には、任意の2つの隣接するデジタル・コードが、正確に1LSBだけ離れた出力アナログ電圧に対応します。DNLが1LSB未満の場合、DACは“単調”となります。

### フルスケール誤差

フルスケール誤差は、DACのレジスタにフルスケール・コードをロードしたときの、理想的な出力電圧に対する実際のフルスケール出力電圧の偏差として定義されます。理想的には、出力は( $V_{DD} - 1LSB$ )となります。フルスケール誤差は、フルスケール範囲に対するパーセンテージ (%FSR) で表されます。

### オフセット誤差

オフセット誤差は、伝達関数の直線領域における実際の出力電圧と理想的な出力電圧の差として定義されます。この差は、2つのコードで定義される直線を使って求められます。オフセット誤差は直線によって定義されるため、負または正の値を持ちます。オフセット誤差の単位はmVです。

### ゼロコード誤差

ゼロコード誤差は、DACのレジスタにオール '0' がロードされたときのDAC出力電圧として定義されます。ゼロコード誤差は、実際の出力電圧と理想的な出力電圧 (0V) との差を示すものです。単位はmVです。この誤差は、主に出力アンプ内のオフセットによって生じます。

### ゲイン誤差

ゲイン誤差は、理想的な伝達関数からの実際のDAC伝達特性勾配の偏差として定義されます。ゲイン誤差は、フルスケール範囲に対するパーセンテージ (%FSR) で表されます。

### フルスケール誤差ドリフト

フルスケール誤差ドリフトは、温度の変化によって生じるフルスケール誤差の変化として定義されます。単位は%FSR/°Cです。

### オフセット誤差ドリフト

オフセット誤差ドリフトは、温度の変化によって生じるオフセット誤差の変化として定義されます。単位はμV/°Cです。

### ゼロコード誤差ドリフト

ゼロコード誤差ドリフトは、温度の変化によって生じるゼロコード誤差の変化として定義されます。単位はμV/°Cです。

### ゲイン温度係数

ゲイン温度係数は、温度の変化によって生じるゲイン誤差の変化として定義されます。ゲイン温度係数は、FSR/°Cのppmで表されます。

## 電源除去比 (PSRR)

電源除去比 (PSRR) は、DACのフルスケール出力時の、電源電圧の変化に対する出力電圧の変化の比として定義されます。デバイスのPSRRは、DACの出力が電源電圧の変化によってどの程度影響を受けるかを示します。PSRRの単位はデシベル (dB) です。

## 単調性

単調性は、符号が変化しない勾配として定義されます。DACが単調である場合、入力コード内の各增加(または減少)ステップに対して、出力は常に同じ方向に変化するか、または少なくとも一定に保持されます。

## 動的性能

動的性能パラメータは、セトリング・タイムやスルー・レートなどの仕様であり、信号が高速で変化するアプリケーションや高周波信号が存在するアプリケーションで重要です。

## スルー・レート

アンプまたは他の電子回路の出力スルー・レート (SR) は、すべての可能な入力信号に対する出力電圧の最大変化レートとして定義されます。

$$SR = \max \left( \left| \frac{\Delta V_{OUT}(t)}{\Delta t} \right| \right)$$

ここで $\Delta V_{OUT}(t)$ は、アンプから生成される出力で、時間tの関数です。

## 出力電圧セトリング・タイム

セトリング・タイムは、入力の変化後に、DAC出力がその最終値の特定の誤差幅以内まで安定するのにかかる合計時間(スルータイムを含む)です。セトリング・タイムは、フルスケール範囲 (FSR) の $\pm 0.003\%$ 以内(または明記された値)として規定されています。

## コード変化/デジタル-アナログ・グリッチ・エネルギー

デジタル-アナログ・グリッチ・インパルスは、DACレジスタ内の入力コードの状態が変化したときに、アナログ出力に注入されるインパルスです。これは通常、ナノボルト秒 (nV·s) 単位のグリッチ面積として表され、デジタル入力コードがメジャー・キャリー遷移時に1 LSB変化するときに測定されます。

## デジタル・フィードスルー

デジタル・フィードスルーは、DACのデジタル入力から見た、DACの出力におけるインパルスとして定義されます。これは、DAC出力が更新されないときに測定されます。単位はnV·sであり、データ・バス上でのフルスケールのコード変化、つまりオール '0' からオール '1' (またはその逆) のときに測定されます。

## チャネル間DCクロストーク

チャネル間DCクロストークは、1つのDACチャネルの出力の変化に対する、別のDACチャネルの出力レベルのDC変化として定義されます。これは、一方のDACチャネルをミッドスケールに保持しながら、他のDACチャネルにフルスケール出力変化を与えることで測定され、 LSB単位で表されます。

## チャネル間ACクロストーク

マルチチャネルDACのACクロストークは、あるチャネルの出力値が周波数fで変化したときに隣接チャネルの出力に現れる、周波数f(およびその高調波)のAC干渉量として定義されます。これは、あるチャネルの出力を周波数1kHzの正弦波で発振させながら、隣接DACチャネル出力(ゼロ・スケールに保持)上の1kHz高調波の振幅を監視することで測定されます。単位はdBです。

## 信号対雑音比 (SNR)

信号対雑音比 (SNR) は、出力信号の2乗平均平方根 (RMS) 値を、出力周波数の1/2未満の他のすべてのスペクトル成分(高調波とDCを除く)の和のRMS値で割った比として定義されます。単位はdBです。

## 全高調波歪 (THD)

全高調波歪 + ノイズは、基本周波数の値に対する、高調波とノイズのRMS値の比として定義されます。これは、サンプリング・レートが $f_S$ のときの基本周波数振幅に対するパーセンテージで表されます。

## スプリアスフリー・ダイナミック・レンジ (SFDR)

スプリアスフリー・ダイナミック・レンジ (SFDR) は、スプリアス・ノイズによって基本波信号が干渉を受けたり歪んだりすることのないDACのダイナミック・レンジです。SFDRは、DCからフル・ナイキスト帯域幅 (DACサンプリング・レートの1/2、または $f_S/2$ ) までの高調波または非高調波の最大スパーの振幅と、基本波の振幅との差を表します。スパーとは、スペクトル・アナライザまたはフーリエ変換で確認される、DACのアナログ出力の任意の周波数成分です。SFDRは、dBc(搬送波に対するdB) 単位で表されます。

## 信号対(雑音+歪) (SINAD)

SINADでは、内部のランダム・ノイズ電力の量子化に加えて、すべての高調波および顕著なスプリアス成分が、出力ノイズ電力の定義に含まれます。SINADは、指定された入力周波数およびサンプリング・レート $f_S$ におけるdBとして表されます。

## DAC出力ノイズ密度

出力ノイズ密度は、内部で発生したランダム・ノイズとして定義されます。ランダム・ノイズは、スペクトル密度 ( $\text{nV}/\sqrt{\text{Hz}}$ ) として定義されます。この値は、DACにミッドスケールの負荷を与えて出力のノイズを測定することにより得られます。

## DAC出力ノイズ

DAC出力ノイズは、DAC出力における目的の値からの任意の電圧偏差として定義されます(特定の周波数帯域内)。この値は、DACチャネルをミッドスケールに保持しながら、出力電圧を  $0.1\text{Hz} \sim 10\text{Hz}$  の帯域内にフィルタリングし、その振幅ピークを測定することで得られます。DAC出力ノイズはピーク・ツー・ピーク電圧 ( $\text{V}_{\text{pp}}$ ) で表されます。

## フルスケール範囲 (FSR)

フルスケール範囲 (FSR) は、DACが提供するよう規定されている最大アナログ出力値と最小アナログ出力値との差です。一般には、最大値と最小値も指定されます。 $n$ ビットDACの場合、これらの値は通常、コード0および $2^n$ に一致する値として与えられます。

# パッケージ情報

## 製品情報

| Orderable Device | Status <sup>(1)</sup> | Package Type | Package Drawing | Pins Qty | Package | Eco Plan <sup>(2)</sup> | Lead/Ball Finish | MSL Peak Temp <sup>(3)</sup> |
|------------------|-----------------------|--------------|-----------------|----------|---------|-------------------------|------------------|------------------------------|
| DAC8164IAPW      | ACTIVE                | TSSOP        | PW              | 16       | 90      | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164IAPWG4    | ACTIVE                | TSSOP        | PW              | 16       | 90      | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164IAPWR     | ACTIVE                | TSSOP        | PW              | 16       | 2000    | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164IAPWRG4   | ACTIVE                | TSSOP        | PW              | 16       | 2000    | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164IBPW      | ACTIVE                | TSSOP        | PW              | 16       | 90      | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164IBPWG4    | ACTIVE                | TSSOP        | PW              | 16       | 90      | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164IBPWR     | ACTIVE                | TSSOP        | PW              | 16       | 2000    | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164IBPWRG4   | ACTIVE                | TSSOP        | PW              | 16       | 2000    | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164ICPW      | ACTIVE                | TSSOP        | PW              | 16       | 90      | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164ICPWG4    | ACTIVE                | TSSOP        | PW              | 16       | 90      | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164ICPWR     | ACTIVE                | TSSOP        | PW              | 16       | 2000    | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164ICPWRG4   | ACTIVE                | TSSOP        | PW              | 16       | 2000    | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164IDPW      | ACTIVE                | TSSOP        | PW              | 16       | 90      | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164IDPWG4    | ACTIVE                | TSSOP        | PW              | 16       | 90      | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164IDPWR     | ACTIVE                | TSSOP        | PW              | 16       | 2000    | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |
| DAC8164IDPWRG4   | ACTIVE                | TSSOP        | PW              | 16       | 2000    | Green (RoHS & no Sb/Br) | CU NIPDAU        | Level-2-260C-1 YEAR          |

(1) マーケティング・ステータスは次のように定義されています。

ACTIVE : 製品デバイスが新規設計用に推奨されています。

LIFEBUY : TIによりデバイスの生産中止予定が発表され、ライフタイム購入期間が有効です。

NRND : 新規設計用に推奨されていません。デバイスは既存の顧客をサポートするために生産されていますが、TIでは新規設計にこの部品を使用することを推奨していません。

PREVIEW : デバイスは発表済みですが、まだ生産が開始されていません。サンプルが提供される場合と、提供されない場合があります。

OBSOLETE : TIによりデバイスの生産が中止されました。

(2) エコ・プラン - 環境に配慮した製品分類プランであり、Pb-Free (RoHS)、Pb-Free (RoHS Expert) およびGreen (RoHS & no Sb/Br) があります。最新情報および製品内容の詳細については、<http://www.ti.com/productcontent>でご確認ください。

TBD : Pb-Free/Green変換プランが策定されていません。

Pb-Free (RoHS) : TIにおける“Lead-Free”または“Pb-Free”(鉛フリー)は、6つの物質すべてに対して現在のRoHS要件を満たしている半導体製品を意味します。これには、同種の材質内で鉛の重量が0.1%を超えないという要件も含まれます。高温で半田付けするように設計されている場合、TIの鉛フリー製品は指定された鉛フリー・プロセスでの使用に適しています。

Pb-Free (RoHS Exempt) : この部品は、1) ダイとパッケージの間に鉛ベースの半田バンプ使用、または 2) ダイとリードフレーム間に鉛ベースの接着剤を使用、が除外されています。それ以外は上記の様にPb-Free (RoHS)と考えられます。

Green (RoHS & no Sb/Br) : TIにおける“Green”は、“Pb-Free”(RoHS互換)に加えて、臭素(Br)およびアンチモン(Sb)をベースとした難燃材を含まない(均質な材質中のBrまたはSb重量が0.1%を超えない)ことを意味しています。

(3) MSL、ピーク温度 -- JEDEC業界標準分類に従った耐湿性レベル、およびピーク半田温度です。

重要な情報および免責事項 : このページに記載された情報は、記載された日付時点でのTIの知識および見解を表しています。TIの知識および見解は、第三者によって提供された情報に基づいており、そのような情報の正確性について何らの表明および保証も行うものではありません。第三者からの情報をより良く統合するための努力は続けております。TIでは、事実を適切に表す正確な情報を提供すべく妥当な手順を踏み、引き続きそれを継続してゆきますが、受け入れる部材および化学物質に対して破壊試験や化学分析は実行していない場合があります。TIおよびTI製品の供給者は、特定の情報を機密情報として扱っているため、CAS番号やその他の制限された情報が公開されない場合があります。

# パッケージ・マテリアル情報

## テープおよびリール・ボックス情報



\*All dimensions are nominal

| Device       | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|--------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| DAC8164IAPWR | TSSOP        | PW              | 16   | 2000 | 330.0              | 12.4               | 7.0     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |
| DAC8164IBPWR | TSSOP        | PW              | 16   | 2000 | 330.0              | 12.4               | 7.0     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |
| DAC8164ICPWR | TSSOP        | PW              | 16   | 2000 | 330.0              | 12.4               | 7.0     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |
| DAC8164IDPWR | TSSOP        | PW              | 16   | 2000 | 330.0              | 12.4               | 7.0     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |

## パッケージ・マテリアル情報

### TAPE AND REEL BOX DIMENSIONS



\*All dimensions are nominal

| Device       | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|--------------|--------------|-----------------|------|------|-------------|------------|-------------|
| DAC8164IAPWR | TSSOP        | PW              | 16   | 2000 | 346.0       | 346.0      | 29.0        |
| DAC8164IBPWR | TSSOP        | PW              | 16   | 2000 | 346.0       | 346.0      | 29.0        |
| DAC8164ICPWR | TSSOP        | PW              | 16   | 2000 | 346.0       | 346.0      | 29.0        |
| DAC8164IDPWR | TSSOP        | PW              | 16   | 2000 | 346.0       | 346.0      | 29.0        |

# メカニカル・データ

PW (R-PDSO-G\*\*)

14 PINS SHOWN

PLASTIC SMALL-OUTLINE PACKAGE



- 注: A. 全ての線寸法の単位はミリメートルです。  
 B. 図は予告なく変更することがあります。  
 C. 本体の寸法はモールド・フラッシュや突起を含みません。モールド・フラッシュや突起は、0.15を超えてはなりません。  
 D. JEDEC MO-153に準拠します

(SBAS410A)

# ご注意

日本テキサス・インスツルメンツ株式会社（以下TIJといいます）及びTexas Instruments Incorporated（TIJの親会社、以下TIJないしTexas Instruments Incorporatedを総称してTIといいます）は、その製品及びサービスを任意に修正し、改善、改良、その他の変更をし、もしくは製品の製造中止またはサービスの提供を中止する権利を留保します。従いまして、お客様は、発注される前に、関連する最新の情報を取得して頂き、その情報が現在有効かつ完全なものであるかどうかご確認下さい。全ての製品は、お客様とTIJとの間に取引契約が締結されている場合は、当該契約条件に基づき、また当該取引契約が締結されていない場合は、ご注文の受諾の際に提示されるTIJの標準販売契約約款に従って販売されます。

TIは、そのハードウェア製品が、TIの標準保証条件に従い販売時の仕様に対応した性能を有していること、またはお客様とTIJとの間で合意された保証条件に従い合意された仕様に対応した性能を有していることを保証します。検査およびその他の品質管理技法は、TIが当該保証を支援するのに必要とみなす範囲で行なわれております。各デバイスの全てのパラメーターに関する固有の検査は、政府がそれ等の実行を義務づけている場合を除き、必ずしも行なわれておりません。

TIは、製品のアプリケーションに関する支援もしくはお客様の製品の設計について責任を負うことはありません。TI製部品を使用しているお客様の製品及びそのアプリケーションについての責任はお客様にあります。TI製部品を使用したお客様の製品及びアプリケーションについて想定されうる危険を最小のものとするため、適切な設計上および操作上の安全対策は、必ずお客様にてお取り下さい。

TIは、TIの製品もしくはサービスが使用されている組み合せ、機械装置、もしくは方法に関連しているTIの特許権、著作権、回路配置利用権、その他のTIの知的財産権に基づいて何らかのライセンスを許諾するということは明示的にも黙示的にも保証も表明もしておりません。TIが第三者の製品もしくはサービスについて情報を提供することは、TIが当該製品もしくはサービスを使用することについてライセンスを与えるとか、保証もしくは是認するということを意味しません。そのような情報を使用するには第三者の特許その他の知的財産権に基づき当該第三者からライセンスを得なければならない場合もあり、またTIの特許その他の知的財産権に基づきTIからライセンスを得て頂かなければならぬ場合もあります。

TIのデータ・ブックもしくはデータ・シートの中にある情報を複製することは、その情報に一切の変更を加えること無く、かつその情報と結び付られた全ての保証、条件、制限及び通知と共に複製がなされる限りにおいて許されるものとします。当該情報に変更を加えて複製することは不公正で誤認を生じさせる行為です。TIは、そのような変更された情報や複製については何の義務も責任も負いません。

Copyright © 2010, Texas Instruments Incorporated  
日本語版 日本テキサス・インスツルメンツ株式会社

## 弊社半導体製品の取り扱い・保管について

半導体製品は、取り扱い、保管・輸送環境、基板実装条件によっては、お客様での実装前後に破壊・劣化、または故障を起こすことがあります。

弊社半導体製品のお取り扱い、ご使用にあたっては下記の点を遵守して下さい。

### 1. 静電気

- 素手で半導体製品単体を触らないこと。どうしても触る必要がある場合は、リストストラップ等で人体からアースをとり、導電性手袋等をして取り扱うこと。
- 弊社出荷梱包単位（外装から取り出された内装及び個装）又は製品単品で取り扱いを行う場合は、接地された導電性のテーブル上で（導電性マットにアースをとったもの等）、アースをした作業者が行うこと。また、コンテナ等も、導電性のものを使うこと。
- マウンタやはんだ付け設備等、半導体の実装に関わる全ての装置類は、静電気の帯電を防止する措置を施すこと。
- 前記のリストストラップ・導電性手袋・テーブル表面及び実装装置類の接地等の静電気帯電防止措置は、常に管理されその機能が確認されていること。

### 2. 温・湿度環境

- 温度：0～40°C、相対湿度：40～85%で保管・輸送及び取り扱いを行うこと。（但し、結露しないこと。）

TIの製品もしくはサービスについてTIにより示された数値、特性、条件その他のパラメーターと異なる、あるいは、それを超えてなされた説明で当該TI製品もしくはサービスを再販売することは、当該TI製品もしくはサービスに対する全ての明示的保証、及び何らかの默示的保証を無効にし、かつ不公正で誤認を生じさせる行為です。TIは、そのような説明については何の義務も責任もありません。

TIは、TIの製品が、安全でないことが致命的となる用途ないしアプリケーション（例えば、生命維持装置のように、TI製品に不良があった場合に、その不良により相当な確率で死傷等の重篤な事故が発生するようなもの）に使用されることを認めておりません。但し、お客様とTIの双方の権限有る役員が書面でそのような使用について明確に合意した場合は除きます。たとえTIがアプリケーションに関連した情報やサポートを提供了としても、お客様は、そのようなアプリケーションの安全面及び規制面から見た諸問題を解決するために必要とされる専門的知識及び技術を持ち、かつ、お客様の製品について、またTI製品をそのような安全でないことが致命的となる用途に使用することについて、お客様が全ての法的責任、規制を遵守する責任、及び安全に関する要求事項を満足させる責任を負っていることを認め、かつそのことに同意します。さらに、もし万一、TIの製品がそのような安全でないことが致命的となる用途に使用されたことによって損害が発生し、TIないしその代表者がその損害を賠償した場合は、お客様がTIないしその代表者にその全額の補償をするものとします。

TI製品は、軍事的用途もしくは宇宙航空アプリケーションないし軍事的環境、航空宇宙環境にて使用されるようには設計もされていませんし、使用されることを意図されておりません。但し、当該TI製品が、軍需対応グレード品、若しくは「強化プラスティック」製品としてTIが特別に指定した製品である場合は除きます。TIが軍需対応グレード品として指定した製品のみが軍需品の仕様書に合致いたします。お客様は、TIが軍需対応グレード品として指定していない製品を、軍事的用途もしくは軍事的環境下で使用することは、もっぱらお客様の危険負担においてなされるとのこと、及び、お客様がもっぱら責任をもって、そのような使用に関して必要とされる全ての法的要件及び規制上の要求事項を満足させなければならないことを認め、かつ同意します。

TI製品は、自動車用アプリケーションないし自動車の環境において使用されるようには設計されていませんし、また使用されることを意図されておりません。但し、TIがISO/TS 16949の要求事項を満たしていると特別に指定したTI製品は除きます。お客様は、お客様が当該TI指定品以外のTI製品を自動車用アプリケーションに使用しても、TIは当該要求事項を満たしていなかったことについて、いかなる責任も負わないことを認め、かつ同意します。

- 直射日光があたる状態で保管・輸送しないこと。

### 3. 防湿梱包

- 防湿梱包品は、開封後は個別推奨保管環境及び期間に従い基板実装すること。

### 4. 機械的衝撃

- 梱包品（外装、内装、個装）及び製品単品を落下させたり、衝撃を与えないこと。

### 5. 熱衝撃

- はんだ付け時は、最低限260°C以上の高温状態に、10秒以上さらさないこと。（個別推奨条件がある時はそれに従うこと。）

### 6. 汚染

- はんだ付け性を損なう、又はアルミ配線腐食の原因となるような汚染物質（硫黄、塩素等ハロゲン）のある環境で保管・輸送しないこと。
- はんだ付け後は十分にフラックスの洗浄を行うこと。（不純物含有率が一定以下に保証された無洗浄タイプのフラックスは除く。）

以上

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins  | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|-----------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| DAC8164IAPW           | Active        | Production           | TSSOP (PW)   16 | 90   TUBE             | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 105   | DAC 8164            |
| DAC8164IAPW.A         | Active        | Production           | TSSOP (PW)   16 | 90   TUBE             | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 105   | DAC 8164            |
| DAC8164IBPW           | Active        | Production           | TSSOP (PW)   16 | 90   TUBE             | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 105   | DAC 8164 B          |
| DAC8164IBPW.A         | Active        | Production           | TSSOP (PW)   16 | 90   TUBE             | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 105   | DAC 8164 B          |
| DAC8164IDPW           | Active        | Production           | TSSOP (PW)   16 | 90   TUBE             | Yes         | Call TI                              | Level-2-260C-1 YEAR               | -40 to 105   | DAC 8164 D          |
| DAC8164IDPW.A         | Active        | Production           | TSSOP (PW)   16 | 90   TUBE             | Yes         | Call TI                              | Level-2-260C-1 YEAR               | -40 to 105   | DAC 8164 D          |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

---

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

## PACKAGE OUTLINE

**PW0016A**



## **TSSOP - 1.2 mm max height**

## SMALL OUTLINE PACKAGE



## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
  2. This drawing is subject to change without notice.
  3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
  4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
  5. Reference JEDEC registration MO-153.

# EXAMPLE BOARD LAYOUT

PW0016A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 10X



SOLDER MASK DETAILS

4220204/B 12/2023

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.
7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

PW0016A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE: 10X

4220204/B 12/2023

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## 重要なお知らせと免責事項

TI は、技術データと信頼性データ (データシートを含みます)、設計リソース (リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1) お客様のアプリケーションに適した TI 製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025 年 10 月