

# CSD17318Q2 30V N チャネル NexFET™ パワー MOSFET

## 1 特長

- 5V ゲートドライブに最適化
- 低い容量と電荷
- 低い  $R_{DS(ON)}$
- 低い熱抵抗
- 鉛不使用
- RoHS に準拠
- ハロゲン不使用
- SON 2mm × 2mm プラスチック パッケージ

## 2 アプリケーション

- ストレージ、タブレット、ハンドヘルド機器
- 負荷スイッチ アプリケーションに最適化
- DC/DC コンバータ
- バッテリおよび負荷管理 アプリケーション

## 3 概要

この 30V、12.6mΩ、2mm × 2mm SON NexFET™ パワー MOSFET は、電力変換アプリケーションでの損失を最小限に抑えるように設計され、5V ゲートドライブ アプリケーションに最適化されています。2mm × 2mm SON により、このサイズのパッケージでは非常に優れた熱特性を実現しています。



図 3-1. 上面図



オン状態の抵抗とゲート-ソース間電圧との関係

## 製品概要

| $T_A = 25^\circ\text{C}$ |                 | 標準値                    | 単位   |
|--------------------------|-----------------|------------------------|------|
| $V_{DS}$                 | ドレイン - ソース間電圧   | 30                     | V    |
| $Q_g$                    | ゲートの合計電荷 (4.5V) | 6.0                    | nC   |
| $Q_{gd}$                 | ゲート-ドレイン間ゲート電荷  | 1.3                    | nC   |
| $R_{DS(on)}$             | ドレイン - ソース間オン抵抗 | $V_{GS} = 2.5\text{V}$ | 20   |
|                          |                 | $V_{GS} = 4.5\text{V}$ | 13.9 |
|                          |                 | $V_{GS} = 8\text{V}$   | 12.6 |
| $V_{GS(th)}$             | スレッショルド電圧       | 0.9                    | V    |

## 製品情報 (1)

| 部品番号        | 数量   | メディア     | パッケージ                                  | 出荷形態       |
|-------------|------|----------|----------------------------------------|------------|
| CSD17318Q2  | 3000 | 7インチ リール | SON<br>2.00mm × 2.00mm<br>プラスチック パッケージ | テープ アンドリール |
| CSD17318Q2T | 250  |          |                                        |            |

(1) 利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。

## 絶対最大定格

| $T_A = 25^\circ\text{C}$ |                                                                                  | 値        | 単位 |
|--------------------------|----------------------------------------------------------------------------------|----------|----|
| $V_{DS}$                 | ドレイン - ソース間電圧                                                                    | 30       | V  |
| $V_{GS}$                 | ゲート-ソース間電圧                                                                       | $\pm 10$ | V  |
| $I_D$                    | 連続ドレイン電流 (パッケージ制限)                                                               | 21.5     | A  |
|                          | 連続ドレイン電流 (シリコン制限)、 $T_C = 25^\circ\text{C}$                                      | 25       |    |
|                          | 連続ドレイン電流 <sup>(1)</sup>                                                          | 10       |    |
| $I_{DM}$                 | パルスドレイン電流、 $T_A = 25^\circ\text{C}$ <sup>(2)</sup>                               | 68       | A  |
| $P_D$                    | 消費電力 <sup>(1)</sup>                                                              | 2.5      | W  |
|                          | 消費電力、 $T_C = 25^\circ\text{C}$                                                   | 16       |    |
| $T_J, T_{STG}$           | 動作時の接合部温度、保存温度                                                                   | -55~150  | °C |
| $E_{AS}$                 | アバランシェ エネルギー、単一パルス、 $I_D = 12.4\text{A}$ , $L = 0.1\text{mH}$ , $R_G = 25\Omega$ | 7.7      | mJ |

(1) 厚さ 0.06 インチの FR4 PCB 上に構築された面積 1 平方インチ、2 オンスの Cu パッド上で、標準値  $R_{θJA} = 55^\circ\text{C}/\text{W}$  です。

(2) 最大  $R_{θJC} = 7^\circ\text{C}/\text{W}$ 、パルス期間  $\leq 100\mu\text{s}$ 、デューティ サイクル  $\leq 1\%$



ゲート電荷

 このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

English Data Sheet: [SLPS667](#)

## Table of Contents

|                                    |   |                                                    |   |
|------------------------------------|---|----------------------------------------------------|---|
| 1 特長                               | 1 | 5 Device and Documentation Support                 | 7 |
| 2 アプリケーション                         | 1 | 5.1 ドキュメントの更新通知を受け取る方法                             | 7 |
| 3 概要                               | 1 | 5.2 サポート・リソース                                      | 7 |
| 4 Specifications                   | 3 | 5.3 Trademarks                                     | 7 |
| 4.1 Electrical Characteristics     | 3 | 6 Revision History                                 | 7 |
| 4.2 Thermal Characteristics        | 3 | 7 Mechanical, Packaging, and Orderable Information | 8 |
| 4.3 Typical MOSFET Characteristics | 4 |                                                    |   |

## 4 Specifications

### 4.1 Electrical Characteristics

$T_A = 25^\circ\text{C}$  (unless otherwise noted)

| PARAMETER                      | TEST CONDITIONS                                                                                                           | MIN  | TYP  | MAX | UNIT             |
|--------------------------------|---------------------------------------------------------------------------------------------------------------------------|------|------|-----|------------------|
| <b>STATIC CHARACTERISTICS</b>  |                                                                                                                           |      |      |     |                  |
| $\text{BV}_{\text{DSS}}$       | Drain-to-source voltage<br>$V_{\text{GS}} = 0\text{V}$ , $I_{\text{D}} = 250\mu\text{A}$                                  | 30   |      |     | V                |
| $I_{\text{DSS}}$               | Drain-to-source leakage<br>$V_{\text{GS}} = 0\text{V}$ , $V_{\text{DS}} = 24\text{V}$                                     |      | 1    |     | $\mu\text{A}$    |
| $I_{\text{GSS}}$               | Gate-to-source leakage<br>$V_{\text{DS}} = 0\text{V}$ , $V_{\text{GS}} = 10\text{V}$                                      |      | 100  |     | nA               |
| $V_{\text{GS(th)}}$            | Gate-to-source threshold voltage<br>$V_{\text{DS}} = V_{\text{GS}}$ , $I_{\text{D}} = 250\mu\text{A}$                     | 0.6  | 0.9  | 1.2 | V                |
| $R_{\text{DS(on)}}$            | $V_{\text{GS}} = 2.5\text{V}$ , $I_{\text{D}} = 8\text{A}$                                                                | 20   | 30   |     | $\text{m}\Omega$ |
|                                | $V_{\text{GS}} = 4.5\text{V}$ , $I_{\text{D}} = 8\text{A}$                                                                | 13.9 | 16.9 |     |                  |
|                                | $V_{\text{GS}} = 8\text{V}$ , $I_{\text{D}} = 8\text{A}$                                                                  | 12.6 | 15.1 |     |                  |
| $g_{\text{fs}}$                | Transconductance<br>$V_{\text{DS}} = 3\text{V}$ , $I_{\text{D}} = 8\text{A}$                                              | 42   |      |     | S                |
| <b>DYNAMIC CHARACTERISTICS</b> |                                                                                                                           |      |      |     |                  |
| $C_{\text{iss}}$               | Input capacitance                                                                                                         | 676  | 879  |     | pF               |
| $C_{\text{oss}}$               | Output capacitance                                                                                                        | 71   | 92   |     | pF               |
| $C_{\text{rss}}$               | Reverse transfer capacitance                                                                                              | 39   | 51   |     | pF               |
| $R_{\text{G}}$                 | Series gate resistance                                                                                                    | 1.0  | 2.0  |     | $\Omega$         |
| $Q_{\text{g}}$                 | Gate charge total (4.5 V)                                                                                                 | 6.0  |      |     | nC               |
| $Q_{\text{gd}}$                | Gate charge gate-to-drain                                                                                                 | 1.3  |      |     | nC               |
| $Q_{\text{gs}}$                | Gate charge gate-to-source                                                                                                | 1.5  |      |     | nC               |
| $Q_{\text{g(th)}}$             | Gate charge at $V_{\text{th}}$                                                                                            | 0.7  |      |     | nC               |
| $Q_{\text{oss}}$               | Output charge                                                                                                             | 2.7  |      |     | nC               |
| $t_{\text{d(on)}}$             | Turnon delay time                                                                                                         | 5    |      |     | ns               |
| $t_{\text{r}}$                 | Rise time                                                                                                                 | 16   |      |     | ns               |
| $t_{\text{d(off)}}$            | Turnoff delay time                                                                                                        | 13   |      |     | ns               |
| $t_{\text{f}}$                 | Fall time                                                                                                                 | 4    |      |     | ns               |
| <b>DIODE CHARACTERISTICS</b>   |                                                                                                                           |      |      |     |                  |
| $V_{\text{SD}}$                | Diode forward voltage<br>$I_{\text{SD}} = 8\text{A}$ , $V_{\text{GS}} = 0\text{V}$                                        | 0.8  | 1.0  |     | V                |
| $Q_{\text{rr}}$                | Reverse recovery charge                                                                                                   | 2.9  |      |     | nC               |
| $t_{\text{rr}}$                | Reverse recovery time<br>$V_{\text{DD}} = 15\text{V}$ , $I_{\text{F}} = 8\text{A}$ ,<br>$dI/dt = 300\text{A}/\mu\text{s}$ | 12   |      |     | ns               |

### 4.2 Thermal Characteristics

$T_A = 25^\circ\text{C}$  (unless otherwise noted)

| PARAMETER                | MIN                                                       | TYP | MAX | UNIT                      |
|--------------------------|-----------------------------------------------------------|-----|-----|---------------------------|
| $R_{\theta_{\text{JC}}}$ | Thermal resistance junction-to-case <sup>(1)</sup>        |     | 7.9 | $^\circ\text{C}/\text{W}$ |
| $R_{\theta_{\text{JA}}}$ | Thermal resistance junction-to-ambient <sup>(1) (2)</sup> |     | 65  | $^\circ\text{C}/\text{W}$ |

(1)  $R_{\theta_{\text{JC}}}$  is determined with the device mounted on a 1in<sup>2</sup> (6.45cm<sup>2</sup>), 2oz (0.071mm) thick Cu pad on a 1.5in × 1.5in (3.81cm × 3.81cm), 0.06in (1.52mm) thick FR4 PCB.  $R_{\theta_{\text{JC}}}$  is specified by design, whereas  $R_{\theta_{\text{JA}}}$  is determined by the user's board design.

(2) Device mounted on FR4 material with 1in<sup>2</sup> (6.45cm<sup>2</sup>), 2oz (0.071mm) thick Cu.



Max  $R_{\theta,JA}$  = 65°C/W when mounted on 1in<sup>2</sup> (6.45cm<sup>2</sup>) of 2oz (0.071mm) thick Cu.



Max  $R_{\theta,JA}$  = 250°C/W when mounted on a minimum pad area of 2oz (0.071mm) thick Cu.

### 4.3 Typical MOSFET Characteristics

$T_A$  = 25°C (unless otherwise noted)



図 4-1. Transient Thermal Impedance



図 4-2. Saturation Characteristics



図 4-3. Transfer Characteristics



図 4-4. Gate Charge



図 4-5. Capacitance



図 4-6. Threshold Voltage vs Temperature



図 4-7. On-State Resistance vs Gate-to-Source Voltage



図 4-8. Normalized On-State Resistance vs Temperature



図 4-9. Typical Diode Forward Voltage



図 4-10. Maximum Safe Operating Area

図 4-11. Single Pulse Unclamped Inductive  
Switching

図 4-12. Maximum Drain Current vs Temperature

## 5 Device and Documentation Support

### 5.1 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 5.2 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの使用条件を参照してください。

### 5.3 Trademarks

NexFET™ is a trademark of Texas Instruments.

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

## 6 Revision History

| Changes from Revision A (February 2017) to Revision B (June 2024) | Page |
|-------------------------------------------------------------------|------|
| • ドキュメント全体にわたって表、図、相互参照の採番方法を更新.....                              | 1    |

## 7 Mechanical, Packaging, and Orderable Information

The following pages include mechanical, packaging, and orderable information. This information is the most current data available for the designated devices. This data is subject to change without notice and revision of this document. For browser-based versions of this data sheet, refer to the left-hand navigation.

## 重要なお知らせと免責事項

テキサス・インスツルメンツは、技術データと信頼性データ（データシートを含みます）、設計リソース（リファレンス デザインを含みます）、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、テキサス・インスツルメンツ製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した テキサス・インスツルメンツ製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている テキサス・インスツルメンツ製品を使用するアプリケーションの開発の目的でのみ、テキサス・インスツルメンツはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。テキサス・インスツルメンツや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、テキサス・インスツルメンツおよびその代理人を完全に補償するものとし、テキサス・インスツルメンツは一切の責任を拒否します。

テキサス・インスツルメンツの製品は、[テキサス・インスツルメンツの販売条件](#)、または [ti.com](#) やかかる テキサス・インスツルメンツ製品の関連資料などのいづれかを通じて提供する適用可能な条項の下で提供されています。テキサス・インスツルメンツがこれらのリソースを提供することは、適用されるテキサス・インスツルメンツの保証または他の保証の放棄の拡大や変更を意味するものではありません。

お客様がいかなる追加条項または代替条項を提案した場合でも、テキサス・インスツルメンツはそれらに異議を唱え、拒否します。

郵送先住所: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265

Copyright © 2024, Texas Instruments Incorporated

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|----------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| CSD17318Q2            | Active        | Production           | WSON (DQK)   6 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -55 to 150   | 1718                |
| CSD17318Q2.B          | Active        | Production           | WSON (DQK)   6 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -55 to 150   | 1718                |
| CSD17318Q2G4.B        | Active        | Production           | WSON (DQK)   6 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -55 to 150   | 1718                |
| CSD17318Q2T           | Active        | Production           | WSON (DQK)   6 | 250   SMALL T&R       | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -55 to 150   | 1718                |
| CSD17318Q2T.B         | Active        | Production           | WSON (DQK)   6 | 250   SMALL T&R       | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -55 to 150   | 1718                |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**TAPE AND REEL INFORMATION**


|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

**QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**


\*All dimensions are nominal

| Device      | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|-------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| CSD17318Q2  | WSON         | DQK             | 6    | 3000 | 180.0              | 9.5                | 2.3     | 2.3     | 1.0     | 4.0     | 8.0    | Q1            |
| CSD17318Q2T | WSON         | DQK             | 6    | 250  | 180.0              | 9.5                | 2.3     | 2.3     | 1.0     | 4.0     | 8.0    | Q1            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device      | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|-------------|--------------|-----------------|------|------|-------------|------------|-------------|
| CSD17318Q2  | WSON         | DQK             | 6    | 3000 | 189.0       | 185.0      | 36.0        |
| CSD17318Q2T | WSON         | DQK             | 6    | 250  | 189.0       | 185.0      | 36.0        |

## GENERIC PACKAGE VIEW

**DQK 6**

**WSON - 0.8 mm max height**

**2 x 2, 0.65 mm pitch**

PLASTIC SMALL OUTLINE - NO LEAD

This image is a representation of the package family, actual package may vary.  
Refer to the product data sheet for package details.



4229807/A

## MECHANICAL DATA

DQK (S-PWSON-N6)

PLASTIC SMALL OUTLINE NO-LEAD



4210192/B 01/10

- NOTES:
- A. All linear dimensions are in millimeters. Dimensioning and tolerancing per ASME Y14.5M-1994.
  - B. This drawing is subject to change without notice.
  - C. Small Outline No-Lead (SON) package configuration.

The package thermal pads must be soldered to the board for thermal and mechanical performance.

## THERMAL INFORMATION

This package incorporates an exposed thermal pad that is designed to be attached directly to an external heatsink. The thermal pad must be soldered directly to the printed circuit board (PCB). After soldering, the PCB can be used as a heatsink. In addition, through the use of thermal vias, the thermal pad can be attached directly to the appropriate copper plane shown in the electrical schematic for the device, or alternatively, can be attached to a special heatsink structure designed into the PCB. This design optimizes the heat transfer from the integrated circuit (IC).

For information on the Quad Flatpack No-Lead (QFN) package and its advantages, refer to Application Report, Quad Flatpack No-Lead Logic Packages, Texas Instruments Literature No. SCBA017. This document is available at [www.ti.com](http://www.ti.com).

The exposed thermal pad dimensions for this package are shown in the following illustration.



Bottom View

NOTE: All linear dimensions are in millimeters

Exposed Thermal Pad Dimensions

## 重要なお知らせと免責事項

TI は、技術データと信頼性データ (データシートを含みます)、設計リソース (リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1) お客様のアプリケーションに適した TI 製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025 年 10 月