JAJUA40A
November 2023 – October 2025
1
説明
設計を開始
特長
5
1
評価基板の概要
1.1
はじめに
1.2
キットの内容
1.3
製品情報
1.4
EVM のリビジョンおよびアセンブリ バリエーション
1.5
仕様
2
ハードウェア
2.1
補足画像
2.2
主な特長
2.2.1
プロセッサ
2.2.2
電源
2.2.3
メモリ
2.2.4
JTAG / エミュレータ
2.2.5
サポートされるインターフェイスおよびペリフェラル
2.2.6
拡張コネクタ/ヘッダー
2.3
インターフェイス マッピング
2.4
電源オン/オフの手順
2.4.1
電源オンの手順
2.4.2
電源オフの手順
2.4.3
テスト ポイント
2.5
クロック処理
2.5.1
ペリフェラル リファレンス クロック
2.6
リセット
2.7
カメラ シリアル インターフェイス (CSI)
2.8
オープン LVDS ディスプレイ インターフェイス (OLDI)
2.9
ディスプレイ シリアル インターフェイス (DSI)
2.10
オーディオ コーデック インターフェイス
2.11
HDMI ディスプレイ
2.12
JTAG インターフェイス
2.13
テスト オートメーション ヘッダー
2.14
UART インターフェイス
2.15
USB インターフェイス
2.15.1
USB 2.0 タイプ A インターフェイス
2.15.2
USB 2.0 Type-C® インターフェイス
2.16
メモリ インターフェイス
2.16.1
LPDDR4 インターフェイス
2.16.2
オクタル シリアル ペリフェラル インターフェイス (OSPI)
2.16.3
MMC インターフェイス
2.16.3.1
MMC0 - eMMC インターフェイス
2.16.3.2
MMC1 — マイクロ SD インターフェイス
2.16.3.3
MMC2 - M.2 Key E インターフェイス
2.16.4
基板 ID EEPROM
2.17
イーサネット インターフェイス
2.17.1
CPSW イーサネット PHY ストラッピング
2.17.2
CPSW イーサネット PHY1 のデフォルト構成
2.17.3
CPSW イーサネット PHY2 のデフォルト構成
2.18
GPIO ポート エクスパンダ
2.19
GPIO へのマッピング
2.20
電源
2.20.1
電源要件
2.20.2
電源入力
2.20.3
電源
2.20.4
電源シーケンス
2.20.5
AM62P SoC 電源
2.20.6
電流監視
2.21
評価基板のユーザー設定/構成
2.21.1
DIP スイッチ
2.21.2
ブート モード
2.21.3
ユーザー テスト LED
2.22
拡張ヘッダ
2.22.1
ユーザー拡張コネクタ
2.22.2
MCU コネクタ
2.22.3
GPMC NAND (x8) コネクタ
2.23
割り込み
2.24
I2C アドレス マッピング
3
ハードウェア設計ファイル
4
準拠に関する情報
4.1
準拠および認証
5
追加情報
5.1
ハードウェアまたはソフトウェアに関する既知の問題
5.1.1
問題 1 — ウォッチドッグ リセット
5.1.2
問題 2 — 電源オフ シーケンス
5.1.3
問題 3:TIVA を使用した電源サイクルの失敗
5.2
商標
80
6
改訂履歴
EVM User's Guide
AM62P SK 評価基板
最新の英語版をダウンロード