UltraScale™is a TM ofXilinx Incorporated.
Xilinx, 航空级 Xilinx®, and Kintex®Vivado®AlphaData ADA-SDEV-KIT1&2are reg TMs ofXilinx Incorporated.
Microsoft® and Windows®are reg TMs ofMicrosoft Corporation.
Other TMs
此设计旨在使用 JMODE0 连接 Alpha Data 系统开发套件 (SDEV) 与 ADC12DJ3200EVMCVAL。此设计使用定制的 TI JESD204B IP,该 IP 同时实施 JESD204B Base IP 和 JESD204B PHY IP,以在单器件模式下以 6.2 GSPS 的速率从 ADC12DJ3200QML-SP 器件获取 JESD204B 数据,数据通道速率为 12.4 Gbps。该参考设计实现了一个传输层,以便从 8 个通道收集 40 个样片(如数据表的 JMODE0 表中所述)。使用 Xilinx Internal Logic Analyzer (ILA) 工具捕获样片并传送到 PC,然后可以使用 TI High-Speed Data Converter Pro GUI 显示结果。
AlphaData SDEV 具有标准 FMC+ 连接器,可在此板和 TI JESD204B ADC12DJ3200CEVMCVAL 之间提供接口。对于通信,AlphaData SDEV 使用 JTAG 通过主机 PC 采集和接收数据。借助行业标准 JTAG 连接器则可使用 Xilinx 的设计工具 Vivado® 设计套件来配置 FPGA。为此集成设计的固件仅在 6.2 GSPS 单 ADC 条件下支持 JMODE0。未来的固件将支持此 ADC 的所有模式。