• Menu
  • Product
  • Email
  • PDF
  • Order now
  • 适用于 Jacinto™ 7 J721E、PDN-0B 的 TPS65941212-Q1 和 TPS65941111-Q1 PMIC 用户指南

    • ZHCU859B June   2021  – February 2022

       

  • CONTENTS
  • SEARCH
  • 适用于 Jacinto™ 7 J721E、PDN-0B 的 TPS65941212-Q1 和 TPS65941111-Q1 PMIC 用户指南
  1.   商标
  2. 1引言
  3. 2器件版本
  4. 3处理器连接
    1. 3.1 电源映射
    2. 3.2 控制映射
  5. 4支持功能安全系统
    1. 4.1 达到 ASIL-B 系统要求
    2. 4.2 达到 ASIL-D 系统要求
  6. 5静态 NVM 设置
    1. 5.1  基于应用程序的配置设置
    2. 5.2  器件标识设置
    3. 5.3  BUCK 设置
    4. 5.4  LDO 设置
    5. 5.5  VCCA 设置
    6. 5.6  GPIO 设置
    7. 5.7  有限状态机 (FSM) 设置
    8. 5.8  中断设置
    9. 5.9  POWERGOOD 设置
    10. 5.10 其他设置
    11. 5.11 接口设置
    12. 5.12 多器件设置
    13. 5.13 看门狗设置
  7. 6可预配置的有限状态机 (PFSM) 设置
    1. 6.1 配置的状态
    2. 6.2 PFSM 触发器
    3. 6.3 电源序列
      1. 6.3.1 TO_SAFE_SEVERE 和 TO_SAFE
      2. 6.3.2 TO_SAFE_ORDERLY 和 TO_STANDBY
      3. 6.3.3 ACTIVE_TO_WARM
      4. 6.3.4 ESM_SOC_ERROR
      5. 6.3.5 PWR_SOC_ERROR
      6. 6.3.6 MCU_TO_WARM
      7. 6.3.7 TO_MCU
      8. 6.3.8 TO_ACTIVE
      9. 6.3.9 挂起至 RAM (TO_S2R)
  8. 7NVM 更改的影响
  9. 8参考文献
  10. 9修订历史记录
  11. 重要声明
search No matches found.
  • Full reading width
    • Full reading width
    • Comfortable reading width
    • Expanded reading width
  • Card for each section
  • Card with all content

 

USER'S GUIDE

适用于 Jacinto™ 7 J721E、PDN-0B 的 TPS65941212-Q1 和 TPS65941111-Q1 PMIC 用户指南

本资源的原文使用英文撰写。 为方便起见,TI 提供了译文;由于翻译过程中可能使用了自动化工具,TI 不保证译文的准确性。 为确认准确性,请务必访问 ti.com 参考最新的英文版本(控制文档)。

商标

Jacintoare TMs ofTexas Instruments.

Other TMs

1 引言

本用户指南介绍了两个 TPS6594-Q1 器件与具有独立 MCU 和主电源轨的 DRA829V 或 TDA4VM 处理器之间的配电网络 (PDN) PDN-0B。此 PDN 可根据需要对处理器 MCU 和主电压源进行板级隔离,从而利用处理器架构实现两个所需的最终产品特性:

  1. MCU 处理器充当主处理资源上的独立安全监控器(MCU 安全岛),以确保系统安全运行。
  2. MCU 处理器保持最小的系统运行(仅 MCU),以显著降低处理器功耗,从而延长待机使用情况下的电池寿命并降低元件温度。

本说明包括以下内容来以说明平台系统操作:

  1. PDN 电源连接
  2. PDN 数字控制连接
  3. 初级和次级PMIC 的默认 NVM 内容
  4. 支持高级处理器系统的不同 PDN 电源状态转换的PMIC排序设置
PMIC 和处理器数据手册介绍了建议的运行条件、电气特性、外部元件、封装详情、寄存器映射和整体元件功能。如果任何用户指南、应用报告或其他参考资料之间存在任何不一致,应以数据表规格为准。

2 器件版本

TPS6594-Q1 器件有不同的可订购零件型号 (PN),具有独特的 NVM 设置,以支持不同的最终产品用例和处理器类型。每个 PMIC 器件的独特 NVM 设置根据 PDN 设计进行了优化,以支持不同的处理器、处理负载、SDRAM 类型、系统功能安全级别和最终产品特性(如低功耗模式、处理器电压和内存子系统)。NVM_ID 和 NVM_REV 这两个寄存器均可识别NVM设置。每个 PMIC 器件可通过表 2-1 中列出的零件型号、NVM_ID 和 NVM_REV 值来区分。

表 2-1 用于独立 MCU 和主 PDN 系统的双TPS6594-Q1 可订购零件型号
PDN 用例 PDN 可订购零型号 TI_NVM_ID (TI_NVM_REV) 可订购零型号 TI_NVM_ID (TI_NVM_REV) 错误信号监控
  • 在初级 PMIC 三相 CPU 电源轨上高达 9A(1)
  • 在次级 PMIC 四相内核电压轨上高达 12A1
  • 在 SDRAM 上高达 3.4A(1),支持 LPDDR4
  • 支持处理器 2GHz 最大时钟以及高速 SERDES 运行
  • 支持 32Gb LPDDR4 SDRAM,数据速率为 4266MTs
  • 通过 MCU 安全岛支持高达 ASIL-D 级别的功能安全
  • 支持“仅 MCU”和“DDR_滞留”低功耗模式
  • 支持 3.3V 或 1.8V 的 I/O 电平
  • 支持可选的最终产品特性:
    • 符合标准的高速 SD 卡内存
    • 符合标准的 USB 2.0 接口
    • 高安全处理器的板载 Efuse 编程
0B TPS65941212RWERQ1 0x12 (0x03) TPS65941111RWERQ1 0x11 (0x03) 将 MCU 和 SOC组合
0C TPS65941213RWERQ1 0x13 (0x04) TPS65941111RWERQ1 0x11 (0x03) 专用 MCU 和 SOC
(1) TI 建议在最大预期负载电流与每个 PMIC 输出电源轨允许的最大电流之间留出15% 的裕度。

注: 建议PDN-0C用于所有的新设计和需要在 PDN-0C 中通过 GPIO 优化提供的附加功能安全覆盖的设计。本文档描述了PDN-0B。

3 处理器连接

本部分详细介绍了双TPS6594-Q1 电源器件和 GPIO 信号如何连接到处理器和其他外设元件,以支持 PDN 用例。

 

Texas Instruments

© Copyright 1995-2025 Texas Instruments Incorporated. All rights reserved.
Submit documentation feedback | IMPORTANT NOTICE | Trademarks | Privacy policy | Cookie policy | Terms of use | Terms of sale