• Menu
  • Product
  • Email
  • PDF
  • Order now
  • SN65DP141 DisplayPort 线性转接驱动器

    • ZHCSEQ7C February   2016  – December 2021 SN65DP141

      PRODUCTION DATA  

  • CONTENTS
  • SEARCH
  • SN65DP141 DisplayPort 线性转接驱动器
  1. 1 特性
  2. 2 应用
  3. 3 说明
  4. 4 Revision History
  5. 5 Pin Configuration and Functions
  6. 6 Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Switching Characteristics
    7. 6.7 Switching Characteristics, I2C Interface
    8. 6.8 Typical Characteristics
  7. 7 Parameter Measurement Information
  8. 8 Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 DC and AC Independent Gain Control
      2. 8.3.2 Two-Wire Serial Interface and Control Logic
      3. 8.3.3 Bus Idle
      4. 8.3.4 Start Data Transfer
      5. 8.3.5 Stop Data Transfer
      6. 8.3.6 Data Transfer
      7. 8.3.7 Acknowledge
    4. 8.4 Device Functional Modes
      1. 8.4.1 TRACE and CABLE Equalization Modes
      2. 8.4.2 Control Modes
      3. 8.4.3 GPIO MODE
      4. 8.4.4 I2C Mode
    5. 8.5 Register Maps
      1. 8.5.1  Register 0x00 (General Device Settings) (offset = 00000000) [reset = 00000000]
      2. 8.5.2  Register 0x01 (Channel Enable) (offset = 00000000) [reset = 00000000]
      3. 8.5.3  Register 0x02 (Channel 0 Control Settings) (offset = 00000000) [reset = 00000000]
      4. 8.5.4  Register 0x03 (Channel 0 Enable Settings) (offset = 00000000) [reset = 00000000]
      5. 8.5.5  Register 0x05 (Channel 1 Control Settings) (offset = 00000000) [reset = 00000000]
      6. 8.5.6  Register 0x06 (Channel 1 Enable Settings) (offset = 00000000) [reset = 00000000]
      7. 8.5.7  Register 0x08 (Channel 2 Control Settings) (offset = 00000000) [reset = 00000000]
      8. 8.5.8  Register 0x09 (Channel 2 Enable Settings) (offset = 00000000) [reset = 00000000]
      9. 8.5.9  Register 0x0B (Channel 3 Control Settings) (offset = 00000000) [reset = 00000000]
      10. 8.5.10 Register 0x0C (Channel 3 Control Settings) (offset = 00000000) [reset = 00000000]
  9. 9 Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 接收文档更新通知
    2. 12.2 支持资源
    3. 12.3 Trademarks
    4. 12.4 Electrostatic Discharge Caution
    5. 12.5 术语表
  13. 13Mechanical, Packaging, and Orderable Information
  14. 重要声明
search No matches found.
  • Full reading width
    • Full reading width
    • Comfortable reading width
    • Expanded reading width
  • Card for each section
  • Card with all content

 

DATA SHEET

SN65DP141 DisplayPort 线性转接驱动器

本资源的原文使用英文撰写。 为方便起见,TI 提供了译文;由于翻译过程中可能使用了自动化工具,TI 不保证译文的准确性。 为确认准确性,请务必访问 ti.com 参考最新的英文版本(控制文档)。

1 特性

  • 支持 VESA DisplayPort 1.4a、
    2.0 和 eDP 1.4
  • 四通道线性转接驱动器,支持高达 12Gbps 的数据速率,包括 DisplayPort RBR、HBR、HBR2、HBR3 和 UHBR10
  • 与协议无关
  • 透明呈现 DP 链路训练
  • 与在链路上的位置无关,适用于源端、接收端和电缆应用
  • 6GHz 时模拟均衡为 15dB
  • 输出线性动态范围:1200mV
  • 带宽:>20 GHz
  • 6GHz 时的回波损耗优于 16dB
  • 2.5V 或 3.3V ±5% 单电源选项
  • 低功耗,2.5V VCC 时每通道 80mW
  • GPIO 或 I2C 控制

2 应用

  • 平板电脑
  • 笔记本电脑
  • 台式机
  • 扩展坞

3 说明

SN65DP141 是一款与协议无关的异步、低延迟、四通道线性均衡器,该器件经过优化适用于高达 12Gbps 的数据速率并且可对电路板走线和电缆所产生的损耗进行补偿。

该器件透明呈现 DisplayPort (DP) 链路训练,这使得 DP 发送设备和接收设备能够执行有效的链路训练,克服了传统 aux snooping 转接驱动器的缺点。此外,该器件与位置无关。它可置于源设备、电缆或接收设备内,从而为总体链路预算有效提供负损耗 分量。SN65DP141 内的线性均衡在与接收器搭配使用时还可提高链路裕度,从而实现判决反馈均衡 (DFE)。

SN65DP141 支持采用 I2C 和 GPIO 配置对均衡、增益、动态范围进行独立通道控制。

器件信息(1)
器件型号 封装 封装尺寸(标称值)
SN65DP141 WQFN (38) 7.00mm × 5.00mm
(1) 如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。

GUID-2F8E2E2F-72D7-4535-BFE7-D31DFCF99B5C-low.gif简化版原理图

4 Revision History

Changes from Revision B (September 2021) to Revision C (December 2021)

  • Changed the I2C_EN pin Type from internal pull-up to internal pull-down Go

Changes from Revision A (October 2016) to Revision B (September 2021)

  • 更新了整个文档中的表格、图和交叉参考的编号格式Go
  • 将特性从:“支持 VESA DisplayPort 1.3 和 eDP 1.4”更新为:“支持 VESA DisplayPort 1.4a、2.0 和 eDP 1.4”Go
  • 将特性从“包括 DisplayPort RBR、HBR、HBR2 和 HBR3”更新为“包括 DisplayPort RBR、HBR、HBR2、HBR3 和 UHBR10”Go
  • Updated the DP bit rates from: RBR to HBR3 (1.6 Gbps, 2.7 Gbps, 5.4 Gbps and 8.1 Gbps ... to: RBR to UHBR10 (1.6 Gbps, 2.7 Gbps, 5.4 Gbps, 8.1 Gbps and 10.0 Gbps … in the Overview sectionGo
  • Updated Operating data rate from HBR3 (8.1 Gbps) to UHBR10 (10 Gbps)Go

Changes from Revision * (February 2016) to Revision A (October 2016)

  • Replaced Figure 9-2 Go

 

Texas Instruments

© Copyright 1995-2025 Texas Instruments Incorporated. All rights reserved.
Submit documentation feedback | IMPORTANT NOTICE | Trademarks | Privacy policy | Cookie policy | Terms of use | Terms of sale