• Menu
  • Product
  • Email
  • PDF
  • Order now
  • 具有 HDCP 的 DS90UB929-Q1 720p HDMI 转 FPD-Link III 桥接串行器具有 HDCP 的

    • ZHCSD38B November   2014  – August 2019 DS90UB929-Q1

      PRODUCTION DATA.  

  • CONTENTS
  • SEARCH
  • 具有 HDCP 的 DS90UB929-Q1 720p HDMI 转 FPD-Link III 桥接串行器具有 HDCP 的
  1. 1 特性
  2. 2 应用
  3. 3 说明
    1.     Device Images
      1.      应用图表
  4. 4 修订历史记录
  5. 5 Pin Configuration and Functions
    1.     Pin Functions
  6. 6 Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  ESD Ratings
    3. 6.3  Recommended Operating Conditions
    4. 6.4  Thermal Information
    5. 6.5  DC Electrical Characteristics
    6. 6.6  AC Electrical Characteristics
    7. 6.7  DC And AC Serial Control Bus Characteristics
    8. 6.8  Recommended Timing for the Serial Control Bus
    9. 6.9  Timing Diagrams
    10. 6.10 Typical Characteristics
  7. 7 Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  High-Definition Multimedia Interface (HDMI)
        1. 7.3.1.1 HDMI Receive Controller
      2. 7.3.2  Transition Minimized Differential Signaling
      3. 7.3.3  Enhanced Display Data Channel
      4. 7.3.4  Extended Display Identification Data (EDID)
        1. 7.3.4.1 External Local EDID (EEPROM)
        2. 7.3.4.2 Internal EDID (SRAM)
        3. 7.3.4.3 External Remote EDID
        4. 7.3.4.4 Internal Pre-Programmed EDID
      5. 7.3.5  Consumer Electronics Control (CEC)
      6. 7.3.6  +5-V Power Signal
      7. 7.3.7  Hot Plug Detect (HPD)
      8. 7.3.8  High-Speed Forward Channel Data Transfer
      9. 7.3.9  Back Channel Data Transfer
      10. 7.3.10 Power Down (PDB)
      11. 7.3.11 Serial Link Fault Detect
      12. 7.3.12 Interrupt Pin (INTB)
      13. 7.3.13 Remote Interrupt Pin (REM_INTB)
      14. 7.3.14 General-Purpose I/O
        1. 7.3.14.1 GPIO[3:0] Configuration
        2. 7.3.14.2 GPIO_REG[8:5] Configuration
      15. 7.3.15 Backward Compatibility
      16. 7.3.16 Audio Modes
        1. 7.3.16.1 HDMI Audio
        2. 7.3.16.2 DVI I2S Audio Interface
          1. 7.3.16.2.1 I2S Transport Modes
          2. 7.3.16.2.2 I2S Repeater
        3. 7.3.16.3 AUX Audio Channel
        4. 7.3.16.4 TDM Audio Interface
      17. 7.3.17 Built-In Self Test (BIST)
        1. 7.3.17.1 BIST Configuration And Status
        2. 7.3.17.2 Forward Channel and Back Channel Error Checking
      18. 7.3.18 Internal Pattern Generation
        1. 7.3.18.1 Pattern Options
        2. 7.3.18.2 Color Modes
        3. 7.3.18.3 Video Timing Modes
        4. 7.3.18.4 External Timing
        5. 7.3.18.5 Pattern Inversion
        6. 7.3.18.6 Auto Scrolling
        7. 7.3.18.7 Additional Features
      19. 7.3.19 Spread Spectrum Clock Tolerance
    4. 7.4 Device Functional Modes
      1. 7.4.1 Mode Select Configuration Settings (MODE_SEL[1:0])
      2. 7.4.2 FPD-Link III Single Link Operation
      3. 7.4.3 Frequency Detection Circuit May Reset the FPD-Link III PLL During a Temperature Ramp
    5. 7.5 Programming
      1. 7.5.1 Serial Control Bus
      2. 7.5.2 Multi-Master Arbitration Support
      3. 7.5.3 I2C Restrictions on Multi-Master Operation
      4. 7.5.4 Multi-Master Access to Device Registers for Newer FPD-Link III Devices
      5. 7.5.5 Multi-Master Access to Device Registers for Older FPD-Link III Devices
      6. 7.5.6 Restrictions on Control Channel Direction for Multi-Master Operation
    6. 7.6 Register Maps
  8. 8 Application and Implementation
    1. 8.1 Applications Information
    2. 8.2 Typical Applications
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 High-Speed Interconnect Guidelines
      3. 8.2.3 Application Curves
        1. 8.2.3.1 Application Performance Plots
  9. 9 Power Supply Recommendations
    1. 9.1 Power-Up Requirements and PDB Pin
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
  11. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 相关文档
    2. 11.2 接收文档更新通知
    3. 11.3 商标
    4. 11.4 静电放电警告
    5. 11.5 Glossary
  12. 12机械、封装和可订购信息
  13. 重要声明
search No matches found.
  • Full reading width
    • Full reading width
    • Comfortable reading width
    • Expanded reading width
  • Card for each section
  • Card with all content

 

DATA SHEET

具有 HDCP 的 DS90UB929-Q1 720p HDMI 转 FPD-Link III 桥接串行器具有 HDCP 的

本资源的原文使用英文撰写。 为方便起见,TI 提供了译文;由于翻译过程中可能使用了自动化工具,TI 不保证译文的准确性。 为确认准确性,请务必访问 ti.com 参考最新的英文版本(控制文档)。

1 特性

  • 符合面向汽车应用的 AEC-Q100 标准
    • 器件温度等级 2:–40°C 至 +105°C,TA
  • TMDS 时钟高达 96MHz,支持 WXGA 以及 720p60 或 1080i60 分辨率(24 位色深)
  • FPD-Link III 输出
  • 高清多媒体 (HDMI) v1.4b 输入
    • HDMI 模式 DisplayPort (DP++) 输入
    • 最多支持 8 通道的 HDMI 音频提取
    • 具有自动温度和老化补偿功能,支持长达 15 米的电缆
    • 可监视扩频输入时钟以降低 EMI
    • 具有 1Mbps 快速模式增强版的 I2C(主/从)
    • 兼容 DS90UB926Q-Q1 和 DS90UB928Q-Q1 FPD-Link III 解串器

    2 应用

    • 汽车信息娱乐系统:
      • 车载信息娱乐 (IVI) 主机和人机交互界面 (HMI) 模块
      • 后座娱乐系统
      • 数字仪表组
    • 监控摄像头
    • 消费类输入 HDMI 端口

    3 说明

    DS90UB929-Q1 是一款 HDMI 到 FPD-Link III 桥接器件,与 FPD-Link III DS90UB926Q-Q1/DS90UB928Q-Q1解串器配合使用,可通过经济高效的 50Ω 单端同轴电缆或 100Ω 差分屏蔽双绞线 (STP) 电缆提供单通道高速串行流。该器件可串行化 HDMI v1.4b输入,最高可支持 WXGA 和 720p 视频分辨率(24 位色深)。DS90UB929-Q1 还兼容 DS90UB940-Q1/DS90UB948-Q1 解串器。

    FPD-Link III 接口支持通过同一条差分链路进行视频和音频数据传输以及全双工控制(包括 I2C 通信)。通过一个差分对实现视频数据和控制的整合可减小互连线尺寸和重量,并简化系统设计。通过使用低压差分信令、数据换序和随机生成更大限度地减少了电磁干扰 (EMI)。

    DS90UB929-Q1 支持通过 HDMI 或外部 I2S 接口接收多通道音频。该器件还提供可选的辅助音频接口。

    器件信息(1)

    器件型号 封装 封装尺寸(标称值)
    DS90UB929-Q1 VQFN (64) 9.00mm x 9.00mm
    1. 如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。

    Device Images

    应用图表

    DS90UB929-Q1 UB929_apps_diagram.gif

     

    Texas Instruments

    © Copyright 1995-2025 Texas Instruments Incorporated. All rights reserved.
    Submit documentation feedback | IMPORTANT NOTICE | Trademarks | Privacy policy | Cookie policy | Terms of use | Terms of sale