

# 采用 H 级算法的 TAS5830 65W 立体声、数字输入、高效闭环 D 级放大器

## 1 特性

- 支持多路输出配置
  - 2×80W, BTL 模式 (4Ω, 26V, THD+N=10%)
  - 2×65W, BTL 模式 (4Ω, 26V, THD+N=1%)
  - 2×74W, BTL 模式 (6Ω, 30V, THD+N=10%)
  - 2×63W, BTL 模式 (6Ω, 30V, THD+N=1%)
  - 1×151W, PBTL 模式(3Ω, 30V, THD+N=10%)
  - 1 × 131W, PBTL 模式 ( 3Ω, 30V, THD+N=1%)
- 灵活音频 I/O:
  - 支持 32kHz、44.1kHz、48kHz、88.2kHz、 96kHz、192kHz 采样率
  - I<sup>2</sup>S、LJ、RJ、4-16 通道 TDM 输入
  - SDOUT (用于实现音频监控、子通道或回声消 除)
  - 支持三线制数字音频接口(无需 MCLK)
- 高效 D 级调制
  - 电源效率高于 90%, R<sub>DS</sub>on 为 70m Ω
- 出色的音频性能:
  - 1W、1kHz、PVDD = 12V 的条件下,THD + N ≤ 0.03%
  - SNR ≥ 110dB ( A 加权 ) , ICN ≤ 40μVrms
- 灵活处理特性
  - 3 频带高级 DRC + 2 个 EQ + AGL + 2 个 EQ
  - 每通道 15 个 BQ、电平计
  - 96kHz、192kHz 处理器采样
  - 混合器、音量、动态 **EQ**、输出交叉开关
  - PVDD 检测和 H 级算法音频信号跟踪
  - Rattle 抑制、频率限制器
- 灵活电源配置
  - PVDD: 4.5V 至 30V
  - DVDD 和 I/O: 1.8V 或 3.3V
- 出色的集成式自我保护功能:
  - 过流错误 (OCE)
  - 逐周期电流限制支持 4 个可选 OC 电平
  - 过热警告 (OTW)

- 过热错误 (OTE)
- 欠压和过压锁定 (UVLO/OVLO)
- PVDD 压降检测
- 轻松系统集成
  - I<sup>2</sup>C 软件控制 (TAS5830 支持快速和快速+ 模 式)或硬件模式
  - 与开环器件相比,所需的无源器件更少

## 2 应用

- 电池供电扬声器
- 无线蓝牙扬声器
- 条形音箱和低音炮
- 智能扬声器

## 3 说明

TAS5830 是一款立体声高性能闭环 D 级放大器,具有 集成的音频处理器,支持高达 192kHz 的音频。

软件控制模式启动后,TAS5830不仅实现了经典的 BQ、3 频带 DRC 和 AGL, 还实现了专有的音频包络 跟踪H级控制算法。H级算法可检测所需的音频功率 需求,并通过 GPIO 引脚向直流/直流转换器提供 PWM 格式控制信号。TAS5830 在 BTL 模式下支持最 长 5ms 的延迟缓冲器,在 PBTL 模式下支持最长 10ms 的延迟缓冲器, H 级控制大大有助于提高系统效 率。

将器件设置为硬件控制模式时,TAS5830 通过引脚配 置支持选择开关频率、模拟增益、BTL/PBTL 模式和逐 周期电流限制阈值。此模式专为免去终端系统软件驱动 程序集成工作而设计。

TAS5830 还提供 DSP 功能,包括 Rattle 抑制和频率 限制器。Rattle 抑制降低了在与扬声器外壳交互导致 Rattle 的频率下的信号增益,从而提高了音质。频率限 制器过程可检测输入电平,动态限制 EQ 增益并在相位 未改变的情况下帮助 SPL。

## 器件信息

| 器件型号    | 封装 <sup>(1)</sup> | 本体尺寸(标称值)        |
|---------|-------------------|------------------|
| TAS5830 | TSSOP (32) DAD    | 11.00mm × 6.20mm |

(1) 如需了解所有可用封装,请参阅数据表末尾的可订购产品附 录。







# 内容

| 1 特性 | <u></u> 1      | 6.4 器件功能模式      | 34 |
|------|----------------|-----------------|----|
| 2 应用 | J              | 7 寄存器映射         | 47 |
| 3 说明 | ]1             | 7.1 reg_map 寄存器 | 47 |
| 4 引肤 | P配置和功能3        | 8 应用和实施         | 96 |
| 5 规格 | <del>}</del> 7 | 8.1 典型应用        | 97 |
|      | 绝对最大额定值7       | 8.2 电源相关建议      |    |
| 5.2  | ESD 等级7        | 8.3 布局1         |    |
| 5.3  | 建议运行条件7        | 9 器件和文档支持1      | 06 |
| 5.4  | 热性能信息7         | 9.1 器件支持1       | 06 |
| 5.5  | 电气特性8          | 9.2 接收文档更新通知1   | 06 |
| 5.6  | 时序要求12         | 9.3 支持资源1       | 06 |
| 5.7  | 典型特性13         | 9.4 商标1         | 06 |
| 6 详细 | T说明28          | 9.5 静电放电警告1     | 07 |
| 6.1  | 概述28           | 9.6 术语表1        | 07 |
| 6.2  | 功能方框图29        | 10 修订历史记录1      | 07 |
| 6.3  | 特性说明30         |                 |    |

# 4 引脚配置和功能



图 4-1. DAD (TSSOP) 封装, 32 引脚焊盘朝上,软件模式,顶视图



# 表 4-1. 引脚功能 - 软件模式

| 引脚                                                   |    | (1) is see                               | THE                                                       |  |  |  |
|------------------------------------------------------|----|------------------------------------------|-----------------------------------------------------------------------------------------------|--|--|--|
| 名称                                                   | 编号 | - 类型 <sup>(1)</sup>                      | · · · · · · · · · · · · · · · · · · ·                                                         |  |  |  |
| AGND                                                 | 1  | G                                        | 模拟地。                                                                                          |  |  |  |
| AVDD                                                 | 2  | Р                                        | 内部稳定 5V 模拟电源电压。此引脚不得用于驱动外部器件。                                                                 |  |  |  |
| GVDD                                                 | 3  | Р                                        | 栅极驱动内部稳压器输出。此引脚不得用于驱动外部器件。                                                                    |  |  |  |
| PDN                                                  | 4  | DI                                       | 关断,低电平有效。PDN 将放大器置于关断状态,关闭所有内部稳压器。                                                            |  |  |  |
| SCL                                                  | 5  | DI                                       | I <sup>2</sup> C 串行控制时钟输入。                                                                    |  |  |  |
| SDA                                                  | 6  | DI/O                                     | I <sup>2</sup> C 串行控制数据接口输入/输出。                                                               |  |  |  |
| SDIN                                                 | 7  | DI                                       | 串行数据端口的数据线路。                                                                                  |  |  |  |
| BCLK                                                 | 8  | DI                                       | 在串行数据端口的输入数据线路上有效的数字信号的位时钟。                                                                   |  |  |  |
| LRCLK                                                | 9  | DI                                       | 在串行端口的输入数据线上有效的数字信号的字选择时钟。在 I <sup>2</sup> S、LJ 和 RJ 中,这对应于左声道和右声道边界。<br>在 TDM 模式下,这对应于帧同步边界。 |  |  |  |
| GPIO2                                                | 10 | DI/O                                     | 通用输入/输出,该引脚的功能可以通过寄存器(寄存器地址 0x60h 和 0x62h)编程。可配置为开漏输出或推挽输出。                                   |  |  |  |
| GPIO1                                                | 11 | DI/O                                     | 租用输入/输出,该引脚的功能可以通过寄存器(寄存器地址 0x60h 和 0x61h)编程。可配置为开漏输出或推挽输引。                                   |  |  |  |
| GPIO0                                                | 12 | DI/O                                     | 通用输入/输出,该引脚的功能可以通过寄存器(寄存器地址 $0x60h$ 和 $0x63h$ )编程。可配置为开漏输出或推挽输出。                              |  |  |  |
| ADR                                                  | 13 | Al                                       | 电阻器值表(下拉至 GND)可确定器件 I2C 地址。具体请参阅节 6.4.7.3。                                                    |  |  |  |
| VR_DIG                                               | 14 | Р                                        | 内部稳定 1.5V 数字电源电压。此引脚不得用于驱动外部器件。                                                               |  |  |  |
| DVDD                                                 | 15 | Р                                        | 3.3V 或 1.8V 数字电源。                                                                             |  |  |  |
| DGND                                                 | 16 | G                                        | 数字地。                                                                                          |  |  |  |
|                                                      | 17 | Р                                        |                                                                                               |  |  |  |
| PVDD                                                 | 18 | Р                                        |                                                                                               |  |  |  |
| VDD                                                  | 31 | Р                                        | 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                                                         |  |  |  |
|                                                      | 32 | Р                                        |                                                                                               |  |  |  |
|                                                      | 21 | G                                        |                                                                                               |  |  |  |
| PGND                                                 | 22 | G                                        | <br>                                                                                          |  |  |  |
| 0.12                                                 | 27 | G                                        | 为于证目 它则 1月及82条位。 何起 7月神廷以为水利及8。                                                               |  |  |  |
|                                                      | 28 | G                                        |                                                                                               |  |  |  |
| OUT_A+                                               | 19 | 0                                        | 差分扬声器放大器输出 A 的正极引脚。                                                                           |  |  |  |
| BST_A+                                               | 20 | Р                                        | OUT_A+ 自举电容器的连接点,用于为 OUT_A+ 的高侧栅极驱动创建电源。                                                      |  |  |  |
| OUT_A-                                               | 23 | 0                                        | 差分扬声器放大器输出 A 的负极引脚。                                                                           |  |  |  |
| BST_A-                                               | 24 | Р                                        | OUT_A- 自举电容器的连接点,用于为 OUT_A- 的高侧栅极驱动创建电源。                                                      |  |  |  |
| BST_B-                                               | 25 | Р                                        | OUT_B- 自举电容器的连接点,用于为 OUT_B- 的高侧栅极驱动创建电源。                                                      |  |  |  |
| OUT_B-                                               | 26 | 0                                        | 差分扬声器放大器输出 B 的负极引脚。                                                                           |  |  |  |
| BST_B+ 29 P OUT_B+ 自举电容器的连接点,用于为 OUT_B+ 的高侧栅极驱动创建电源。 |    | OUT_B+ 自举电容器的连接点,用于为 OUT_B+ 的高侧栅极驱动创建电源。 |                                                                                               |  |  |  |
| OUT_B+                                               | 30 | 0                                        | 差分扬声器放大器输出 B 的正极引脚。                                                                           |  |  |  |
| PowerPAD™                                            |    | Р                                        | 接地,连接到接地散热器以获得出色系统性能。                                                                         |  |  |  |

(1) AI = 模拟输入, AO = 模拟输出, DI = 数字输入, DO = 数字输出, DI/O = 数字双向(输入和输出)、PO = 正输出, NO = 负输出, P = 电源, G = 接地 (0V)





图 4-2. DAD (TSSOP) 封装, 32 引脚焊盘朝上,硬件模式,顶视图

表 4-2. 引脚功能 - 硬件模式

| 引脚          | ı  | (1) iac aic   | Ni no                                                                                     |  |  |
|-------------|----|---------------|-------------------------------------------------------------------------------------------|--|--|
| 名称 编号 类型(1) |    | <b>火型</b> (1) | 说明                                                                                        |  |  |
| AGND        | 1  | G             | 模拟地。                                                                                      |  |  |
| AVDD        | 2  | Р             | 内部稳定 5V 模拟电源电压。此引脚不得用于驱动外部器件。                                                             |  |  |
| GVDD        | 3  | Р             | 栅极驱动内部稳压器输出。此引脚不得用于驱动外部器件。                                                                |  |  |
| PDN         | 4  | DI            | 关断,低电平有效。 PDN 将放大器置于关断状态,关闭所有内部稳压器。                                                       |  |  |
| HW_SEL0     | 5  | DI            | 硬件模式下的模拟增益和 BTL/PBTL 模式选择。通过不同的电阻器上拉至 DVDD 或下拉至接地。具体请参阅节 6.4.7.2。                         |  |  |
| HW_SEL1     | 6  | DI            | 硬件模式下的 PWM 开关频率和展频启用/禁用选择。通过不同的电阻器上拉至 DVDD 或下拉至接地。具体请参阅 节 6.4.7.2。                        |  |  |
| SDIN        | 7  | DI            | 串行数据端口的数据线路。                                                                              |  |  |
| BCLK        | 8  | DI            | 在串行数据端口的输入数据线路上有效的数字信号的位时钟。                                                               |  |  |
| LRCLK       | 9  | DI            | 在串行端口的输入数据线上有效的数字信号的字选择时钟。在 I <sup>2</sup> S、LJ 和 RJ 中,这对应于左声道和右声道边界。在 TDM 模式下,这对应于帧同步边界。 |  |  |
| MUTE        | 10 | DI            | 扬声器放大器静音。必须将其拉至低电平(连接到 DGND)以使器件静音,并拉至高电平(连接到 DVDD)以退出静音状态。在静音状态下,器件输出保持在高阻抗状态。           |  |  |
| FAULT       | 11 | DO            | 故障端子,发生内部故障时被拉至低电平。                                                                       |  |  |
| PD_DET      | 12 | DO            | PVDD 压降检测,当 PVDD 压降至 8V 以下时会被拉至低电平。                                                       |  |  |
| HW_MODE     | 13 | Al            | 直接连接到 DVDD,以确保器件进入硬件控制模式。                                                                 |  |  |
| VR_DIG      | 14 | Р             | 内部稳定 1.5V 数字电源电压。此引脚不得用于驱动外部器件。                                                           |  |  |
| DVDD        | 15 | Р             | 3.3V 或 1.8V 数字电源。                                                                         |  |  |



# 表 4-2. 引脚功能 - 硬件模式 (续)

| 引脚        |             |                       | 说明                                       |  |  |
|-----------|-------------|-----------------------|------------------------------------------|--|--|
| 名称编号      |             | - 类型 <sup>(1)</sup>   | ₩. 93                                    |  |  |
| DGND      | 16          | G                     | 数字地。                                     |  |  |
|           | 17          | Р                     |                                          |  |  |
| PVDD      | 18          | Р                     | PVDD 电压输入。                               |  |  |
| FVDD      | 31          | Р                     | - FVDD 电压栅人。                             |  |  |
|           | 32          | Р                     |                                          |  |  |
|           | 21          | G                     |                                          |  |  |
| PGND      | 22          | G                     | rs 安 明 体 n                               |  |  |
| FGND      | 27          | G                     | - 功率器件电路的接地基准。将此引脚连接到系统接地。<br>           |  |  |
|           | 28          | G                     |                                          |  |  |
| OUT_A+    | 19          | 0                     | 差分扬声器放大器输出 A 的正极引脚。                      |  |  |
| BST_A+    | 20          | Р                     | OUT_A+ 自举电容器的连接点,用于为 OUT_A+ 的高侧栅极驱动创建电源。 |  |  |
| OUT_A-    | 23          | 0                     | 差分扬声器放大器输出 A 的负极引脚。                      |  |  |
| BST_A-    | 24          | Р                     | OUT_A- 自举电容器的连接点,用于为 OUT_A- 的高侧栅极驱动创建电源。 |  |  |
| BST_B-    | 25          | Р                     | OUT_B- 自举电容器的连接点,用于为 OUT_B- 的高侧栅极驱动创建电源。 |  |  |
| OUT_B-    | 26          | 0                     | 差分扬声器放大器输出 B 的负极引脚。                      |  |  |
| BST_B+    | 29          | Р                     | OUT_B+ 自举电容器的连接点,用于为 OUT_B+ 的高侧栅极驱动创建电源。 |  |  |
| OUT_B+    | 30          | O 差分扬声器放大器输出 B 的正极引脚。 |                                          |  |  |
| PowerPAD™ | PowerPAD™ P |                       | 接地,连接到接地散热器以获得出色系统性能。                    |  |  |

<sup>(1)</sup> AI = 模拟输入, AO = 模拟输出, DI = 数字输入, DO = 数字输出, DI/O = 数字双向(输入和输出)、PO = 正输出, NO = 负输出, P = 电源, G = 接地 (0V)

INSTRUMENTS
www.ti.com.cn

TAS5830

ZHCSYC3 - MAY 2025

## 5 规格

## 5.1 绝对最大额定值

自然通风室温 25°C (除非另有说明)(1)

|                           |                            | 最小值  | 最大值                     | 单位 |
|---------------------------|----------------------------|------|-------------------------|----|
| DVDD                      | 低电压数字电源                    | -0.3 | 3.9                     | V  |
| PVDD                      | PVDD 电源                    | -0.3 | 35                      | V  |
| V <sub>I(DigIn)</sub>     | DVDD 基准数字输入 <sup>(2)</sup> | -0.5 | V <sub>DVDD</sub> + 0.5 | V  |
| V <sub>I(SPK_OUTxx)</sub> | 扬声器输出引脚处的电压                | -0.3 | 32                      | V  |
| T <sub>A</sub>            | 环境工作温度                     | -40  | 85                      | °C |
| TJ                        | 工作结温                       | -40  | 150                     | °C |
| T <sub>stg</sub>          | 贮存温度                       | -40  | 125                     | °C |

<sup>(1)</sup> 超出"绝对最大额定值"运行可能会对器件造成永久损坏。绝对最大额定值并不表示器件在这些条件下或在建议运行条件以外的任何其他条件下能够正常运行。如果超出"建议运行条件"但在"绝对最大额定值"范围内使用,器件可能不会完全正常运行,这可能影响器件的可靠性、功能和性能并缩短器件寿命。

(2) DVDD 基准数字引脚包括: ADR/FAULT、LRCLK、SCLK、SDIN、SDOUT、SCL、SDA、PDN

## 5.2 ESD 等级

|                    |             |                                                          | 值     | 单位  |
|--------------------|-------------|----------------------------------------------------------|-------|-----|
| \ <u>'</u>         | *** + ** ** | 人体放电模型 (HBM),符合 ANSI/ESDA/JEDEC JS-001 标准 <sup>(1)</sup> | ±2000 | V   |
| V <sub>(ESD)</sub> | 静电放电        | 充电器件模型 (CDM),符合 ANSI/ESDA/JEDEC JS-002 标准。(2)            | ±500  | ] v |

(1) JEDEC 文档 JEP155 指出: 500V HBM 时能够在标准 ESD 控制流程下安全生产。

(2) JEDEC 文档 JEP157 指出: 250V CDM 时能够在标准 ESD 控制流程下安全生产。

## 5.3 建议运行条件

在自然通风条件下的工作温度范围内测得(除非另有说明)

|                        |                  |                                   | 最小值                   | 标称值 最大值                 | 单位             |
|------------------------|------------------|-----------------------------------|-----------------------|-------------------------|----------------|
| V                      | + \IE+A )        | PVDD                              | 4.5                   | 30                      | ٧              |
| V <sub>(POWER)</sub>   | 电源输入             | DVDD                              | 1.62                  | 3.63                    | V              |
| R <sub>SPK</sub>       | 最小扬声器负载          | 4.5V 至 30V 工作 PVDD 范围, BTL<br>模式  | 3.2                   |                         | Ω              |
| NSPK                   | 取小物产益贝敦          | 4.5V 至 30V 工作 PVDD 范围, PBTL<br>模式 | 1.6                   |                         | 30 V<br>3.63 V |
| V <sub>IH(DigIn)</sub> | DVDD 基准数字输入的输入逻辑 | <b></b><br><b> </b>               | $0.9 \times V_{DVDD}$ | DVDD                    | V              |
| V <sub>IL(DigIn)</sub> | DVDD 基准数字输入的输入逻辑 | <b>缉低电平</b>                       |                       | 0.1 × V <sub>DVDD</sub> | V              |
| L <sub>OUT</sub>       | 短路情况下 LC 滤波器中的最小 | 电感值                               | 1                     |                         | μH             |

### 5.4 热性能信息

|                        | ₩.₩(1)                    | TAS5830 - TSSOP32 (DAD)- 32 引脚 | 34 23. |
|------------------------|---------------------------|--------------------------------|--------|
|                        | <b>热指标</b> <sup>(1)</sup> | JEDEC 标准 4 层 PCB               | 单位 单位  |
| R <sub>θ JA(top)</sub> | 结至环境热阻                    | 60.2                           | °C/W   |
| R <sub>θ JC(top)</sub> | 结至外壳(顶部)热阻                | 1.2                            | °C/W   |
| R <sub>θ JB</sub>      | 结至电路板热阻                   | 28.1                           | °C/W   |
| ψ ЈТ                   | 结至顶部特征参数                  | 0.7                            | °C/W   |
| ψ ЈВ                   | 结至电路板特征参数                 | 27.7                           | °C/W   |
| R <sub>θ JC(bot)</sub> | 结至外壳(底部)热阻                | 不适用                            | °C/W   |

(1) 有关新旧热指标的更多信息,请参阅半导体和IC 封装热指标应用报告。

Copyright © 2025 Texas Instruments Incorporated



# 5.5 电气特性

自然通风室温 25°C, 1SPW 模式, LC 滤波器=10uH+0.68uF, Fsw=384kHz, D 级带宽=80kHz, (除非另有说明)

|                        | 参数                                | 测试条件                                                                                     | 最小值 | 典型值  | 最大值    | 单位                |
|------------------------|-----------------------------------|------------------------------------------------------------------------------------------|-----|------|--------|-------------------|
| 数字 I/O                 |                                   |                                                                                          |     |      |        |                   |
| ІІІНІ                  | DVDD 基准数字输入引脚的<br>输入逻辑<br>高电流电平   | $V_{IN(DigIn)} = V_{DVDD}$                                                               |     |      | 10     | uA                |
| IIIL                   | DVDD 基准数字输入引脚的<br>输入逻辑<br>低电流电平   | V <sub>IN(DigIn)</sub> = 0V                                                              |     |      | -10    | uA                |
| $V_{IH(Digin)}$        | DVDD 基准数字<br>输入的输入逻辑<br>高电平阈值     |                                                                                          | 70% |      |        | V <sub>DVDD</sub> |
| $V_{IL(Digin)} \\$     | DVDD 基准数字<br>输入的输入逻辑<br>低电平阈值     |                                                                                          |     |      | 30%    | $V_{DVDD}$        |
| $V_{OH(Digin)}$        | 输出逻辑高电压<br>电平                     | I <sub>OH</sub> = 4mA                                                                    | 80% |      |        | $V_{DVDD}$        |
| V <sub>OL(Digin)</sub> | 输出逻辑低电压电平                         | I <sub>OH</sub> = -4mA                                                                   |     |      | 20%    | $V_{DVDD}$        |
| I <sup>2</sup> C 控制端口  |                                   |                                                                                          |     |      | 1      |                   |
| C <sub>L(I2C)</sub>    | 每条 I <sup>2</sup> C 线路<br>允许的负载电容 |                                                                                          |     |      | 400    | pF                |
| f <sub>SCL(fast)</sub> | 支持 SCL 频率                         | 无等待状态,快速模式                                                                               |     | 400  | 1000   | kHz               |
| f <sub>SCL(slow)</sub> | 支持 SCL 频率                         | 无等待状态,慢速模式                                                                               |     |      | 100    | kHz               |
| 串行音频端口                 | 1                                 |                                                                                          |     |      |        |                   |
| t <sub>DLY</sub>       | 所需的 LRCLK/FS 至 SCLK<br>上升沿延迟      |                                                                                          | 5   |      |        | ns                |
| D <sub>SCLK</sub>      | 允许的 SCLK 占空比                      |                                                                                          | 40% |      | 60%    |                   |
| f <sub>S</sub>         | 支持的输入采样速率                         |                                                                                          | 32  |      | 192    | kHz               |
| f <sub>SCLK</sub>      | 支持的 SCLK 频率                       |                                                                                          | 32  |      | 64     | f <sub>S</sub>    |
| f <sub>SCLK</sub>      | SCL 频率                            |                                                                                          |     |      | 24.576 | MHz               |
| 放大器工作模式                | <br>【和直流参数                        |                                                                                          |     |      |        |                   |
| t <sub>off</sub>       | 关断时间                              | 播放至关断、高阻态、睡眠或深度睡眠。不包括音量斜坡。                                                               |     | 4.35 |        | ms                |
| t <sub>wake</sub>      | 唤醒时间                              | 深度睡眠至播放。不包括音量斜坡。                                                                         |     | 2.4  |        | ms                |
| t <sub>wake</sub>      | 唤醒时间                              | 睡眠至播放。不包括音量斜坡。                                                                           |     | 2.3  |        | ms                |
| t <sub>wake</sub>      | 唤醒时间                              | 高阻态至播放不包括音量斜坡。                                                                           |     | 70   |        | μs                |
| I <sub>CC</sub>        | DVDD 的<br>静态电源电流                  | PDN = 2V , DVDD = 3.3V , 播放模式 ,           完整 DSP 运行时的通用音频处理流程                            |     | 24   |        | mA                |
| I <sub>CC</sub>        | DVDD 的<br>静态电源电流                  | PDN = 2V,DVDD = 3.3V,睡眠模式                                                                |     | 1    |        | mA                |
| Icc                    | DVDD 的<br>静态电源电流                  | PDN = 2V,DVDD = 3.3V,深度睡眠模式                                                              |     | 1    |        | mA                |
| I <sub>CC</sub>        | DVDD 的<br>静态电源电流                  | PDN = 0.8V,DVDD = 3.3V,关断模式                                                              |     | 18   |        | uA                |
| Icc                    | PVDD 的<br>静态电源电流                  | PDN = 2V , PVDD = 24V , 无负载 , LC 滤波器 = 10 μ H + 0.68 μ F , FSW = 384kHz , 1SPW 调制 , 播放模式 |     | 35   |        | mA                |
| I <sub>CC</sub>        | PVDD 的<br>静态电源电流                  | PDN = 2V , PVDD = 24V , 无负载 , LC 滤波器 = 10 μ H + 0.68 μ F , FSW = 384kHz , 输出高阻态模式        |     | 11   |        | mA                |
| Icc                    | PVDD 的<br>静态电源电流                  | PDN = 2V,PVDD = 24V,无负载,LC 滤波器 = 10 μ H + 0.68 μ F,FSW = 384kHz,睡眠模式                     |     | 7.5  |        | mA                |
| I <sub>cc</sub>        | PVDD 的<br>静态电源电流                  | PDN = 2V , PVDD = 24V , 无负载 , LC 滤波器 = 10 μ H + 0.68 μ F , FSW = 384kHz , 深度睡眠模式         |     | 10   |        | uA                |
| Icc                    | PVDD 的<br>静态电源电流                  | PDN = 2V , PVDD = 24V , 无负载 , LC 滤波器 = 10 μ H + 0.68 μ F , FSW = 384kHz , 关断模式           |     | 10   |        | uA                |



自然通风室温 25°C, 1SPW 模式, LC 滤波器=10uH+0.68uF, Fsw=384kHz, D 级带宽=80kHz, (除非另有说明)

|                            | 参数                        | 测试条件                                                                                               | 最小值  | 典型值 | 最大值  | 单位         |
|----------------------------|---------------------------|----------------------------------------------------------------------------------------------------|------|-----|------|------------|
| A <sub>V(SPK_AMP)</sub>    | 可编程增益                     | 值表示 "峰值电压",忽略因 PVDD 较低而导致的削波在 0dB 输入 (1FS) 时测得                                                     | 14.9 |     | 30.4 | dBV        |
| △ A <sub>V(SPK_AMP)</sub>  | 放大器增益误差                   | 增益 = 30.4dBV                                                                                       |      | 0.5 |      | dB         |
| f <sub>SPK_AMP</sub>       | 扬声器放大器的<br>开关频率。          | 软件模式                                                                                               |      | 384 |      | kHz        |
| f <sub>SPK_AMP</sub>       | 扬声器放大器的<br>开关频率。          | 软件模式                                                                                               |      | 480 |      | kHz        |
| f <sub>SPK_AMP</sub>       | 扬声器放大器的<br>开关频率。          | 软件模式                                                                                               |      | 576 |      | kHz        |
| f <sub>SPK_AMP</sub>       | 扬声器放大器的<br>开关频率。          | 软件模式                                                                                               |      | 768 |      | kHz        |
| f <sub>SPK_AMP</sub>       | 扬声器放大器的<br>开关频率。          | 硬件模式                                                                                               |      | 480 |      | kHz        |
| f <sub>SPK_AMP</sub>       | 扬声器放大器的<br>开关频率。          | 硬件模式                                                                                               |      | 768 |      | kHz        |
| R <sub>DS(on)</sub>        | 各个输出的漏源<br>导通电阻<br>MOSFET | FET + 金属化。V <sub>PVDD</sub> = 24V,I <sub>(OUT)</sub> =500mA,<br>T <sub>J</sub> =25℃                |      | 70  |      | mΩ         |
| 效率(BTL)                    | 低功率播放的效率(功率级效率)           | PVDD = 24V,LC 滤波器= 10 μ H + 0.68 μ F,F <sub>SW</sub> = 384kHz,1SPW 调制,负载= 4 Ω、在每个通道<br>上播放 1W 输出功率 |      | 53  |      | %          |
| 效率(PBTL)                   | 更大功率播放的效率 (功率级<br>效率)     | PVDD = 24V , LC 滤波器= 10 μ H + 0.68 μ F , F <sub>SW</sub> = 384kHz , 1SPW 调制,负载= 3 Ω 、上播放 120W 输出功率 |      | 92  |      | %          |
| 保护                         |                           |                                                                                                    | ,    | ,   |      |            |
| OCE <sub>THRES</sub>       | 过流误差阈值 (扬声器电流)            | 扬声器输出电流(后置 LC 滤波器),扬声器<br>电流,LC 滤波器=10uH+0.68uF,BTL 模式                                             | 7.5  | 8   | 8.5  | Α          |
| UVE <sub>THRES(PVDD)</sub> | PVDD 欠压误差<br>阈值           |                                                                                                    |      | 4   | 4.25 | V          |
| OVE <sub>THRES(PVDD)</sub> | PVDD 过压误差<br>阈值           |                                                                                                    | 30.5 | 32  |      | V          |
| DCE <sub>THRES</sub>       | 输出直流误差保护<br>阈值            | D 级放大器的输出直流电压交叉<br>扬声器负载,用于触发输出直流故障保护                                                              |      | 3.2 |      | ٧          |
| T <sub>DCDET</sub>         | 输出直流检测时间                  | D 级放大器的输出保持在或高于<br>DCE <sub>THRES</sub>                                                            |      | 640 |      | ms         |
| OTE <sub>THRES</sub>       | 过热误差<br>阈值                |                                                                                                    |      | 179 |      | °C         |
| OTE <sub>Hystersis</sub>   | 过热误差 迟滞                   |                                                                                                    |      | 11  |      | $^{\circ}$ |
| OTW <sub>THRES</sub>       | 过热警告<br>电平                | 由寄存器 0x73 的位 0 读取                                                                                  |      | 106 |      | °C         |
| OTW <sub>THRES</sub>       | 过热警告<br>电平                | 由寄存器 0x73 的位 1 读取                                                                                  |      | 130 |      | °C         |
| OTW <sub>THRES</sub>       | 过热警告<br>电平                | 由寄存器 0x73 的位 2 读取                                                                                  |      | 143 |      | °C         |
| OTW <sub>THRES</sub>       | 过热警告<br>电平                | 由寄存器 0x73 的位 3 读取                                                                                  | -    | 156 |      | °C         |

9



自然通风室温 25°C, 1SPW 模式, LC 滤波器=10uH+0.68uF, Fsw=384kHz, D 级带宽=80kHz, (除非另有说明)

|                       | 参数                                   | 测试条件                                                                                               | 最小值 | 典型值   | 最大值 | 单位    |
|-----------------------|--------------------------------------|----------------------------------------------------------------------------------------------------|-----|-------|-----|-------|
|                       | 声 BTL)                               |                                                                                                    |     |       |     |       |
| Vos                   | 放大器偏移电压                              | 使用零输入数据以差动方式进行测量,<br>使用 30.4dBV 模拟增益配置的<br>可编程增益,V <sub>PVDD</sub> 范围: 12V~30V                     | -5  |       | 5   | mV    |
| TUDIN                 | 总谐波失真和                               | V <sub>PVDD</sub> = 26V,LC 滤波器 = 10uH + 0.68uF,负载=<br>4 Ω                                          |     | 0.015 |     | %     |
| THD+N <sub>SPK</sub>  | 噪声<br>(P <sub>O</sub> = 1W,f = 1KHz) | V <sub>PVDD</sub> = 26V,LC 滤波器 = 10uH + 0.68uF,负载= 8 Ω                                             |     | 0.015 |     | %     |
| P <sub>O(SPK)</sub>   | 输出功率 (每通道)                           | $V_{PVDD}$ = 26V , LC 滤波器 = 10uH + 0.68uF , R <sub>SPK</sub> = 4 $\Omega$ , f = 1kHz , THD+N = 10% |     | 80    |     | W     |
| P <sub>O(SPK)</sub>   | 输出功率 (每通道)                           | $V_{PVDD}$ = 26V , LC 滤波器 = 10uH + 0.68uF , R <sub>SPK</sub> = 4 $\Omega$ , f = 1kHz , THD+N = 1%  |     | 65    |     | W     |
| P <sub>O(SPK)</sub>   | 输出功率 (每通道)                           | $V_{PVDD}$ = 26V , LC 滤波器 = 10uH + 0.68uF , R <sub>SPK</sub> = 8 $\Omega$ , f = 1kHz , THD+N = 10% |     | 41    |     | W     |
| P <sub>O(SPK)</sub>   | 输出功率 (每通道)                           | $V_{PVDD}$ = 26V , LC 滤波器 = 10uH + 0.68uF , R <sub>SPK</sub> = 8 $\Omega$ , f = 1kHz , THD+N = 1%  |     | 33    |     | W     |
| P <sub>O(SPK)</sub>   | 空闲声道噪声(权重,                           | V <sub>PVDD</sub> = 26V,LC 滤波器 = 10uH + 0.68uF,负载<br>= 4Ω,Fsw = 576kHz,BD 调制                       |     | 40    |     | μVrms |
|                       |                                      | V <sub>PVDD</sub> = 26V,LC 滤波器 = 10uH + 0.68uF,负载<br>= 4Ω,Fsw=384kHz,1SPW 调制                       |     | 37    |     | μVrms |
| ICN <sub>(SPK)</sub>  | AES17 )                              | V <sub>PVDD</sub> = 26V,LC 滤波器 = 10uH + 0.68uF,负载<br>= 8Ω,Fsw = 576kHz,BD 调制                       |     | 42    |     | μVrms |
| ICN <sub>(SPK)</sub>  |                                      | V <sub>PVDD</sub> = 26V,LC 滤波器 = 10uH + 0.68uF,负载<br>= 8Ω,Fsw=384kHz,1SPW 调制                       |     | 40    |     | μVrms |
| DR                    | 动态范围                                 | A 加权,-60dBFS 方法。V <sub>PVDD</sub> = 24V,负载 = 6Ω<br>模拟增益 = 30.4dBV                                  |     | 111   |     | dB    |
| OND                   | About II.                            | A 加权,以 1% THD+N 输出电平为基准, $V_{PVDD}$ =24V,负载 = $6\Omega$                                            |     | 111   |     | dB    |
| SNR                   | 信噪比                                  | A 加权,以 1% THD+N 输出电平为基准, $V_{PVDD}$ =18 $V$ ,负载 = 4 $\Omega$                                       |     | 108   |     | dB    |
| PSRR                  | 电源抑制比                                | 注入噪声 = 1kHz , 1Vrms , V <sub>PVDD</sub> = 26V , 输入音<br>频信号 = 数字零                                   |     | 73    |     | dB    |
| X-talk <sub>SPK</sub> | 串扰(左右声<br>道信号间耦合的<br>最差情况)           | f = 1kHz,基于<br>Murata 的电感器 (DFEG7030D-4R7)                                                         |     | 100   |     | dB    |



自然通风室温 25°C, 1SPW 模式, LC 滤波器=10uH+0.68uF, Fsw=384kHz, D 级带宽=80kHz, (除非另有说明)

|                      | 参数                                             | 测试条件                                                                                       | 最小值 | 典型值  | 最大值 | 单位 |
|----------------------|------------------------------------------------|--------------------------------------------------------------------------------------------|-----|------|-----|----|
| 音频性能(单声              | 道 PBTL)                                        |                                                                                            |     |      |     |    |
| V <sub>OS</sub>      | 放大器偏移电压                                        | 使用零输入数据以差动方式进行测量,<br>使用 30.4dBV<br>模拟增益配置的可编程增益,V <sub>PVDD</sub> = 12V-30V 范<br>围,1SPW 模式 | -5  |      | 5   | mV |
| Po(spk)              | 输出功率                                           | $V_{PVDD}$ = 29V , $R_{SPK}$ = 3 $\Omega$ , f = 1kHz , THD+N = 1%                          |     | 123  |     | W  |
|                      |                                                | $V_{PVDD}$ = 29V , $R_{SPK}$ = 3 $\Omega$ , f = 1kHz , THD+N = 10%                         |     | 148  |     | W  |
|                      |                                                | $V_{PVDD}$ = 24V , $R_{SPK}$ = 2 $\Omega$ , f = 1kHz , THD+N = 1%                          |     | 119  |     | W  |
|                      |                                                | $V_{PVDD}$ = 24V , $R_{SPK}$ = 2 $\Omega$ , f = 1kHz , THD+N = 10%                         |     | 141  |     | W  |
| THD+N <sub>SPK</sub> | 总谐波失真和<br>噪声<br>(P <sub>O</sub> = 1W,f = 1KHz) | V <sub>PVDD</sub> = 24V,LC 滤波器 = 10uH + 0.68uF,R <sub>SPK</sub> = 2 Ω                      |     | 0.05 |     | %  |
|                      |                                                | V <sub>PVDD</sub> = 29V,LC 滤波器 = 10uH + 0.68uF,R <sub>SPK</sub><br>= 3 Ω                   |     | 0.07 |     | %  |
| DR                   | 动态范围                                           | A 加权,-60dBFS 方法,V <sub>PVDD</sub> =29V,R <sub>SPK</sub><br>= 3 Ω。                          |     | 109  |     | dB |
| SNR                  | 信噪比                                            | A 加权,以 1% THD+N 输出<br>电平为基准,V <sub>PVDD</sub> =29V,R <sub>SPK</sub> = 3 Ω                  |     | 109  |     | dB |
|                      |                                                | A 加权,以 1% THD+N 输出<br>电平为基准,V <sub>PVDD</sub> =24V,R <sub>SPK</sub> = 2 Ω                  |     | 108  |     | dB |
| PSRR                 | 电源抑制比                                          | 注入噪声 = 1kHz , 1Vrms , V <sub>PVDD</sub> = 18V ,<br>输入音频信号 = 数字零                            |     | 70   |     | dB |



# 5.6 时序要求

|                       |                               | 最小值                    | 标称值 | 最大值  | 单位  |
|-----------------------|-------------------------------|------------------------|-----|------|-----|
| 串行音频端口                | 1时序 - 目标模式                    |                        |     |      |     |
| f <sub>SCLK</sub>     | SCL 频率                        | 1.024                  |     |      | MHz |
| t <sub>SCLK</sub>     | SCLK 周期                       | 40                     |     |      | ns  |
| t <sub>SCLKL</sub>    | SCLK 脉冲宽度,低电平                 | 16                     |     |      | ns  |
| t <sub>SCLKH</sub>    | SCLK 脉冲宽度,高电平                 | 16                     |     |      | ns  |
| t <sub>SL</sub>       | SCLK 上升至 LRCLK/FS 边沿          | 8                      |     |      | ns  |
| t <sub>LS</sub>       | LRCK/SCLK 边沿到 FS 上升沿          | 8                      |     |      | ns  |
| t <sub>SU</sub>       | SCLK 上升沿之前的数据建立时间             | 8                      |     |      | ns  |
| t <sub>DH</sub>       | SCLK 上升沿之后的数据保持时间             | 8                      |     |      | ns  |
| t <sub>DFS</sub>      | SCLK 下降沿的数据延迟时间               |                        |     | 15   | ns  |
| I <sup>2</sup> C 总线时序 | - 快速+                         |                        |     |      |     |
| f <sub>SCL</sub>      | SCL 时钟频率                      |                        |     | 1000 | kHz |
| t <sub>BUF</sub>      | STOP 与 START 条件之间的总线空闲时间      | 0.5                    |     |      | μs  |
| t <sub>LOW</sub>      | SCL 时钟的低电平周期                  | 0.5                    |     |      | μs  |
| t <sub>HI</sub>       | SCL 时钟的高电平周期                  | 0.26                   |     |      | μs  |
| t <sub>RS-SU</sub>    | (重复) START 条件的建立时间            | 0.26                   |     |      | μs  |
| t <sub>S-HD</sub>     | (重复)START条件的保持时间              | 0.26                   |     |      | μs  |
| t <sub>D-SU</sub>     | 数据建立时间                        | 50                     |     |      | ns  |
| t <sub>D-HD</sub>     | 数据保持时间                        | 0                      |     |      | ns  |
| t <sub>SCL-R</sub>    | SCL 信号的上升时间                   | 20 + 0.1C <sub>B</sub> |     | 120  | ns  |
| t <sub>SCL-R1</sub>   | 重复 START 条件和确认位之后的 SCL 信号上升时间 | 20 + 0.1C <sub>B</sub> |     | 120  | ns  |
| t <sub>SCL-F</sub>    | SCL 信号的下降时间                   | 20 + 0.1C <sub>B</sub> |     | 120  | ns  |
| t <sub>SDA-R</sub>    | SDA 信号的上升时间                   | 20 + 0.1C <sub>B</sub> |     | 120  | ns  |
| t <sub>SDA-F</sub>    | SDA 信号的下降时间                   | 20 + 0.1C <sub>B</sub> |     | 120  | ns  |
| t <sub>P-SU</sub>     | STOP 条件的建立时间                  | 0.26                   |     |      | μs  |
| C <sub>b</sub>        | 每个总线的容性负载                     |                        |     | 400  | pf  |
| I <sup>2</sup> C 总线时序 | - <del>快速</del>               |                        |     |      |     |
| f <sub>SCL</sub>      | SCL 时钟频率                      |                        |     | 400  | kHz |
| t <sub>BUF</sub>      | STOP 与 START 条件之间的总线空闲时间      | 1.3                    |     |      | μs  |
| t <sub>LOW</sub>      | SCL 时钟的低电平周期                  | 1.3                    |     |      | μs  |
| t <sub>HI</sub>       | SCL 时钟的高电平周期                  | 600                    |     |      | ns  |
| t <sub>RS-SU</sub>    | (重复)START条件的建立时间              | 600                    |     |      | ns  |
| t <sub>RS-HD</sub>    | (重复) START 条件的保持时间            | 600                    |     |      | ns  |
| t <sub>D-SU</sub>     | 数据建立时间                        | 100                    |     |      | ns  |
| t <sub>D-HD</sub>     | 数据保持时间                        | 0                      |     | 900  | ns  |
| t <sub>SCL-R</sub>    | SCL 信号的上升时间                   | 20 + 0.1C <sub>B</sub> |     | 300  | ns  |
| t <sub>SCL-R1</sub>   | 重复 START 条件和确认位之后的 SCL 信号上升时间 | 20 + 0.1C <sub>B</sub> |     | 300  | ns  |
| t <sub>SCL-F</sub>    | SCL 信号的下降时间                   | 20 + 0.1C <sub>B</sub> |     | 300  | ns  |
| t <sub>SDA-R</sub>    | SDA 信号的上升时间                   | 20 + 0.1C <sub>B</sub> |     | 300  | ns  |
| t <sub>SDA-F</sub>    | SDA 信号的下降时间                   | 20 + 0.1C <sub>B</sub> |     | 300  | ns  |
| t <sub>P-SU</sub>     | STOP 条件的建立时间                  | 600                    |     |      | ns  |
| t <sub>SP</sub>       | 所抑制尖峰的脉冲宽度                    |                        |     | 50   | ns  |
| C <sub>b</sub>        | 每个总线的容性负载                     |                        |     | 400  | pf  |



### 5.7 典型特性

#### 5.7.1 采用 BD 调制的桥接负载 (BTL) 配置曲线

自然通风室温 25°C (除非另有说明)。测量是使用 Audio Precision System 2722 进行的,其中模拟分析仪滤波器设置为 20kHz 砖墙式滤波器。所有测量都是在音频频率设置为 1kHz 且器件 PWM 频率设置为 384kHz、80kHz D 级放大器环路带宽的情况下进行的,使用的 LC 滤波器为 10 μ H/0.68 μ F,除非另有说明。















### 5.7.2 采用 1SPW 调制的桥接负载 (BTL) 配置曲线

自然通风室温 25°C (除非另有说明)。测量是使用 Audio Precision System 2722 进行的,其中模拟分析仪滤波器设置为 20kHz 砖墙式滤波器。所有测量都是在音频频率设置为 1kHz 且器件 PWM 频率设置为 384kHz、80kHz D 类环路带宽的情况下进行的,使用的 LC 滤波器为 10 μ H/0.68 μ F,除非另有说明。





Product Folder Links: TAS5830

17

提交文档反馈

English Data Sheet: SLASFD8









19







### 5.7.3 采用 BD 调制的并行桥接负载 (PBTL) 配置

自然通风室温 25°C(除非另有说明)。测量是使用 Audio Precision System 2722 进行的,其中模拟分析仪滤波器设置为 20kHz 砖墙式滤波器。所有测量都是在音频频率设置为 1kHz 且器件 PWM 频率设置为 384kHz,80kHz D 类放大器环路带宽的情况下进行的,LC 滤波器为 10 μ H/0.68 μ F (后置滤波器 PBTL,在输出滤波器电感器部分之后合并两个输出通道,请参阅 节 8.1.2 中的详细信息),除非另有说明。











### 5.7.4 采用 1SPW 调制的并行桥接负载 (PBTL) 配置

自然通风室温 25°C (除非另有说明)。测量是使用 Audio Precision System 2722 进行的,其中模拟分析仪滤波器设置为 20kHz 砖墙式滤波器。所有测量都是在音频频率设置为 1kHz 且器件 PWM 频率设置为 384kHz,80kHz D 类放大器环路带宽的情况下进行的,使用的 LC 滤波器为 10 μ H/0.68 μ F (后置滤波器 PBTL,在输出滤波器电感器部分之后合并两个输出通道,请参阅 节 8.1.2 中的连接方法),除非另有说明。





25

Product Folder Links: *TAS5830*English Data Sheet: SLASFD8















## 6 详细说明

## 6.1 概述

TAS5830 器件将 4 个主要构建块组合成单个内聚的器件,可更大限度地提高音质、灵活性和易用性。4 个主要构建块列示如下:

- 立体声数字转 PWM 调制器,然后将 PWM 调制器转功率级。
- 音频 DSP 子系统。
- 灵活的闭环放大器,能够在多种不同开关频率下以立体声或单声道运行,并具有各种输出电压和负载。
- 一个 I<sup>2</sup>C 控制端口用于与器件进行通信

器件需要两个电源才能正常工作。DVDD 电源需要为低压数字电路供电。需要另一个称为 PVDD 的电源来为音频 放大器的输出级供电。两个内部 LDO 将 PVDD 转换为 5V (用于 GVDD 和 AVDD),一个内部 LDO 将 DVDD 转换为 1.5V (用于 VR\_DIG)。

Copyright © 2025 Texas Instruments Incorporated Product Folder Links: *TAS5830* 



# 6.2 功能方框图



图 **6-1.** 功能方框图 Product Folder Links: *TAS5830* 

### 6.3 特性说明

#### 6.3.1 电源

为了方便系统设计,除了(典型值)12V或24V功率级电源外,TAS5830需要一个3.3V或1.8V电源。两个内部稳压器为栅极驱动电路和内部电路提供合适的电压电平。外部引脚仅作为片外旁路电容器的连接点提供,以对电源进行滤波。将外部电路连接到这些稳压器输出可能导致性能降低并损坏器件。此外,所有需要浮动电压电源的电路(即高侧栅极驱动)都通过内置自举电路进行调节,而该电路只需很少的外部电容器。为了提供良好的电气和声学特性,输出级的PWM信号路径被设计为相同的独立半桥。为此,每个半桥都有单独的自举引脚(BST\_x)。栅极驱动电压(GVDD)由PVDD电压提供。应特别注意将所有去耦电容尽可能靠近相关引脚放置。通常,必须避免电源引脚和去耦电容器之间的电感。为了实现一个正常运行的自举电路,必须在每个自举引脚(BST\_x)与功率级输出引脚(OUT\_x)之间连接一个小型陶瓷电容器。当功率级输出为低电平时,自举电容器通过连接在栅极驱动稳压器输出引脚(GVDD)和自举引脚之间的内部二极管进行充电。当功率级输出为高电平时,自举电容器电势将移至输出电势以上,从而为高侧栅极驱动器提供合适的电压电源。

#### 6.3.2 器件时钟

TAS5830 器件具有灵活的时钟系统。在内部,器件需要多个时钟,主要是以相关的时钟速率工作才能正常运行。 所有这些时钟都可以从串行音频接口获得。



图 6-2. 具有相应时钟的音频流

图 6-2 展示了基本数据流和时钟分配。

串行音频接口通常具有3个连接引脚,如下所列:

- SCLK (位时钟)
- LRCLK/FS (左/右字时钟或帧同步 )
- SDIN (输入数据)

此器件有一个内部 PLL,此 PLL 用于获取 SCLK 并创建 DSP 和 DAC 时钟所需的较高速率的时钟。

TAS5830 器件有一个音频采样率检测电路,可自动检测采样率以哪个频率运行。支持 32kHz、44.1kHz 至 48kHz、88.2kHz 至 96kHz 以及 176.4kHz 至 192kHz 的常见音频采样频率。采样频率检测器自动为 DAC 和 DSP 设置时钟。

如果输入 LRCLK/SCLK 在音乐播放期间停止, TAS5830 DSP 会切换到睡眠状态并等待时钟恢复(D级输出自动切换到高阻态),一旦 LRCLK/SCLK 恢复, TAS5830 会自动恢复到播放模式。无需重新加载 DSP 代码。

#### 6.3.3 串行音频端口 - 时钟速率

串行音频接口端口是一个 3 线串行端口,传输的信号为 LRCLK/FS、SCLK 和 SDIN。SCLK 是串行音频位时钟,用于将 SDIN 上的串行数据在时钟控制下传输到音频接口的串行移位寄存器中。串行数据通过 SCLK 在时钟控制下传输到 TAS5830 器件中。当器件在 TDM 模式下运行时,LRCLK/FS 引脚是串行音频左/右字时钟或帧同步。

Copyright © 2025 Texas Instruments Incorporated Product Folder Links: *TAS5830* 

INSTRUMENTS

www.ti.com.cn

TAS5830

ZHCSYC3 - MAY 2025

### 表 6-1. 音频数据格式、位深度和时钟速率

| 格式                     | 数据位         | 最大 LRCLK/FS 频率 (kHz) | SCLK 速率 (f <sub>S</sub> ) |  |  |  |  |
|------------------------|-------------|----------------------|---------------------------|--|--|--|--|
| I <sup>2</sup> S/LJ/RJ | 32、24、20、16 | 32 至 192             | 64、32                     |  |  |  |  |
|                        |             | 32                   | 128                       |  |  |  |  |
| TDM                    | 32、24、20、16 | 44.1、48              | 128、256、512               |  |  |  |  |
| I DIVI                 | 32、24、20、10 | 96                   | 128、256                   |  |  |  |  |
|                        |             | 192                  | 128                       |  |  |  |  |

当时钟暂停、检测到不支持的 SCLK 与 LRCLK(FS) 比率时,器件会在寄存器 113 (寄存器地址 0x71) 中报告时钟错误。

#### 6.3.4 时钟暂停自动恢复

当没有播放音频时,某些主机处理器将暂停  $I^2S$  时钟。当时钟停止时,器件会将所有通道置于高阻态,并在寄存器 GLOBAL\_FAULT1 寄存器 (偏移 = 71h) [复位 = 00h] - D[2] 中发出锁存时钟错误。音频时钟恢复后,器件自动返回到之前的状态。

### 6.3.5 采样率动态变化

TAS5830 支持 LRCLK(FS) 速率动态变化。当将 LRCLK(FS) 从 48kHz 更改为 96kHz 时,主机处理器种子将 LRCLK(FS)/SCLK 置于暂停状态至少 100us, 然后再更改为新的采样速率。

#### 6.3.6 串行音频端口 - 数据格式和位深度

Copyright © 2025 Texas Instruments Incorporated

该器件支持业界通用音频数据格式,包括标准 I2S、左对齐、右对齐和 TDM/DSP 数据。通过寄存器 (SAP\_CTRL1 寄存器 (偏移 = 33h) [复位 = 02h]-D [5:4]) 选择数据格式。如果 TDM/DSP 模式下 LRCLK/SCK 的 高宽度小于 FS 的 8 个周期,则寄存器 (SAP\_CTRL1 寄存器 (偏移 = 33h) [复位 = 02h]-D[3:2]) 应设置为 01。所有格式都需要二进制补码、MSB 在前的音频数据;接受高达 32 位的音频数据。表 1 展示了该器件支持的所有数据格式、字长和时钟速率。图 6-3 至图 6-7 详细介绍了数据格式。通过寄存器 (SAP\_CTRL1 寄存器 (偏移 = 33h) [复位 = 02h] -D[1:0]) 选择字长。通过寄存器 (SAP\_CTRL1 寄存器 (偏移 = 33h) [复位 = 02h] -D[7]) 和寄存器 (SAP\_CTRL2 寄存器 (偏移 = 34h) [复位 = 00h]-D[7:0]) 选择数据偏移量。默认设置为 I2S 和 24 位字长。

Product Folder Links: TAS5830

English Data Sheet: SLASFD8





图 6-3. 左对齐音频数据格式



I<sup>2</sup>S Data Format; L-channel = LOW, R-channel = HIGH

I<sup>2</sup>S 数据格式;左通道=低电平,右通道=高电平

图 6-4. I2S 音频数据格式

Copyright © 2025 Texas Instruments Incorporated

English Data Sheet: SLASFD8





Right-Justified Data Format; L-channel = HIGH, R-channel = LOW

右对齐数据格式;左通道=高电平,右通道=低电平

图 6-5. 右对齐音频数据格式



偏移 = 0 时的 TDM 数据格式

在 TDM 模式下, LRCK/FS 的占空比至少应为 1x SCLK。上升沿被视为帧开始。

图 6-6. TDM 1 音频数据格式

Product Folder Links: TAS5830

33





偏移 = 1 时的 TDM 数据格式

在 TDM 模式下, LRCK/FS 的占空比至少应为 1x SCLK。上升沿被视为帧开始。

图 6-7. TDM 2 音频数据格式

## 6.4 器件功能模式

# 6.4.1 软件控制

TAS5830 器件通过 I<sup>2</sup>C 通信端口进行配置。

I<sup>2</sup>C 通信端口一节详细介绍了 I2C 通信协议。节 5.6 介绍了 I<sup>2</sup>C 时序要求。

#### 6.4.2 扬声器放大器工作模式

TAS5830 器件可通过寄存器 DEVICE\_CTRL1 寄存器 (偏移 = 2h) [复位 = 00h]-D[2] 配置为两种不同的放大器配置:

- BTL 模式
- PBTL 模式

#### 6.4.2.1 BTL 模式

在 BTL 模式下,TAS5830 会放大两个独立的信号,它们分别代表立体声信号的左右两个部分。被放大的左侧信号呈现在显示为 OUT\_A+ 和 OUT\_A- 的差分输出对上,被放大的右侧信号呈现在显示为 OUT\_B+ 和 OUT\_B- 的差分输出对上。

#### 6.4.2.2 PBTL 模式

PBTL 运行模式用于描述一种运行,其中器件的两个输出彼此并行放置,以提高器件的供电能力。在 TAS5830 器件的输出侧,可采用称为前置滤波器并行桥接负载 (PBTL) 的配置,在滤波器之前完成对器件的求和。但是,两个输出可能需要在输出滤波器的电感器部分之后合并在一起。这样做确实需要两个额外的电感器,但允许使用更小、更便宜的电感器,因为电流是在两个电感器之间分配的。此过程称为后置滤波器 PBTL。在 TAS5830 器件的输入侧,PBTL 放大器的输入信号是 I2S 或 TDM 数据的左帧。

Copyright © 2025 Texas Instruments Incorporated

INSTRUMENTS
www.ti.com.cn

ZHCSYC3 - MAY 2025

#### 6.4.3 低 EMI 模式

TAS5830 采用多种模式在播放音频时更大限度地降低 EMI,并可根据不同的应用使用这些模式。

#### 6.4.3.1 展频

展频调制是一种 PWM 调制技术,可通过改变输出 PWM 频率来降低 EMI 测量中所见的峰值,从而产生更宽但较低的频谱。TAS5830 支持三角模式和随机模式的展频。

用户需要将寄存器 RAMP\_SS\_CTRL0 寄存器 (偏移 = 6Bh) [复位 = 00h] 配置为启用三角模式并启用展频,通过 RAMP\_SS\_CTRL1 寄存器 (偏移 = 6Ch) [复位 = 00h] 选择展频频率和范围。对于由 DEVICE\_CTRL1 寄存器 (偏移 = 2h) [复位 = 00h] 配置的 768kHz  $F_{SW}$ ,表 6-2 中介绍了展频频率和范围。

表 6-2. 三角模式展频频率和范围选择

| SS_TRI_CTRL[3:0] | 0   | 1   | 2   | 3   | 4   | 5   | 6   | 7   |
|------------------|-----|-----|-----|-----|-----|-----|-----|-----|
| 三角频率             | 24k |     |     |     | 48k |     |     |     |
| 展频范围             | 5%  | 10% | 20% | 25% | 5%  | 10% | 20% | 25% |

用户应用示例:中心开关频率为 768kHz, 三角频率为 48kHz。

寄存器 0x02 = 0x41 // 768kHz Fsw, BTL 模式, 1SPW 模式。

寄存器 0x6b = 0x03 // 启用展频

寄存器 0x6c = 0x03 // SS\_CTRL[3:0]=0011,三角频率 = 48kHz,展频范围应为 10% (729kHz~807kHz)

#### 6.4.3.2 通道间相移

该器件支持通道间 180 度 PWM 相移,以更大限度地降低 EMI。ANA\_CTRL 寄存器(偏移 = 53h)[复位 = 00h] 的位 0 可用于禁用或启用相移。

#### 6.4.3.3 多器件 PWM 相位同步

TAS5830 支持为多器件应用系统选择最多四相。例如,当一个系统集成了 4 个 TAS5830 器件时,用户可以通过 寄存器 RAMP\_PHASE\_CTRL 寄存器 (偏移 = 6Ah) [复位 = 00h] 为每个器件选择 0/1/2/3 相位,这意味着每个器件之间有 45 度相移,可更大程度地降低 EMI。

有两种方法可实现多器件 PWM 相位同步。使用 I<sup>2</sup>S 时钟在启动阶段进行相位同步或使用 GPIO 进行相位同步。

### 6.4.3.3.1 启动阶段与 I2S 时钟的相位同步

- 1. 第 1 步 , 停止 I<sup>2</sup> S 时钟。
- 2. 第 2 步,配置每个器件相位选择并启用相位同步。例如:器件 0 的寄存器 RAMP\_PHASE\_CTRL 寄存器(偏移 = 6Ah)[复位 = 00h] =0x03;器件 1 的寄存器 RAMP\_PHASE\_CTRL 寄存器(偏移 = 6Ah)[复位 = 00h] =0x07;器件 2 的寄存器 RAMP\_PHASE\_CTRL 寄存器(偏移 = 6Ah)[复位 = 00h] =0x0B;器件 3 的寄存器 RAMP\_PHASE\_CTRL 寄存器(偏移 = 6Ah)[复位 = 00h] =0x0F。
- 3. 第3步,将每个器件配置为高阻态模式。
- 4. 第 4 步,为每个器件提供 I<sup>2</sup>S。所有 4 个器件的相位同步都由内部序列自动完成。
- 5. 第5步,初始化 DSP 代码(如果只需要进行相位同步,则可以跳过此步骤)。
- 6. 第6步,器件间的 PWM 相移应固定为 45度。

### 6.4.3.3.2 通过 GPIO 实现相位同步

Copyright © 2025 Texas Instruments Incorporated

- 1. 第 1 步,将每个器件的 GPIOx 引脚连接到 PCB 上的 SOC GPIO 引脚。
- 2. 第 2 步,将每个器件 GPIOx 配置为寄存器 GPIO\_CTRL 寄存器 ( 偏移 = 60h ) [复位 = 00h] 和 GPIO\_INPUT\_SEL 寄存器 ( 偏移 = 64h ) [复位 = 00h] 使用的相位同步输入。
- 3. 第 3 步,为每个器件选择一个不同的相位,并通过寄存器 RAMP\_PHASE\_CTRL 寄存器 ( 偏移 = 6Ah ) [复位 = 00h] 启用相位同步。

ZHCSYC3 - MAY 2025



- 4. 第 4 步,通过寄存器 DEVICE\_CTRL1 寄存器 (偏移 = 2h) [复位 = 00h] 将每个器件配置为播放模式,并监测 POWER\_STATE 寄存器 (偏移 = 68h) [复位 = 00h] 直到器件变为高阻态状态。
- 5. 第 5 步,对 SOC GPIO 进行 0 到 1 的切换。然后,所有 4 个器件都进入播放模式,器件之间的 PWM 相移应 固定为 45 度。
- 6. 第6步,相位同步已完成。根据应用将 GPIOx 引脚配置为其他功能。

#### 6.4.4 热折返

热折返 (TFB) 旨在防止 TAS5830 因芯片温度过度升高而损坏,以防器件在超过建议的温度/功率限值或热系统设计低于建议值的情况下运行。TFB 允许 TAS5830 播放尽可能大的音量,而不会触发意外的热关断。TAS5830 有四个过热警告 (OTW) 阈值,I2C 寄存器 0x73 的位 0、1、2 和 3 中指示了每个阈值。当 OTW 值(温度)从 1 级(最低 OTW 温度)增加到 4 级(最高 OTW 温度)时,内部自动增益限制器 (AGL) 会逐渐降低数字增益。应用的增益衰减与 OTW 电平成正比,较低的 OTW 电平会导致较低的衰减,而较高的 OTW 电平会导致较高的衰减。当裸片温度降低而 OTW 电平降低时,数字信号增益会逐渐增加,直到温度降至 OTW 电平以下并且数字增益恢复到原始电平。衰减增益和可调速率都是可编程的。TFB 增益调节速度(启动速率和释放速率)设置与常规 AGL 相同,也可以使用 PurePath<sup>TM</sup> Console3 中的 TAS5830 应用进行配置。

#### 6.4.5 器件状态控制

除关断模式外, TAS5830 还具有其他 4 种不同功率耗散状态:深度睡眠、睡眠、高阻态和播放模式。电气特性 中列出了诊断模式的功率级别。

- 写入寄存器 0x03 [1:0]=00 会将器件置于深度睡眠模式。在此模式下, I<sup>2</sup>C 处于活跃状态。此模式可用于延长某些便携式扬声器应用中的电池寿命。一旦主机处理器停止播放音频, TAS5830 可以设置为深度睡眠模式,以更大限度地降低功率耗散,直到主机处理器再次开始播放音频。可以设定寄存器 0x03 [1:0] 为 11 来返回播放模式。与关断模式(将 PDN 拉至低电平)相比,深度睡眠模式使 DSP 和 I<sup>2</sup>C 处于活跃状态。
- 写入寄存器 0x03 [1:0]=01 会将器件置于睡眠模式。在此模式下, I<sup>2</sup>C 块、数字内核、DSP 存储器和 5V 模拟 LDO 处于活跃状态。
- 写入寄存器 0x03 [1:0]=10 会将器件置于高阻态模式。在此模式下,驱动器输出设置为高阻态,并且所有其他块都正常运行。

Product Folder Links: TAS5830

• 写入寄存器 0x03 [1:0]=11 会将器件置于播放模式,来启用输出路径。

Copyright © 2025 Texas Instruments Incorporated



#### 6.4.6 器件调制

TAS5830 有 3 个调制方案: BD 调制、1SPW 调制和混合调制。为具有寄存器 DEVICE\_CTRL1 寄存器(偏移 = 2h)[复位 = 00h] D[1:0]-DAMP\_MOD 的 TAS5830 选择调制方案。

#### 6.4.6.1 BD 调制

当放大器通过短扬声器导线驱动电感负载时,这种调制方案允许在没有经典 LC 重建滤波器的情况下运行。每个输出从 0 伏切换到电源电压。OUTPx 和 OUTNx 在无输入的情况下彼此同相,因此扬声器中几乎没有电流。对于正输出电压,OUTPx 的占空比大于 50%,OUTNx 小于 50%。对于负输出电压,OUTPx 的占空比小于 50%,OUTNx 大于 50%。负载两端的电压在整个开关周期的大部分时间都保持在 0V,这样可减小开关电流,进而减小负载中的任何 I<sup>2</sup>R 损耗。





#### 6.4.6.2 1SPW 调制

1SPW 模式会改变典型的调制方案,以实现更高的效率,同时会在 THD 性能下降方面造成轻微影响,并且需要在选择输出滤波器时多加注意。在低空闲电流模式下,输出在空闲条件下以大约 17% 的调制运行。当施加音频信号时,一个输出减少,一个输出增加。下降输出信号连接至 GND。此时,所有音频调制都是通过上升输出进行的。结果是在音频周期的大部分时间里只有一个输出在开关。由于开关损耗减小,在该模式下效率得到提高。



### 6.4.6.3 混合调制

混合调制可在不影响 THD+N 性能的情况下更大限度地降低功率损耗,并且针对电池供电类应用进行了优化。通过混合调制,TAS5830 可检测输入信号电平,并根据 PVDD 动态地调整 PWM 占空比。混合调制可实现超低空闲电流,并保持与 BD 调制相同的音频性能级别。



#### 备注

混合调制需要内部 DSP 来检测输入信号电平并动态地调整 PWM 占空比。若要使用混合调制,用户需要在 TAS5830 PPC3 应用中选择支持混合调制的相应处理流程。请查看 TAS5830 PPC3 应用,了解有关 TAS5830 灵活音频处理流程的更多信息。

#### 6.4.7 编程和控制

#### 6.4.7.1 I2C 串行通信总线

该器件具有与 I<sup>2</sup>C 总线协议兼容的双向串行控制接口,并支持作为目标器件的随机和顺序写入和读取操作的标准模式、快速模式 (FM) 和快速+模式 (FM+)数据传输速率。由于 TAS5830 寄存器映射和 DSP 存储器涵盖多页和书本,因此用户在写入各个寄存器或 DSP 存储器之前先逐书更改,然后逐页更改。每页的切换是通过每页上的寄存器 0 实现的。该寄存器值选择页地址,范围为 0 到 255。TAS5830数据表中列出的所有寄存器都属于页 0。

#### 6.4.7.2 硬件控制模式

对于不需要 I<sup>2</sup>C 寄存器控制的高级灵活性或没有可用的 I<sup>2</sup>C 主机控制器的系统,TAS5830 可用于硬件控制模式。然后,该器件在硬件模式默认配置下运行,并且任何更改都通过硬件控制引脚来完成。具有相同配置的硬件控制模式和软件控制模式之间的音频性能是相同的,但在软件控制模式下,可以通过寄存器访问更多功能。

为实现所需启动设置,在原理图设计过程中需要考虑 TAS5830 上的多个 I/O。进入硬件控制模式的方法是将 HW MODE 引脚 8 拉高至 DVDD。

TAS5830 的默认硬件配置为 BTL 模式、768kHz 开关频率、1SPW 模式、175kHz D 级放大器环路带宽、29.5Vp/FS 模拟增益、具有 80% OCP 阈值的 CBC 阈值。它需要将 HW\_SEL0 引脚 16 和 HW\_SEL1 引脚 15 直接连接到 GND。

| 引脚配置          | 模拟增益                    | H 桥输出配置 |
|---------------|-------------------------|---------|
| 0Ω至GND        | 33.1 V <sub>P</sub> /FS | BTL     |
| 1kΩ 至 GND     | 23.4 V <sub>P</sub> /FS | BTL     |
| 4.7kΩ 至 GND   | 16.6 V <sub>P</sub> /FS | BTL     |
| 15kΩ 至 GND    | 8.3 V <sub>P</sub> /FS  | BTL     |
| 33kΩ 至 DVDD   | 8.3 V <sub>P</sub> /FS  | PBTL    |
| 6.8k Ω 至 DVDD | 16.6 V <sub>P</sub> /FS | PBTL    |
| 1.5kΩ 至 DVDD  | 23.4 V <sub>P</sub> /FS | PBTL    |
| 0Ω至DVDD       | 33.1 V <sub>P</sub> /FS | PBTL    |

表 6-3. 硬件控制 - HW SEL0 引脚 16

| # C 4              | 硬件控制.              | LIVA | CEL | 4 सो सोत 4 | _ |
|--------------------|--------------------|------|-----|------------|---|
| <del>-</del> 7 h-4 | (世)(年)(2)   11   1 | · HW | SEL | 1 与1 胜11:  |   |

| 引脚配置         | F <sub>SW</sub> 和 D 级环路带宽         | 逐周期电流限制阈值        | 展频 | 调制   |
|--------------|-----------------------------------|------------------|----|------|
| 0Ω至GND       | 768kHz F <sub>SW</sub> ,175kHz 带宽 | CBC 阈值 = 80% OCP | 禁用 | 1SPW |
| 1kΩ 至 GND    | 768kHz F <sub>SW</sub> ,175kHz 带宽 | CBC 禁用           | 禁用 | 1SPW |
| 4.7kΩ 至 GND  | 768kHz F <sub>SW</sub> ,175kHz 带宽 | CBC 阈值 = 40% OCP | 禁用 | 1SPW |
| 15kΩ 至 GND   | 768kHz F <sub>SW</sub> ,175kHz 带宽 | CBC 阈值 = 60% OCP | 禁用 | 1SPW |
| 33kΩ 至 DVDD  | 480kHz F <sub>SW</sub> ,100kHz 带宽 | CBC 禁用           | 启用 | BD   |
| 6.8kΩ 至 DVDD | 480kHz F <sub>SW</sub> ,100kHz 带宽 | CBC 阈值 = 80% OCP | 启用 | BD   |
| 1.5kΩ 至 DVDD | 480kHz F <sub>SW</sub> ,100kHz 带宽 | CBC 阈值 = 40% OCP | 启用 | BD   |
| 0Ω至DVDD      | 480kHz F <sub>SW</sub> ,100kHz 带宽 | CBC 阈值 = 60% OCP | 启用 | BD   |

Product Folder Links: TAS5830

English Data Sheet: SLASFD8



## 示例1:

BTL 模式,FSW = 768kHz,1SPW 调制,175kHz 环路带宽,CBC 阈值 = 80% OCP,模拟增益 = 29.5 V<sub>P</sub>/FS,展频禁用。



图 6-10. 典型硬件控制模式应用原理图-BTL 模式

### 示例 2:

PBTL 模式, FSW = 768kHz, 1SPW 调制, 175kHz 环路带宽, CBC 阈值 = 80% OCP, 模拟增益 = 29.5 V<sub>P</sub>/FS, 展频禁用。





图 6-11. 典型硬件控制模式应用原理图-PBTL 模式

#### 6.4.7.3 I2C 目标地址

TAS5830 器件具有 7 位目标地址。表 6-5 中列出了通过 ADR 引脚的用户定义地址。

ADR PIN 配置 MSB 用户定义 LSB R/W 0Ω 至 GND R/W  $1k\Omega$  至 GND  $R/\overline{W}$ 4.7kΩ 至 GND  $R/\overline{W}$ 15k $\Omega$  至 GND R/W  $33k\Omega$  至 DVDD R/W 6.8k $\Omega$  至 DVDD 

Product Folder Links: TAS5830

表 6-5. I2 C 目标地址配置



#### 6.4.7.3.1 随机写入

如图 6-12 所示,单字节数据写入传输始于控制器器件发送启动条件,然后是 I<sup>2</sup>C 器件地址和读取/写入位。读/写位决定数据传输的方向。对于写入数据传输,读取/写入位为 0。在接收到正确的 I<sup>2</sup>C 器件地址和读取/写入位后,该器件会以一个确认位进行响应。接下来,控制器传输对应于正在访问的内部存储器地址的地址字节。收到地址字节之后,器件会再次用一个确认位进行响应。接下来,控制器器件传输要写入正在访问的存储器地址的数据字节。收到数据字节之后,器件会再次用一个确认位进行响应。最后,控制器器件发送停止条件以完成单字节数据写入传输。



图 6-12. 随机写入传输

#### 6.4.7.3.2 顺序写入

顺序数据写入传输与单字节数据写入传输完全相同,唯一的例外是控制器将多个数据字节传输到器件,如图 6-13 所示接收到每个数据字节后,器件会以一个确认位进行响应,并且 I<sup>2</sup> 子地址会自动递增 1。



图 6-13. 顺序写入传输

#### 6.4.7.3.3 随机读取

如图 6-14 所示,单字节数据读取传输始于控制器器件发送启动条件,然后是 I<sup>2</sup>C 器件地址和读取/写入位。对于数据读取传输,实际上先后完成了写入和读取操作。最初,执行写入以传输要读取的内部存储器地址的地址字节。因此,读取/写入位为 0。在接收到地址和读/写位后,器件会以一个确认位进行响应。此外,发送内部存储器地址字节后,控制器器件会再次发送另一个启动条件,然后是地址和读取/写入位。这次,读取/写入位为 1,指示读取传输。在接收到地址和读/写位后,器件会再次以一个确认位进行响应。接下来,该器件从正在读取的存储器地址传输数据字节。接收到数据字节后,控制器器件发送一个无应答信号,然后是一个停止条件,以完成单字节数据读取传输。



图 6-14. 随机读取传输

INSTRUMENTS

www.ti.com.cn

TAS5830

ZHCSYC3 - MAY 2025

#### 6.4.7.3.4 顺序读取

顺序数据读取传输与单字节数据读取传输完全相同,唯一的例外是器件将多个数据字节传输到控制器器件,如图 6-15 所示。除最后一个数据字节外,控制器器件在接收到每个数据字节后都会以一个确认位进行响应,并自动将 I<sup>2</sup>C 子地址递增 1。收到最后一个数据字节后,控制器器件发送一个无应答信号,然后是一个停止条件,以完成传输。



图 6-15. 顺序读取传输

#### 6.4.7.3.5 DSP 存储器 Book、Page 和 BQ 更新

在每个 Book 的 Page 0x00 上,寄存器 0x7f 用于更改 Book。每页的寄存器 0x00 用于更改该页。要更改页,首先向寄存器 0x00 写入 0x00 以切换到 Page 0,然后将 Book 编号写入 Page 0 上的寄存器 0x7f。要在 Book 中的 Page 之间切换,只需将页码写入寄存器 0x00 即可。

所有双二阶滤波器系数都在 Book 0xAA 中提供。每个双二阶滤波器的五个系数按顺序完整地从最低地址写入到最高地址。所有双二阶滤波器的地址可在寄存器映射中找到

应用手册 "TAS5830 处理流程"中列出了所有与 DSP/音频处理流程相关的寄存器

#### 6.4.7.3.6 校验和

该器件支持两种不同的校验和方案,即循环冗余校验 (CRC) 校验和与异或 (XOR) 校验和。寄存器读取不会更改校验和,但对甚至不存在的寄存器的写入也会更改校验和。两个校验和都是 8 位校验和,并且两个校验和可同时使用。校验和可以通过写入一个起始值(例如 0x 00 00 00 )到相应的 4 字节寄存器位置进行重置。

#### 6.4.7.3.6.1 循环冗余校验 (CRC) 校验和

使用的 8 位 CRC 校验和为 0x7 多项式(CRC-8-CCITT I.432.1;ATM HEC,ISDN HEC 和单元划分,(1 + x1 + x2 + x8))。CRC 校验和的一个主要优点是校验和对输入顺序敏感。CRC 支持所有  $I^2$ C 事务,不包括 Book 和 Page 切换。CRC 校验和是从任何 Book(B\_x、Page\_0、Reg\_126)的 page0 上的寄存器 0x7E 读取的。可以通过将 0x00 写入 CRC 校验和有效的相同寄存器位置来复位 CRC 校验和。

#### 6.4.7.3.6.2 异或 (XOR) 校验和

XOR 校验和是一种更简单的校验和方案。校验和与之前的 8 位校验和寄存器值执行每个寄存器字节写入的顺序 XOR 运算。XOR 仅支持 Book 0x8C ,不包括 Page 切换和 Book 0x8C 的 Page 0x00 中的所有寄存器。从 Book 0x8C 的 Page 0x00 上的位置寄存器 0x7D 读取 XOR 校验和 (B\_140、Page\_0、Reg\_125)。可以通过将 0x00 写入读取校验和的同一寄存器位置来复位 XOR 校验和。

Product Folder Links: TAS5830

English Data Sheet: SLASFD8



#### 6.4.7.4 通过软件进行控制

- 启动过程
- 关断过程

#### 6.4.7.4.1 启动过程

- 1. 使用适当的 I<sup>2</sup>C 器件地址设置或具有正确 HW\_SEL0 和 HW\_SEL1 设置的硬件模式来配置 ADR 引脚。
- 2. 启动电源(如果先启动 PVDD 或 DVDD,则无关紧要)。
- 3. 电源稳定后,等待至少 100 µs,将 PDN 拉至高电平以启用内部 LDO。
- 4. 通过  $I^2C$  控制端口配置所需设置。此过程包括深度睡眠到高阻态、寄存器映射配置、DSP 系数和设置为播放模式。硬件模式不需要执行该步骤  $I^2C$  写入。
- 5. 一旦 I<sup>2</sup>S 时钟稳定, TAS5830 将进入正常运行音乐播放。



图 6-16. TAS5830 启动顺序

Copyright © 2025 Texas Instruments Incorporated Product Folder Links: *TAS5830* 



#### 6.4.7.4.2 关断过程

- 1. 器件会正常运行。
- 2. 通过 I<sup>2</sup>C 控制端口配置寄存器 DEVICE CTRL2 寄存器 (偏移 = 3h) [复位 = 10h] -D[1:0]=10 或将 PDN 拉至
- 3. 等待至少 6ms ( 这段时间取决于 LRCLK 速率、数字音量和数字音量斜降速率 )。
- 4. 关闭电源。
- 5. 该器件现在已完全关断和断电。



Before PVDD/DVDD power down, Class D Output driver needs to be disabled by PDN or by I2C. At least 6ms delay needed based on LRCLK(Fs) = 48kHz, digital volume ramp down update every sample period, decreased by 0.5dB for each update, digital volume = 24dB. Change the value of register 0x4C and 0x4E or change LRCLK rate, the delay changes.

图 6-17. 下电序列

#### 6.4.7.5 保护和监控

#### 6.4.7.5.1 过流限制 (逐周期)

TAS5830 还提供 CBC 电流限制保护,而非直接过流关断以使音频输出静音。目的是通过在 PWM 开关中插入脉 冲来降低过流关断电平之前的输出电流,并且可以通过寄存器 CBC\_CONTROL 寄存器(偏移 = 77h)[复位 = 00h] -D[4:3] Reg CBC Level Sel 配置阈值(列在节 5.5 中)。

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



对音频的总体影响非常类似于电压削波,这会暂时限制音乐信号峰值功率,以保持连续音乐播放,而不会中断过载的消除。

#### 6.4.7.5.2 过流关断 (OCSD)

如果存在严重的短路事件(例如输出对 PVDD 短路或对地短路),一旦峰值电流检测器超过过流阈值(如 节 5.5 中所列), TAS5830 便会启动小于 100ns 的关断过程。关断速度取决于多种因素,例如短路阻抗、电源电压和开关频率。

如果发生 OCSD 事件,故障 GPIO 被拉至低电平并报告 I<sup>2</sup>C 故障寄存器故障状态 ( CHAN\_FAULT 寄存器 ( 偏移 = 70h ) [复位 = 00h] -D[1:0] ) ,则输出将传输到高阻抗 Hi-Z 状态,表示发生了故障。这是锁存的错误,用户需要设置 FAULT CLEAR 寄存器 ( 偏移 = 78h ) [复位 = 00h] -D[0] = 1,通过 I<sup>2</sup>C 重新启动输出。

#### 6.4.7.5.3 直流检测误差

如果 TAS5830 检测到输出电压交叉扬声器中的直流偏移超过直流误差保护阈值  $DCR_{THRES}$ ,并且此状态周期超过  $T_{DCDET}$  (列在 节 5.5 中 ),FAULTZ 线路会被拉低,OUTxx 输出转换为高阻抗,表示存在故障。此锁存直流保护误差需要通过设置 FAULT\_CLEAR 寄存器(偏移 = 78h)[复位 = 00h] -D[0] = 1 重新启动音频输出,从而使  $I^2C$  清除故障运行。

#### 6.4.7.5.4 过热关断 (OTSD)

TAS5830 器件会继续监控裸片温度,以确保不会超过 节 5.5 中规定的过热阈值。如果发生 OTE 事件,故障 GPIO 被拉至低电平并报告  $I^2$ C 故障状态(GLOBAL\_FAULT2 寄存器(偏移 = 72h)[复位 = 00h] -D[0]),则音频 输出将传输到高阻抗 Hi-Z 模式,表示发生了故障。这是锁存的错误,此错误需要通过设置 FAULT\_CLEAR 寄存器(偏移 = 78h)[复位 = 00h] -D[0] = 1 重新启动音频播放,从而使  $I^2$ C 清除故障运行。

#### 6.4.7.5.5 PVDD 过压和欠压误差

如果 PVDD 电源上的电压上升至超过 节 5.5 中列出的 OVE<sub>THRES(PVDD)</sub> 或下降至低于 UVE<sub>THRES(PVDD)</sub> , 则将故障 GPIO 拉至低电平并报告  $I^2$ C 故障状态 (GLOBAL\_FAULT1 寄存器 (偏移 = 71h) [复位 = 00h] -D[1:0]),然后音频输出传输到高阻抗 Hi-Z 模式。这些是自清除错误,这意味着一旦 PVDD 电平恢复正常运行,器件将恢复音频播放。

#### 6.4.7.5.6 PVDD 压降检测

TAS5830 不仅提供 PVDD 欠压关断保护,还提供可选的 PVDD 压降检测。根据内部 PVDD 实时检测电压,TAS5830 可配置为预期行为,从而将引脚 10 PD\_DET 从高电平切换为低电平,以指示 PVDD 降至低于特定电平 (默认 8V),以及 TAS5830 是否自动进入高阻态模式以关闭音频输出。

其目的是通过 GPIO 将 PVDD 压降信息反馈给用户产品控制系统,从而可以实施灵活的保护策略。例如,一旦 PD\_DET 引脚电压过低,SOC 就会启动音频音量淡出过程。这一过程可提供有效的无"砰砰"控制关断。

#### 6.4.7.5.7 时钟故障

当在传入的数据时钟上检测到时钟错误时,TAS5830 器件会切换到内部振荡器并继续驱动 DAC,从而使最后一个已知值的数据衰减。此过程完成后,DAC 输出硬静音到地,音频输出停止。系统会报告此非锁存时钟故障状态 I<sup>2</sup>C 故障状态 (GLOBAL\_FAULT1 寄存器 (偏移 = 71h) [复位 = 00h] -D[2]),一旦恢复正确的时钟,器件将自动返回到播放模式。

Copyright © 2025 Texas Instruments Incorporated Product Folder Links: *TAS5830* 





## 7 寄存器映射

# 7.1 reg\_map 寄存器

表 7-1 列出了 reg\_map 寄存器的存储器映射寄存器。表 7-1 中未列出的所有寄存器偏移地址都被视为保留的位 置,并且不会修改寄存器内容。

表 7-1. REG MAP 寄存器

| 偏移  | 首字母缩写词            | 表 7-1. REG_MAP 寄存器<br>寄存器名称 | 部分                                    |
|-----|-------------------|-----------------------------|---------------------------------------|
| 1h  | RESET_CTRL        | 复位控制                        |                                       |
| 2h  | DEVICE_CTRL1      | 器件控制 1                      | <b>转</b> 到                            |
| 3h  | DEVICE_CTRL2      | 器件控制 2                      | ————————————————————————————————————— |
| 4h  | PVDD_UV_CONTROL   | PVDD UV 控制                  | ————————————————————————————————————— |
| Fh  | I2C_PAGE_AUTO_INC | I2C DSP 存储器访问页面自动递增         |                                       |
| 28h | SIG_CH_CTRL       | 信号链控制                       | <br>转到                                |
| 29h | CLOCK_DET_CTRL    | 时钟检测控制                      | ————————————————————————————————————— |
| 30h | SDOUT_SEL         | SDOUT 选择                    | 转到                                    |
| 31h | I2S_CTRL          | I2S 控制 0                    | <b>转</b> 到                            |
| 33h | SAP_CTRL1         | I2S 控制 1                    | <b>转</b> 到                            |
| 34h | SAP_CTRL2         | I2S 控制 2                    | 转到                                    |
| 35h | SAP_CTRL3         | I2S 控制 3                    | <b>转</b> 到                            |
| 37h | FS_MON            | FS 监测器                      | ————————————————————————————————————— |
| 38h | BCLK_MON          | BCLK 监测器                    | ************************************* |
| 39h | CLKDET_STATUS     | 时钟检测状态                      |                                       |
| 40h | DSP_PGM_MODE      | DSP 编程模式                    | <b>转</b> 到                            |
| 46h | DSP_CTRL          | DSP 控制                      | 转到                                    |
| 4Ch | DIG_VOL           | 数字音量                        | 转到                                    |
| 4Eh | DIG_VOL_CTRL2     | 数字音量控制 2                    | 转到                                    |
| 4Fh | DIG_VOL_CTRL3     | 数字音量控制 3                    | 转到                                    |
| 50h | AUTO_MUTE_CTRL    | 自动静音控制                      | 转到                                    |
| 51h | AUTO_MUTE_TIME    | 自动静音时间                      | 转到                                    |
| 53h | ANA_CTRL          | 模拟控制                        | 转到                                    |
| 54h | AGAIN             | 模拟增益                        | 转到                                    |
| 5Eh | ADC_RPT           | ADC ( PVDD 电压 ) 报告          | 转到                                    |
| 60h | GPIO_CTRL         | GPIO 控制                     | 转到                                    |
| 61h | GPIO1_SEL         | GPIO1 输出选择                  | 转到                                    |
| 62h | GPIO2_SEL         | GPIO2 输出选择                  | 转到                                    |
| 63h | GPIO0_SEL         | GPIO0 输出选择                  | 转到                                    |
| 64h | GPIO_INPUT_SEL    | GPIO 输入选择                   | 转到                                    |
| 65h | MISC_CTRL1        | MISC 控制 1                   | 转到                                    |
| 66h | MISC_CTRL2        | MISC 控制 2                   | 转到                                    |
| 67h | DIE_ID            | DIE ID                      | 转到                                    |
| 68h | POWER_STATE       | 电源状态                        | 转到                                    |
| 69h | AUTOMUTE_STATE    | 自动静音状态                      | 转到                                    |
| 6Ah | RAMP_PHASE_CTRL   | 开关时钟相位控制                    | 转到                                    |
| 6Bh | RAMP_SS_CTRL0     | 展频控制 0                      | 转到                                    |
| 6Ch | RAMP_SS_CTRL1     | 展频控制 1                      | 转到                                    |

Product Folder Links: TAS5830



表 7-1. REG\_MAP 寄存器 (续)

| 偏移  | 首字母缩写词        | 寄存器名称      | 部分 |
|-----|---------------|------------|----|
| 70h | CHAN_FAULT    | 通道故障       | 转到 |
| 71h | GLOBAL_FAULT1 | 全局故障 1     | 转到 |
| 72h | GLOBAL_FAULT2 | 全局故障 2     | 转到 |
| 73h | <u> </u>      | <b>整</b> 告 | 转到 |
| 74h | PIN_CONTROL1  | 引脚控制 1     | 转到 |
| 75h | PIN_CONTROL2  | 引脚控制 2     | 转到 |
| 76h | MISC_CONTROL3 | MISC 控制 3  | 转到 |
| 77h | CBC_CONTROL   | CBC 控制     | 转到 |
| 78h | FAULT_CLEAR   | 故障清除       | 转到 |

复杂的位访问类型经过编码可适应小型表单元。表 7-2 展示了适用于此部分中访问类型的代码。

表 7-2. reg\_map 访问类型代码

| <u> </u> | · 3_ · | 1. 341.45.4 |
|----------|--------|-------------|
| 访问类型     | 代码     | 说明          |
| 读取类型     |        |             |
| R        | R      | 读取          |
| 写入类型     |        |             |
| W        | W      | 写入          |
| 复位或默认值   |        |             |
| -n       |        | 复位后的值或默认值   |

Copyright © 2025 Texas Instruments Incorporated

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

INSTRUMENTS

www.ti.com.cn

TAS5830

ZHCSYC3 - MAY 2025

## 7.1.1 RESET\_CTRL 寄存器 ( 偏移 = 1h ) [复位 = 00h]

返回到汇总表。

复位控制

## 图 7-1. RESET\_CTRL 寄存器



### 表 7-3. RESET\_CTRL 寄存器字段说明

|     |          |    |    | ***************************************                                                                                      |
|-----|----------|----|----|------------------------------------------------------------------------------------------------------------------------------|
| 位   | 字段       | 类型 | 复位 | 说明                                                                                                                           |
| 7-5 | RESERVED | W  | 0h |                                                                                                                              |
| 4   | RST_MOD  | W  | Oh | WRITE CLEAR BIT 复位模块该位复位内插滤波器和 DAC 模块。由于DSP 也会复位,因此系数 RAM 内容也将由 DSP 清除。该位自动清零,并且只能在高阻态模式下设置。<br>0:正常<br>1:复位模块               |
| 3-1 | RESERVED | W  | 0h |                                                                                                                              |
| 0   | RST_REG  | W  | Oh | WRITE CLEAR BIT 复位寄存器该位将模式寄存器复位回其初始值。<br>不清除 RAM 内容。该位会自动清零,并且只能在 DAC 处于高阻态模式时设置(禁止且不支持在 DAC 运行时复位寄存器)。<br>0:正常<br>1:复位模式寄存器 |

Product Folder Links: *TAS5830*English Data Sheet: SLASFD8



## 7.1.2 DEVICE\_CTRL1 寄存器 ( 偏移 = 2h ) [复位 = 00h]

返回到汇总表。

器件控制 1

## 图 7-2. DEVICE\_CTRL1 寄存器



### 表 7-4. DEVICE\_CTRL1 寄存器字段说明

| 位   | 字段         | 类型  | 复位 | 说明                                                                                                                           |
|-----|------------|-----|----|------------------------------------------------------------------------------------------------------------------------------|
| 7   | RESERVED   | R/W | 0h |                                                                                                                              |
| 6-4 | FSW_SEL    | R/W | 0h | 选择 PWM 开关频率 (Fsw)<br><b>3'b 000:384kHz</b><br>3'b 010:480kHz<br>3'b 011:576kHz<br>3'b 100:768kHz<br>3'b 101:1.024MHz<br>其他保留 |
| 3   | RESERVED   | R/W | 0h |                                                                                                                              |
| 2   | PBTL_MODE  | R/W | 0h | 0: 将器件设置为 BTL 模式<br>1: 将器件设置为 PBTL 模式                                                                                        |
| 1-0 | MODULATION | R/W | Oh | <b>00: BD 模式</b><br>01: 1SPW 模式<br>10: 混合模式<br>11: 保留                                                                        |

 $\label{eq:copyright @ 2025 Texas Instruments Incorporated}$  Product Folder Links: \textit{TAS5830}



## 7.1.3 DEVICE\_CTRL2 寄存器 ( 偏移 = 3h ) [复位 = 10h]

返回到汇总表。

器件控制 2

## 图 7-3. DEVICE\_CTRL2 寄存器



## 表 7-5. DEVICE\_CTRL2 寄存器字段说明

| 位   | 字段        | 类型  | 复位 | 说明                                                                                                     |
|-----|-----------|-----|----|--------------------------------------------------------------------------------------------------------|
| 7-5 | RESERVED  | R/W | 0h |                                                                                                        |
| 4   | DSP_RST   | R/W | 1h | DSP 复位<br>当该位变为 0 时,DSP 将开始上电并发送数据。只有在所有输入时钟<br>稳定后,才需要将其设为 0,以便 DMA 通道不会超出同步范围。<br>0:正常运行<br>1:复位 DSP |
| 3   | MUTE      | R/W | 0h | 静音<br>此位向两个通道发出软静音请求。音量将平稳地降低/升高,以避免<br>"砰砰"/"咔嗒"噪声。<br><b>0:正常音量</b><br>1:静音                          |
| 2   | RESERVED  | R/W | 0h |                                                                                                        |
| 1-0 | STATE_CTL | R/W | 0h | 器件状态控制寄存器 00:深度睡眠 01:睡眠 10:高阻态 11:播放                                                                   |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



## 7.1.4 PVDD\_UV\_CONTROL 寄存器 ( 偏移 = 4h ) [复位 = 00h]

返回到汇总表。

PVDD UV 控制

## 图 7-4. PVDD\_UV\_CONTROL 寄存器



### 表 7-6. PVDD\_UV\_CONTROL 寄存器字段说明

| 位   | 字段       | 类型  | 复位 | 说明                                                               |
|-----|----------|-----|----|------------------------------------------------------------------|
| 7-4 | RESERVED | R/W | 0h |                                                                  |
| 3   | UV_SEQ   | R/W | 0h | 0: <b>当具有 PVDD UV 时禁用,器件跳转到高阻态</b><br>1:当具有 PVDD UV 时启用,器件跳转到高阻态 |
| 2-1 | UV_AVG   | R/W | 0h | 00:逐周期,无平均值<br>01:16 个样片<br>10:32 个样片<br>11:64 个样本               |
| 0   | UV_BYP   | R/W | 0h | <b>0:禁用 PVDD 压降功能</b><br>1:启用 PVDD 压降功能                          |

Product Folder Links: *TAS5830*English Data Sheet: SLASFD8



# 7.1.5 I2C\_PAGE\_AUTO\_INC 寄存器 ( 偏移 = Fh ) [复位 = 00h]

返回到汇总表。

I2C DSP 存储器访问页面自动递增

## 图 7-5. I2C\_PAGE\_AUTO\_INC 寄存器



## 表 7-7. I2C\_PAGE\_AUTO\_INC 寄存器字段说明

| 位   | 字段       | 类型  | 复位 | 说明                                                                                                                                    |
|-----|----------|-----|----|---------------------------------------------------------------------------------------------------------------------------------------|
| 7-4 | RESERVED | R/W | 0h |                                                                                                                                       |
| 3   | PAGE_INC | R/W | Oh | 页面自动递增禁用<br>针对非零 Book 禁用页面自动递增模式。到达页末后,当该位为 0<br>时,它会返回到下一页的第 8 个地址位置。当该位为 1 时,它会像较早的器件一样转到当前页本身的第 0 个位置。<br>0:启用页面自动递增<br>1:禁用页面自动递增 |
| 2-0 | RESERVED | R/W | 0h |                                                                                                                                       |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



# 7.1.6 SIG\_CH\_CTRL 寄存器 ( 偏移 = 28h ) [复位 = 00h]

返回到汇总表。

信号链控制

## 图 7-6. SIG\_CH\_CTRL 寄存器



### 表 7-8. SIG\_CH\_CTRL 寄存器字段说明

|     | X : 0.00_01_011L 1,11 III 1,20.7 |     |    |                                                                                                                                                                                                                                                  |  |  |  |
|-----|----------------------------------|-----|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 位   | 字段                               | 类型  | 复位 | 说明                                                                                                                                                                                                                                               |  |  |  |
| 7-4 | BCLK_RATIO                       | R/W | Oh | 这些位指示所配置的 BCLK 比率,即一个音频帧中的 BCLK 时钟数。<br><b>4'b0000:自动检测</b><br>4'b0011:32FS<br>4'b0101:64FS<br>4'b0111:128FS<br>4'b1001:256FS<br>4'b1011:512FS<br>其他保留。                                                                                          |  |  |  |
| 3-0 | FS_MODE                          | R/W | Oh | FS 速度模式这些位用于选择 FS 运行模式,该模式必须根据当前音频<br>采样率进行设置。<br>4' b0000 自动检测<br>4' b0010 8kHz<br>4' b0100 16kHz<br>4' b0110 32kHz<br>4' b1000 44.1kHz<br>4' b1001 48kHz<br>4' b1010 88.2kHz<br>4' b1011 96kHz<br>4' b1100 176.4kHz<br>4' b1101 192kHz<br>其他保留 |  |  |  |

Product Folder Links: TAS5830

## 7.1.7 CLOCK\_DET\_CTRL 寄存器 ( 偏移 = 29h ) [复位 = 00h]

返回到汇总表。

时钟检测控制

# 图 7-7. CLOCK\_DET\_CTRL 寄存器

| 7        | 6       | 5          | 4      | 3        | 2                | 1      | 0  |
|----------|---------|------------|--------|----------|------------------|--------|----|
| RESERVED | DET_PLL | BCLK_RANGE | DET_FS | DET_BCLK | DET_BCLKMIS<br>S | RESERV | ED |
| R/W-0h   | R/W-0h  | R/W-0h     | R/W-0h | R/W-0h   | R/W-0h           | R/W-0h | 1  |

### 表 7-9. CLOCK DET CTRL 寄存器字段说明

|     |              | 衣 7-5. CLOCK_DEI_CTKL 前行給于权优功 |    |                                                                                                                                            |  |  |  |  |  |  |
|-----|--------------|-------------------------------|----|--------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| 位   | 字段           | 类型                            | 复位 | 说明                                                                                                                                         |  |  |  |  |  |  |
| 7   | RESERVED     | R/W                           | 0h |                                                                                                                                            |  |  |  |  |  |  |
| 6   | DET_PLL      | R/W                           | Oh | 忽略 PLL 过速检测<br>该位控制是否忽略 PLL 过速检测。PLL 必须慢于 150MHz,否则会报告错误。被忽略时,PLL 过速错误不会导致时钟错误。<br>0:注意 PLL 过速检测<br>1:忽略 PLL 过速检测                          |  |  |  |  |  |  |
| 5   | BCLK_RANGE   | R/W                           | Oh | 忽略 BCLK 范围检测<br>该位控制是否忽略 BCLK 范围检测。BCLK 必须稳定在 256kHz 和<br>50MHz 之间,否则会报告错误。被忽略时,BCLK 范围错误不会导致<br>时钟错误。<br>0:注意 BCLK 范围检测<br>1:忽略 BCLK 范围检测 |  |  |  |  |  |  |
| 4   | DET_FS       | R/W                           | 0h | 忽略 FS 错误检测<br>该位控制是否忽略 FS 错误检测。被忽略时,FS 错误不会导致时钟错<br>误。但 CLKDET_STATUS 将报告 fs 错误。<br>0:注意 FS 检测<br>1:忽略 FS 检测                               |  |  |  |  |  |  |
| 3   | DET_BCLK     | R/W                           | 0h | 忽略 BCLK 检测 该位控制是否忽略根据 LRCLK 的 BCLK 检测。BCLK 必须稳定在 32FS 和 512FS 之间(含),否则会报告错误。被忽略时,BCLK 错误不会导致时钟错误。 0:注意 BCLK 检测 1:忽略 BCLK 检测                |  |  |  |  |  |  |
| 2   | DET_BCLKMISS | R/W                           | 0h | 忽略 BCLK 缺失检测<br>该位控制是否忽略 BCLK 缺失检测。被忽略时,BCLK 缺失不会导致<br>时钟错误。<br>0:注意 BCLK 缺失检测<br>1:忽略 BCLK 缺失检测                                           |  |  |  |  |  |  |
| 1-0 | RESERVED     | R/W                           | 0h |                                                                                                                                            |  |  |  |  |  |  |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



## 7.1.8 SDOUT\_SEL 寄存器 ( 偏移 = 30h ) [复位 = 00h]

返回到汇总表。

SDOUT 选择

## 图 7-8. SDOUT\_SEL 寄存器



## 表 7-10. SDOUT\_SEL 寄存器字段说明

| 位   | 字段        | 类型  | 复位 | 说明                                                                                                       |
|-----|-----------|-----|----|----------------------------------------------------------------------------------------------------------|
| 7-1 | RESERVED  | R/W | 0h |                                                                                                          |
| 0   | SDOUT_SEL | R/W |    | SDOUT 选择<br>该位选择作为 SDOUT 通过 GPIO 引脚输出的内容。<br><b>0:SDOUT 是 DSP 输出 ( 后处理 )</b><br>1:SDOUT 是 DSP 输入 ( 预处理 ) |

 $\label{eq:copyright} \mbox{ @ 2025 Texas Instruments Incorporated} \\ \mbox{ Product Folder Links: } \emph{TAS5830}$ 

**TAS5830** ZHCSYC3 - MAY 2025

## 7.1.9 I2S\_CTRL 寄存器 ( 偏移 = 31h ) [复位 = 00h]

返回到汇总表。

I2S 控制 0

## 图 7-9. I2S\_CTRL 寄存器



### 表 7-11. I2S\_CTRL 寄存器字段说明

|     |          |     | _  |                                                                                                                                              |
|-----|----------|-----|----|----------------------------------------------------------------------------------------------------------------------------------------------|
| 位   | 字段       | 类型  | 复位 | 说明                                                                                                                                           |
| 7-6 | RESERVED | R/W | 0h |                                                                                                                                              |
| 5   | BCLK_INV | R/W | Oh | BCLK 极性<br>该位设置反转 BCLK 模式。在反转 BCLK 模式下,DAC 假定 LRCLK<br>和 DIN 边沿与 BCLK 的上升沿对齐。通常假定它们与 BCLK 的下降沿<br>对齐。<br><b>0:正常 BCLK 模式</b><br>1:反转 BCLK 模式 |
| 4-0 | RESERVED | R/W | 0h |                                                                                                                                              |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



## 7.1.10 SAP\_CTRL1 寄存器 ( 偏移 = 33h ) [复位 = 02h]

返回到汇总表。

I2S 控制 1

## 图 7-10. SAP\_CTRL1 寄存器

| 7            | 6        | 5        | 4      | 3      | 2      | 1      | 0      |
|--------------|----------|----------|--------|--------|--------|--------|--------|
| I2SSHIFT_MSB | RESERVED | DATA_FMT |        | LRCLK_ | PULSE  | FRAME_ | LENGTH |
| R/W-0h       | R/W-0h   | R/M      | R/W-0h |        | R/W-0h |        | /-2h   |

## 表 7-12. SAP\_CTRL1 寄存器字段说明

| 位   | 字段           | 类型  | 复位 | 说明                                                                                                                                 |
|-----|--------------|-----|----|------------------------------------------------------------------------------------------------------------------------------------|
| 7   | I2SSHIFT_MSB | R/W | 0h | I2S 移位 MSB。与低寄存器 34h 中的 8 位组合。                                                                                                     |
| 6   | RESERVED     | R/W | 0h |                                                                                                                                    |
| 5-4 | DATA_FMT     | R/W | Oh | I2S 数据格式<br>这些位控制 DAC 操作的输入和输出音频接口格式。<br><b>00:I2S</b><br>01: DSP/TDM<br>10: RTJ<br>11: LTJ                                        |
| 3-2 | LRCLK_PULSE  | R/W | 0h | 如果 LRCLK 脉冲短于 8 x BCLK,将位 0-1 设定为 "01"<br>否则,将这些位保持为默认值 "00"<br>00:LRCLK 脉冲的高宽度等于或大于 BCLK 的 8 个周期<br>01:LRCLK 脉冲高宽度小于 BCLK 的 8 个周期 |
| 1-0 | FRAME_LENGTH | R/W | 2h | I2S 字长<br>这些位控制 DAC 操作所需的输入和输出音频接口采样字长度。<br>00:16 位<br>01:20 位<br>10:24 位<br>11:32 位                                               |

 $\label{eq:copyright} \mbox{ @ 2025 Texas Instruments Incorporated} \\ \mbox{ Product Folder Links: } \emph{TAS5830}$ 

INSTRUMENTS
www.ti.com.cn

TAS5830

ZHCSYC3 - MAY 2025

## 7.1.11 SAP\_CTRL2 寄存器 ( 偏移 = 34h ) [复位 = 00h]

返回到汇总表。

I2S 控制 2

## 图 7-11. SAP\_CTRL2 寄存器



### 表 7-13. SAP\_CTRL2 寄存器字段说明

| 位   | 字段           | 类型  | 复位 | 说明                                                                                                                                                                                       |
|-----|--------------|-----|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7-0 | I2SSHIFT_LSB | R/W |    | I2S 移位 LSB 这些位控制输入和输出的音频帧中音频数据的偏移。偏移定义为从音 频帧的起始 (MSB) 到所需音频采样的起始位置的 BCLK 数。 8'b00000000: 偏移 = 0 BCLK (无偏移) 8'b00000001: 偏移 = 1 BCLK 8'b00000010: 偏移 = 2 BCLK 8'b111111111: 偏移 = 512 BCLK |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



## 7.1.12 SAP\_CTRL3 寄存器 ( 偏移 = 35h ) [复位 = 11h]

返回到汇总表。

I2S 控制 3

## 图 7-12. SAP\_CTRL3 寄存器



### 表 7-14. SAP\_CTRL3 寄存器字段说明

| 位   | 字段       | 类型  | 复位 | 说明                                                                              |
|-----|----------|-----|----|---------------------------------------------------------------------------------|
| 7-6 | RESERVED | R/W | 0h |                                                                                 |
| 5-4 | CH1_DAC  | R/W | 1h | 通道 1 DAC 数据路径这些位控制通道 1 音频数据路径连接。 00: 零数据(静音) 01: Ch1 数据 10: Ch2 数据 11: 保留(请勿设置) |
| 3-2 | RESERVED | R/W | 0h |                                                                                 |
| 1-0 | CH2_DAC  | R/W | 1h | 通道 2 DAC 数据路径这些位控制通道 2 音频数据路径连接。 00:零数据(静音) 01:Ch2 数据 10:Ch1 数据 11:保留(请勿设置)     |

 $\label{eq:copyright @ 2025 Texas Instruments Incorporated}$  Product Folder Links: \textit{TAS5830}

INSTRUMENTS
www.ti.com.cn

TAS5830
ZHCSYC3 - MAY 2025

## 7.1.13 FS\_MON 寄存器 ( 偏移 = 37h ) [复位 = 00h]

返回到汇总表。

FS 监测器

## 图 7-13. FS\_MON 寄存器



### 表 7-15. FS\_MON 寄存器字段说明

| 位   | 字段            | 类型 | 复位 | 说明                                                                                                                                  |
|-----|---------------|----|----|-------------------------------------------------------------------------------------------------------------------------------------|
| 7-6 | RESERVED      | R  | 0h |                                                                                                                                     |
| 5-4 | BCLKRATIO_MSB | R  | 0h | 检测到的 BCLK 比率为 2 MSB。<br>这些位指示当前检测到的 BCLK 比率,即一个音频帧中 BCLK 时钟的<br>数量。<br>与低寄存器 38h 中的 8 位组合。BCLK = 32 FS~512 FS                       |
| 3-0 | FS_MON        | R  | Oh | 这些位指示当前检测到的音频采样率。 4'b0000 FS 错误 4'b0010 8kHz 4'b0100 16kHz 4'b0110 32kHz 4'b0100 保留 4'b1001 48kHz 4'b1011 96kHz 4'b1101 192kHz 其他保留 |

Product Folder Links: TAS5830



## 7.1.14 BCLK\_MON 寄存器 ( 偏移 = 38h ) [复位 = 00h]

返回到汇总表。

BCLK 监测器

## 图 7-14. BCLK\_MON 寄存器



## 表 7-16. BCLK\_MON 寄存器字段说明

| 位   | 字段            | 类型 | 复位 | 说明                                                             |
|-----|---------------|----|----|----------------------------------------------------------------|
| 7-0 | BCLKRATIO_LSB | R  |    | 这些位指示当前检测到的 BCLK 比率,即一个音频帧中 BCLK 时钟的数量。<br>BCLK = 32 FS~512 FS |

 $\label{eq:copyright} \mbox{ @ 2025 Texas Instruments Incorporated} \\ \mbox{ Product Folder Links: } \emph{TAS5830}$ 



## 7.1.15 CLKDET\_STATUS 寄存器 ( 偏移 = 39h ) [复位 = 00h]

返回到汇总表。

时钟检测状态

### 图 7-15. CLKDET\_STATUS 寄存器



## 表 7-17. CLKDET\_STATUS 寄存器字段说明

| 位   | 字段            | 类型 | 复位 | 说明                                                                                                                                             |
|-----|---------------|----|----|------------------------------------------------------------------------------------------------------------------------------------------------|
| 7-6 | RESERVED      | R  | 0h |                                                                                                                                                |
| 5   | BCLK_OVERRATE | R  | 0h | 该位指示 BCLK 是过速还是欠速。<br>0:BCLK 欠速<br>1:BCLK 过速                                                                                                   |
| 4   | PLL_OVERRATE  | R  | Oh | 该位指示 PLL 是否过速。<br>0: PLL 欠速<br>1: PLL 过速                                                                                                       |
| 3   | PLL_LOCKED    | R  | 0h | 该位指示 PLL 是否锁定。当 PLL 被禁用时,它将被报告为解锁。<br>0:PLL 被锁定<br>1:PLL 未锁定                                                                                   |
| 2   | BCLK_MISSING  | R  | 0h | 该位指示 BCLK 是否缺失。<br>0:BCLK 正常<br>1:BCLK 缺失                                                                                                      |
| 1   | BCLK_VALID    | R  | 0h | 该位指示 BCLK 是否有效。BCLK 比率必须稳定并且在 32-512FS 范<br>围内才有效。<br>0:BCLK 有效<br>1:BCLK 无效                                                                   |
| 0   | FS_VALID      | R  | Oh | 在自动检测模式 (reg_fsmode=0) 下,该位指示音频采样率是否有效。在非自动检测模式 (reg_fsmode!=0) 下,FS 错误表示 LRCLK(FS) 设置的所配置采样频率与检测到的采样频率不同。即使设置了 FS 错误检测忽略,该标志也将被置位。0:采样率有效1:无效 |

Copyright © 2025 Texas Instruments Incorporated

Product Folder Links: *TAS5830* 



## 7.1.16 DSP\_PGM\_MODE 寄存器 ( 偏移 = 40h ) [复位 = 01h]

返回到汇总表。

DSP 编程模式

## 图 7-16. DSP\_PGM\_MODE 寄存器



## 表 7-18. DSP\_PGM\_MODE 寄存器字段说明

| 位   | 字段       | 类型  | 复位 | 说明                                                                   |
|-----|----------|-----|----|----------------------------------------------------------------------|
| 7-4 | RESERVED | R/W | 0h |                                                                      |
| 3   | CH1_HIZ  | R/W | 0h | 1:强制 CH1 进入高阻态模式<br>0:正常运行                                           |
| 2   | CH2_HIZ  | R/W | 0h | 1:强制 CH2 进入高阻态模式<br>0:正常运行                                           |
| 1-0 | DSP_MODE | R/W | 1h | DSP 程序选择<br>这些位选择要用于音频处理的 DSP 程序。<br>00:RAM 模式<br>01:ROM 模式<br>其他保留。 |

 $\label{eq:copyright @ 2025 Texas Instruments Incorporated}$  Product Folder Links: \textit{TAS5830}



## 7.1.17 DSP\_CTRL 寄存器 ( 偏移 = 46h ) [复位 = 01h]

返回到汇总表。

DSP 控制

## 图 7-17. DSP\_CTRL 寄存器



## 表 7-19. DSP\_CTRL 寄存器字段说明

| 位   | 字段        | 类型  | 复位 | 说明                                                                                              |
|-----|-----------|-----|----|-------------------------------------------------------------------------------------------------|
| 7-5 | RESERVED  | R/W | 0h |                                                                                                 |
| 4-3 | PROC_RATE | R/W | Oh | <b>00:输入</b><br>01:48kHz<br>10:96kHz<br>11:192kHz                                               |
| 2   | RESERVED  | R/W | 0h |                                                                                                 |
| 1   | IRAM_BOOT | R/W | Oh | DSP 从 IRAM 引导<br>设置时,DSP 将从 IRAM 而非 IROM 引导<br><b>0:从 IROM 引导 DSP</b><br>1:从 IRAM 引导 DSP        |
| 0   | DEF_COEF  | R/W | 1h | 使用 ZROM 的默认系数<br>该位控制是否使用 ZROM 的默认系数或使用主机下载到器件的非默认<br>系数<br>0:不使用 ZROM 的默认系数<br>1:使用 ZROM 的默认系数 |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



## 7.1.18 DIG\_VOL 寄存器 ( 偏移 = 4Ch ) [复位 = 30h]

返回到汇总表。

数字音量

## 图 7-18. DIG\_VOL 寄存器



### 表 7-20. DIG\_VOL 寄存器字段说明

| 位   | 字段       | 类型  | 复位  | 说明                                                                                                                                                                           |
|-----|----------|-----|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7-0 | DAC_GAIN | R/W | 30h | 数字音量控制<br>这些位控制数字音量。数字音量为 24dB 至 -103dB,阶跃为 -0.5dB。<br>8'b000000001 : +23.5dB<br>8'b00101111 : +0.5dB<br>8'b00110000 : 0.0dB<br>8'b00110001 : -0.5dB<br><br>8'b11111111 : 静音 |

 $\label{eq:copyright @ 2025 Texas Instruments Incorporated}$  Product Folder Links: \textit{TAS5830}



# 7.1.19 DIG\_VOL\_CTRL2 寄存器 ( 偏移 = 4Eh ) [复位 = 33h]

返回到汇总表。

数字音量控制 2

## 图 7-19. DIG\_VOL\_CTRL2 寄存器



## 表 7-21. DIG\_VOL\_CTRL2 寄存器字段说明

| 位   | 字段   | 类型  | 复位 | 说明                                                                                                                  |
|-----|------|-----|----|---------------------------------------------------------------------------------------------------------------------|
| 7-6 | VNUS | R/W | 0h | 数字音量正常斜降频率<br>这些位控制音量斜降时数字音量的更新频率<br><b>00:每1个FS周期更新一次</b><br>01:每2个FS周期更新一次<br>10:每4个FS周期更新一次<br>11:直接将音量调为零(即时静音) |
| 5-4 | VNUF | R/W | 3h | 数字音量正常斜降阶跃<br>这些位控制当音量斜降时数字音量更新的阶跃<br>00:每次更新递减 4dB<br>01:每次更新递减 2dB<br>10:每次更新递减 1dB<br>11:每次更新递减 0.5dB            |
| 3-2 | VNDS | R/W | Oh | 数字音量正常斜升频率<br>这些位控制音量斜升时数字音量的更新频率<br><b>00:每1个FS周期更新一次</b><br>01:每2个FS周期更新一次<br>10:每4个FS周期更新一次<br>11:直接恢复音量(即时取消静音) |
| 1-0 | VNDF | R/W | 3h | 数字音量正常斜升阶跃<br>这些位控制当音量斜升时数字音量更新的阶跃<br>00:每次更新递增 4dB<br>01:每次更新递增 2dB<br>10:每次更新递增 1dB<br>11:每次更新递增 0.5dB            |

Product Folder Links: TAS5830



## 7.1.20 DIG\_VOL\_CTRL3 寄存器 ( 偏移 = 4Fh ) [复位 = 30h]

返回到汇总表。

数字音量控制 3

## 图 7-20. DIG\_VOL\_CTRL3 寄存器



## 表 7-22. DIG\_VOL\_CTRL3 寄存器字段说明

| 位   | 字段       | 类型  | 复位 | 说明                                                                                                                                              |
|-----|----------|-----|----|-------------------------------------------------------------------------------------------------------------------------------------------------|
| 7-6 | VEDS     | R/W | Oh | 数字音量紧急斜降频率<br>当由于时钟错误或断电而导致音量斜降时,这些位控制数字音量更新的频率,与正常的软静音相比,这通常需要更快的斜降<br>00:每1个FS周期更新一次<br>01:每2个FS周期更新一次<br>10:每4个FS周期更新一次<br>11:直接将音量调为零(即时静音) |
| 5-4 | VEDF     | R/W | 3h | 数字音量紧急斜降阶跃<br>当由于时钟错误或断电而导致音量斜降时,这些位控制数字音量更新的阶跃,与正常的软静音相比,这通常需要更快的斜降<br>00:每次更新递减 4dB<br>01:每次更新递减 2dB<br>10:每次更新递减 1dB<br>11:每次更新递减 0.5dB      |
| 3-0 | RESERVED | R/W | 0h |                                                                                                                                                 |

Product Folder Links: *TAS5830*English Data Sheet: SLASFD8



# 7.1.21 AUTO\_MUTE\_CTRL 寄存器 ( 偏移 = 50h ) [复位 = 07h]

返回到汇总表。

自动静音控制

# 图 7-21. AUTO\_MUTE\_CTRL 寄存器



## 表 7-23. AUTO\_MUTE\_CTRL 寄存器字段说明

| 位   | 字段        | 类型  | 复位 | 说明                                                               |
|-----|-----------|-----|----|------------------------------------------------------------------|
| 7-3 | RESERVED  | R/W | 0h |                                                                  |
| 2   | AM_CTL    | R/W | 1h | 0:单独自动使 ch1 和 ch2 静音<br>1:仅当两个通道都要自动静音时,才自动使 ch1 和 ch2 静音        |
| 1   | AMUTE_CH2 | R/W | 1h | 自动静音通道 2<br>该位启用或禁用通道 2 上的自动静音<br>0:禁用通道 2 自动静音<br>1:启用通道 2 自动静音 |
| 0   | AMUTE_CH1 | R/W | 1h | 自动静音通道 1<br>该位启用或禁用通道 1 上的自动静音<br>0:禁用通道 1 自动静音<br>1:启用通道 1 自动静音 |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈

English Data Sheet: SLASFD8



## 7.1.22 AUTO\_MUTE\_TIME 寄存器 ( 偏移 = 51h ) [复位 = 00h]

返回到汇总表。

自动静音时间

## 图 7-22. AUTO\_MUTE\_TIME 寄存器

|          |   |         | <b>—</b> | _        |   |         |   |
|----------|---|---------|----------|----------|---|---------|---|
| 7        | 6 | 5       | 4        | 3        | 2 | 1       | 0 |
| RESERVED |   | CH1_AMT |          | RESERVED |   | CH2_AMT |   |
| R/W-0h   |   | R/W-0h  |          | R/W-0h   |   | R/W-0h  |   |

## 表 7-24. AUTO\_MUTE\_TIME 寄存器字段说明

| 位   | 字段       |     |    | 说明                                                                                                                                                                                                  |
|-----|----------|-----|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| •   |          | 类型  | 复位 | 近均                                                                                                                                                                                                  |
| 7   | RESERVED | R/W | 0h |                                                                                                                                                                                                     |
| 6-4 | CH1_AMT  | R/W | Oh | 通道 1 的自动静音时间<br>这些位指定通道可以自动静音之前,ch1 上连续零样本的长度。显示<br>的时间针对 96kHz 采样率并且将随着其他采样率而改变。<br>000:11.5ms<br>001:53ms<br>010:106.5ms<br>011:266.5ms<br>100:0.535 秒<br>101:1.065 秒<br>110:2.665 秒<br>111:5.33s |
| 3   | RESERVED | R/W | 0h |                                                                                                                                                                                                     |
| 2-0 | CH2_AMT  | R/W | Oh | 通道 2 的自动静音时间 这些位指定通道可以自动静音之前,ch2 上连续零样本的长度。显示的时间针对 96kHz 采样率并且将随着其他采样率而改变。 000:11.5ms 010:106.5ms 011:266.5ms 100:0.535 秒 101:1.065 秒 110:2.665 秒 111:5.33s                                         |

Product Folder Links: TAS5830



# 7.1.23 ANA\_CTRL 寄存器 ( 偏移 = 53h ) [复位 = 00h]

返回到汇总表。

模拟控制

## 图 7-23. ANA\_CTRL 寄存器



#### 表 7-25. ANA CTRL 寄存器字段说明

|     | 次 7 20. A(A |     |    |                                                                                                                                                           |  |  |  |  |  |
|-----|-------------|-----|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|
| 位   | 字段          | 类型  | 复位 | 说明                                                                                                                                                        |  |  |  |  |  |
| 7   | RESERVED    | R/W | 0h |                                                                                                                                                           |  |  |  |  |  |
| 6-5 | BW_CTL      | R/W | Oh | D 级环路带宽 <b>00:100kHz 01:80kHz 10:120kHz 10:175kHz 11:175kHz 当:Fsw=384kHz</b> 时,为了实现高音频性能,可选择 <b>100kHz</b> 带宽。当Fsw=768kHz 时,应选择 <b>175kHz</b> 带宽以获得高音频性能。 |  |  |  |  |  |
| 4-1 | RESERVED    | R/W | 0h |                                                                                                                                                           |  |  |  |  |  |
| 0   | PHASE_CTL   | R/W | 0h | 0:相位差<br>1:同相                                                                                                                                             |  |  |  |  |  |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



## 7.1.24 AGAIN 寄存器 ( 偏移 = 54h ) [复位 = 00h]

返回到汇总表。

模拟增益

## 图 7-24. AGAIN 寄存器



### 表 7-26. AGAIN 寄存器字段说明

| 位   | 字段       | 类型  | 复位 | 说明                                                                          |
|-----|----------|-----|----|-----------------------------------------------------------------------------|
| 7-5 | RESERVED | R/W | 0h |                                                                             |
| 4-0 | AGAIN    | R/W |    | 模拟增益控制<br>该位控制模拟增益<br><b>00000:0dB</b><br>00001:-0.5dB<br><br>11111:-15.5dB |

Product Folder Links: *TAS5830* English Data Sheet: SLASFD8

# 7.1.25 ADC\_RPT 寄存器 ( 偏移 = 5Eh ) [复位 = 00h]

返回到汇总表。

ADC (PVDD 电压)报告

## 图 7-25. ADC\_RPT 寄存器



# 表 7-27. ADC\_RPT 寄存器字段说明

| 位   | 字段       | 类型 | 复位 | 说明                                                                                                        |
|-----|----------|----|----|-----------------------------------------------------------------------------------------------------------|
| 7-0 | PVDD_RPT | R  |    | PVDD ADC 读数。每个 LSB 表示 0.12V<br>对于 PVDD = 12V, AD 数据 = 8'b 01100100<br>对于 PVDD = 24V, AD 数据 = 8'b 11001000 |

Copyright © 2025 Texas Instruments Incorporated Product Folder Links: TAS5830



# 7.1.26 GPIO\_CTRL 寄存器 ( 偏移 = 60h ) [复位 = 00h]

返回到汇总表。

GPIO 控制

## 图 7-26. GPIO\_CTRL 寄存器



# 表 7-28. GPIO\_CTRL 寄存器字段说明

| 位   | 字段       | 类型  | 复位 | 说明                                                                  |
|-----|----------|-----|----|---------------------------------------------------------------------|
| 7-3 | RESERVED | R/W | 0h |                                                                     |
| 2   | GPI000E  | R/W | 0h | GPIO0 输出使能该位设置 GPIO0 引脚的方向 <b>0</b> : <b>GPIO0 是输入</b> 1: GPIO0 是输出 |
| 1   | GPIO2OE  | R/W | 0h | GPIO2 输出使能该位设置 GPIO2 引脚的方向 <b>0 : GPIO2 是输入</b> 1 : GPIO2 是输出       |
| 0   | GPIO10E  | R/W | 0h | GPIO1 输出使能该位设置 GPIO1 引脚的方向 <b>0 : GPIO1 是输入</b> 1 : GPIO1 是输出       |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

# 7.1.27 GPIO1\_SEL 寄存器 ( 偏移 = 61h ) [复位 = 00h]

返回到汇总表。

GPIO1 输出选择

# 图 7-27. GPIO1\_SEL 寄存器



## 表 7-29. GPIO1\_SEL 寄存器字段说明

| 位   | 字段       | 类型  | 复位 | 说明                                                                                                                                                                                          |
|-----|----------|-----|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7-4 | RESERVED | R/W | 0h |                                                                                                                                                                                             |
| 3-0 | GPIO1SEL | R/W |    | 4'b0000: 关闭(低电平)<br>4'b1000: GPIO1作为 WARNZ输出<br>4'b1011: GPIO1作为 FAULTZ输出<br>4'b1100: GPIO1作为 PVDD_DROP_DETECTION<br>4'b1101: GPIO1作为串行音频接口数据输出 (SDOUT)<br>4'b1110: GPIO1作为 RAMP 时钟<br>其他保留 |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



# 7.1.28 GPIO2\_SEL 寄存器 ( 偏移 = 62h ) [复位 = 00h]

返回到汇总表。

GPIO2 输出选择

# 图 7-28. GPIO2\_SEL 寄存器



### 表 7-30. GPIO2\_SEL 寄存器字段说明

| D.  | אלא אילים | अंद गर्भ | = D. | DE HIT          |
|-----|-----------|----------|------|-----------------|
| 位   | 字段        | 类型       | 复位   | 说明              |
| 7-4 | RESERVED  | R/W      | 0h   |                 |
| 3-0 | GPIO2SEL  | R/W      | Oh   | 1000 : 关闭 (低电平) |

 $\label{eq:copyright} \mbox{ @ 2025 Texas Instruments Incorporated} \\ \mbox{ Product Folder Links: } \emph{TAS5830}$ 

# 7.1.29 GPIO0\_SEL 寄存器 ( 偏移 = 63h ) [复位 = 00h]

返回到汇总表。

GPIO0 输出选择

Copyright © 2025 Texas Instruments Incorporated

# 图 7-29. GPIO0\_SEL 寄存器



# 表 7-31. GPIO0\_SEL 寄存器字段说明

| 位   | 字段        | 类型  | 复位 | 说明                                                                                                                                                                                                        |
|-----|-----------|-----|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7-4 | RESERVED  | R/W | 0h |                                                                                                                                                                                                           |
| 3-0 | GPIO0_SEL | R/W |    | 4'b0000: 关闭(低电平)<br>4'b1000: GPIO0 作为 WARNZ 输出<br>4'b1011: GPIO0 作为 FAULTZ 输出<br>4'b1100: GPIO0 作为 PVDD_DROP_DETECTION<br>4'b1101: GPIO0 作为串行音频接口数据输出 (SDOUT)<br>4'b1110: GPIO0 作为 RAMP 时钟<br>4'b1111: 保留 |

提交文档反馈 Product Folder Links: TAS5830 English Data Sheet: SLASFD8



# 7.1.30 GPIO\_INPUT\_SEL 寄存器 ( 偏移 = 64h ) [复位 = 00h]

返回到汇总表。

GPIO 输入选择

## 图 7-30. GPIO\_INPUT\_SEL 寄存器



# 表 7-32. GPIO\_INPUT\_SEL 寄存器字段说明

| 位   | 字段           | 类型  | 复位 | 说明                                                    |
|-----|--------------|-----|----|-------------------------------------------------------|
| 7-6 | RESERVED     | R/W | 0h |                                                       |
| 5-4 | GPIOSYNC_SEL | R/W | 0h | <b>00:</b> 不适用<br>01: GPIO1<br>10: GPIO2<br>11: GPIO0 |
| 3-2 | GPIORST_SEL  | R/W | 0h | <b>00:</b> 不适用<br>01: GPIO1<br>10: GPIO2<br>11: GPIO0 |
| 1-0 | GPIOM_SEL    | R/W | 0h | <b>00:</b> 不适用<br>01: GPIO1<br>10: GPIO2<br>11: GPIO0 |

 $\label{eq:copyright @ 2025 Texas Instruments Incorporated}$  Product Folder Links: \textit{TAS5830}

# 7.1.31 MISC\_CTRL1 寄存器 ( 偏移 = 65h ) [复位 = 00h]

D

返回到汇总表。

MISC 控制 1

# 图 7-31. MISC\_CTRL1 寄存器



# 表 7-33. MISC\_CTRL1 寄存器字段说明

| 位   | 字段          | 类型  | 复位 | 说明                                                 |
|-----|-------------|-----|----|----------------------------------------------------|
| 7-3 | RESERVED    | R/W | 0h |                                                    |
| 2-0 | GPIO_OUTPUT | R/W |    | bit0: GPIO1 输出<br>bit1: GPIO2 输出<br>bit2: GPIO0 输出 |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈

79



# 7.1.32 MISC\_CTRL2 寄存器 ( 偏移 = 66h ) [复位 = 00h]

返回到汇总表。

MISC 控制 2

# 图 7-32. MISC\_CTRL2 寄存器



# 表 7-34. MISC\_CTRL2 寄存器字段说明

| ſ. | 立  | 字段          | 类型  | 复位 | 说明                                                     |
|----|----|-------------|-----|----|--------------------------------------------------------|
| 7. | -3 | RESERVED    | R/W | 0h |                                                        |
| 2- | -0 | GPIO_OUTPUT | R/W |    | bit0: GPIO1 输出反相<br>位 1: GPIO2 输出反相<br>位 2: GPIO0 输出反相 |

 $\label{eq:copyright} \mbox{ @ 2025 Texas Instruments Incorporated} \\ \mbox{ Product Folder Links: } \emph{TAS5830}$ 

# 7.1.33 DIE\_ID 寄存器 ( 偏移 = 67h ) [复位 = 98h]

返回到汇总表。

DIE ID

# 图 7-33. DIE\_ID 寄存器



# 表 7-35. DIE\_ID 寄存器字段说明

| 位   | 字段     | 类型 | 复位  | 说明              |
|-----|--------|----|-----|-----------------|
| 7-0 | DIE_ID | R  | 98h | TAS5830 的芯片 ID。 |

Copyright © 2025 Texas Instruments Incorporated Product Folder Links: TAS5830



# 7.1.34 POWER\_STATE 寄存器 ( 偏移 = 68h ) [复位 = 00h]

返回到汇总表。

电源状态

# 图 7-34. POWER\_STATE 寄存器



#### 表 7-36. POWER STATE 寄存器字段说明

| 位   | 字段        | 类型 | 复位 | 说明                                                |  |  |  |
|-----|-----------|----|----|---------------------------------------------------|--|--|--|
| 7-2 | RESERVED  | R  | 0h |                                                   |  |  |  |
| 1-0 | STATE_RPT | R  | 0h | 00: 深度睡眠<br>01: 睡眠<br>10: 高阻态<br>11: 播放<br>其他: 保留 |  |  |  |

 $\label{eq:copyright @ 2025 Texas Instruments Incorporated}$  Product Folder Links: \textit{TAS5830}

# 7.1.35 AUTOMUTE\_STATE 寄存器 ( 偏移 = 69h ) [复位 = 00h]

返回到汇总表。

自动静音状态

# 图 7-35. AUTOMUTE\_STATE 寄存器



# 表 7-37. AUTOMUTE\_STATE 寄存器字段说明

| 位   | 字段             | 类型 | 复位 | 说明                               |
|-----|----------------|----|----|----------------------------------|
| 7-2 | RESERVED       | R  | 0h |                                  |
| 1   | CH2MUTE_STATUS | R  | 0h | 该位指示通道 2 的自动静音状态。 0:未自动静音 1:自动静音 |
| 0   | CH1MUTE_STATUS | R  | 0h | 该位指示通道 1 的自动静音状态。 0:未自动静音 1:自动静音 |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈

English Data Sheet: SLASFD8



# 7.1.36 RAMP\_PHASE\_CTRL 寄存器 ( 偏移 = 6Ah ) [复位 = 00h]

返回到汇总表。

开关时钟相位控制

### 图 7-36. RAMP\_PHASE\_CTRL 寄存器



# 表 7-38. RAMP\_PHASE\_CTRL 寄存器字段说明

| 位   | 字段            | 类型  | 复位 | 说明                                                                                                         |
|-----|---------------|-----|----|------------------------------------------------------------------------------------------------------------|
| 7-4 | RESERVED      | R/W | 0h |                                                                                                            |
| 3-2 | RAMPPHASE_SEL | R/W | Oh | 当多个器件集成在一个系统中时,请选择斜坡时钟相位,以降低 EMI和峰值电源峰值电流,建议将所有器件设置为相同的 RAMP 频率和相同的展频。如果需要此功能,则必须在驱动器件进入播放模式之前进行设置。 00:0 度 |
| 1   | RAMPSYNC_SEL  | R/W | 0h | 斜坡相位同步源<br><b>0:GPIO 同步</b><br>1:内部同步                                                                      |
| 0   | RAMPSYNC_EN   | R/W | 0h | 1: 启用斜坡相位同步<br><b>0:禁用斜坡相位同步</b>                                                                           |

 $\label{eq:copyright @ 2025 Texas Instruments Incorporated}$  Product Folder Links: \textit{TAS5830}

**TAS5830** www.ti.com.cn ZHCSYC3 - MAY 2025

# 7.1.37 RAMP\_SS\_CTRL0 寄存器 ( 偏移 = 6Bh ) [复位 = 00h]

返回到汇总表。

展频控制 0

## 图 7-37. RAMP\_SS\_CTRL0 寄存器



# 表 7-39. RAMP\_SS\_CTRL0 寄存器字段说明

| 位   | 字段       | 类型  | 复位 | 说明                              |
|-----|----------|-----|----|---------------------------------|
| 7-2 | RESERVED | R/W | 0h |                                 |
| 1   | RDM_EN   | R/W |    | 1:随机 SS 启用<br><b>0:随机 SS 禁用</b> |
| 0   | TRI_EN   | R/W |    | 1:三角 SS 启用<br><b>0:三角 SS 禁用</b> |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈

85



# 7.1.38 RAMP\_SS\_CTRL1 寄存器 ( 偏移 = 6Ch ) [复位 = 00h]

返回到汇总表。

展频控制 1

# 图 7-38. RAMP\_SS\_CTRL1 寄存器

| 7        | 6       | 5 | 4 | 3       | 2   | 1    | 0 |
|----------|---------|---|---|---------|-----|------|---|
| RESERVED | RDM_CTL |   |   | TRI_CTL |     |      |   |
| R/W-0h   | R/W-0h  |   |   | •       | R/W | /-0h |   |

# 表 7-40. RAMP\_SS\_CTRL1 寄存器字段说明

| 位   | 字段       | 类型  | <u></u><br>复位 | 说明                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|-----|----------|-----|---------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7   | RESERVED | R/W | 0h            |                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| 6-4 | RDM_CTL  | R/W | Oh            | 随机 SS 范围控制<br>对于 Fsw 为 384kHz<br>3'b000: SS 范围 +/- 0.62%<br>3'b010: SS 范围 +/- 1.88%<br>3'b011: SS 范围 +/- 4.38%<br>3'b100: SS 范围 +/- 9.38%<br>3'b101: SS 范围 +/- 19.38%<br>其他: 保留<br>对于 576kHz 的 Fsw<br>3'b000: SS 范围 +/- 0.95%<br>3'b010: SS 范围 +/- 2.86%<br>3'b011: SS 范围 +/- 6.67%<br>3'b100: SS 范围 +/- 14.29%<br>3'b101: SS 范围 +/- 29.52%<br>其他: 保留                                                                                     |
| 3-0 | TRI_CTL  | R/W | Oh            | 三角 SS 频率和范围控制 4'b0000: 24kHz SS +/- 5% 4'b0010: 24kHz SS +/- 10% 4'b0010: 24kHz SS +/- 20% 4'b0011: 24kHz SS +/- 25% 4'b0100: 48kHz SS +/- 5% 4'b0101: 48kHz SS +/- 10% 4'b0111: 48kHz SS +/- 20% 4'b0111: 48kHz SS +/- 25% 4'b1001: 32kHz SS +/- 25% 4'b1001: 32kHz SS +/- 10% 4'b1011: 32kHz SS +/- 20% 4'b1011: 32kHz SS +/- 25% 4'b1011: 32kHz SS +/- 25% 4'b1101: 16kHz SS +/- 5% 4'b1101: 16kHz SS +/- 5% 4'b1111: 16kHz SS +/- 20% |

 $\label{eq:copyright} \mbox{ @ 2025 Texas Instruments Incorporated} \\ \mbox{ Product Folder Links: } \emph{TAS5830}$ 

English Data Sheet: SLASFD8

# 7.1.39 CHAN\_FAULT 寄存器 ( 偏移 = 70h ) [复位 = 00h]

返回到汇总表。

通道故障

## 图 7-39. CHAN\_FAULT 寄存器



## 表 7-41. CHAN\_FAULT 寄存器字段说明

| 位   | 字段       | 类型 | 复位 | 说明                                                                                                                                |
|-----|----------|----|----|-----------------------------------------------------------------------------------------------------------------------------------|
| 7-4 | RESERVED | R  | 0h |                                                                                                                                   |
| 3   | CH1DC    | R  | Oh | 通道 1 直流故障。一旦出现直流故障,该故障将被锁存,并且该位被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。通过将 Fault_Clear 寄存器 (78h) 的第 7 位设置为 1 来清除此故障,或者该位保持为 1。   |
| 2   | CH2DC    | R  | Oh | 通道 2 直流故障。一旦出现直流故障,该故障将被锁存,并且该位被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。通过将 Fault_Clear 寄存器 (78h) 的第 7 位设置为 1 来清除此故障,或者该位保持为 1。   |
| 1   | CH1OC    | R  | Oh | 通道 1 过流故障。一旦出现 OC 故障,该故障将被锁存,并且该位被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。通过将 Fault_Clear 寄存器 (78h) 的第 7 位设置为 1 来清除此故障,或者该位保持为 1。 |
| 0   | CH2OC    | R  | Oh | 通道 2 过流故障。一旦出现 OC 故障,该故障将被锁存,并且该位被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。通过将 Fault_Clear 寄存器 (78h) 的第 7 位设置为 1 来清除此故障,或者该位保持为 1。 |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



# 7.1.40 GLOBAL\_FAULT1 寄存器 ( 偏移 = 71h ) [复位 = 00h]

返回到汇总表。

全局故障 1

# 图 7-40. GLOBAL\_FAULT1 寄存器

| 7        | 6                   | 5                    | 4        | 3 | 2                 | 1               | 0               |
|----------|---------------------|----------------------|----------|---|-------------------|-----------------|-----------------|
| RESERVED | BQWRTFAULT<br>_FLAG | EEPROMFAUL<br>T_FLAG | RESERVED |   | CLKFAULT_FL<br>AG | PVDDOV_FLA<br>G | PVDDUV_FLA<br>G |
| R-0h     | R-0h                | R-0h                 | R-0h     |   | R-0h              | R-0h            | R-0h            |

### 表 7-42. GLOBAL\_FAULT1 寄存器字段说明

| ト<br>ト<br>ト<br>ト<br>ト<br>ト<br>ト<br>ト<br>ト<br>ト<br>ト<br>ト<br>ト<br>ト |                  |    |    |                                                                                                                                                                             |  |
|--------------------------------------------------------------------|------------------|----|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 位                                                                  | 字段               | 类型 | 复位 | 说明                                                                                                                                                                          |  |
| 7                                                                  | RESERVED         | R  | 0h |                                                                                                                                                                             |  |
| 6                                                                  | BQWRTFAULT_FLAG  | R  | 0h | 0:最近的 BQ 被成功写入<br>1:最近的 BQ 写入失败                                                                                                                                             |  |
| 5                                                                  | EEPROMFAULT_FLAG | R  | 0h | 0:EEPROM 引导加载成功完成<br>1:EEPROM 引导加载未成功完成                                                                                                                                     |  |
| 4-3                                                                | RESERVED         | R  | 0h |                                                                                                                                                                             |  |
| 2                                                                  | CLKFAULT_FLAG    | R  | Oh | 时钟故障。一旦出现时钟故障,该故障将被锁存,并且该位被设置为1。D级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。时钟故障采用自动恢复模式,一旦时钟错误消除,器件会自动恢复到之前的状态。通过将 Fault_clear 寄存器 (78h) 的第 7 位设置为 1 来清除此故障,或者该位保持为 1。                |  |
| 1                                                                  | PVDDOV_FLAG      | R  | Oh | PVDD OV 故障。一旦出现 OV 故障,该故障将被锁存,并且该位被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。OV 故障采用自动恢复模式,一旦 OV 错误消除,器件会自动恢复到之前的状态。通过将 Fault_Clear 寄存器 (78h) 的第 7 位设置为 1 来清除此故障,或者该位保持为 1。   |  |
| 0                                                                  | PVDDUV_FLAG      | R  | Oh | PVDD UV 故障。一旦出现 UV 故障,该故障将被锁存,并且该位被设置为 1。D 级输出设置为 Hi-Z。通过 FAULT 引脚 (GPIO) 报告。UV 故障采用自动恢复模式,一旦 UV 错误消除,器件会自动恢复到之前的状态。通过将 Fault_Clear 寄存器 (78h) 的第 7 位设置为 1 来清除此故障,或者该位保持为 1。 |  |

 $\label{eq:copyright} \mbox{ @ 2025 Texas Instruments Incorporated} \\ \mbox{ Product Folder Links: } \emph{TAS5830}$ 

# 7.1.41 GLOBAL\_FAULT2 寄存器 ( 偏移 = 72h ) [复位 = 00h]

返回到汇总表。

全局故障 2

## 图 7-41. GLOBAL\_FAULT2 寄存器



## 表 7-43. GLOBAL\_FAULT2 寄存器字段说明

| 位   | 字段          | 类型 | 复位 | 说明                                                                                                                                                                  |
|-----|-------------|----|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7-3 | RESERVED    | R  | 0h |                                                                                                                                                                     |
| 2   | CH2CBC_FLAG | R  | 0h | 0:通道2上无 CBC 故障<br>1:通道2上触发 CBC 故障                                                                                                                                   |
| 1   | CH1CBC_FLAG | R  | 0h | 0:通道1上无 CBC 故障<br>1:通道1上触发 CBC 故障                                                                                                                                   |
| 0   | OTSD_FLAG   | R  | 0h | 过热关断故障一旦存在 OT 故障,该故障即被锁存且该位设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。 OV 故障采用自动恢复模式,一旦 OV 错误消除,器件会自动恢复到之前的状态。 通过将 Fault_Clear 寄存器 (78h) 的第 7 位设置为 1 来清除此故障,或者该位保持为 1。 |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



# 7.1.42 WARNING 寄存器 ( 偏移 = 73h ) [复位 = 00h]

返回到汇总表。

警告

## 图 7-42. WARNING 寄存器

| 7    | 6    | 5                | 4                | 3         | 2         | 1         | 0         |
|------|------|------------------|------------------|-----------|-----------|-----------|-----------|
| RESE | RVED | CH1CBCW_FL<br>AG | CH2CBCW_FL<br>AG | OTW4_FLAG | OTW3_FLAG | OTW2_FLAG | OTW1_FLAG |
| R-   | 0h   | R-0h             | R-0h             | R-0h      | R-0h      | R-0h      | R-0h      |

## 表 7-44. WARNING 寄存器字段说明

| 位   | 字段           | 类型 | 复位 | 说明                                       |
|-----|--------------|----|----|------------------------------------------|
| 7-6 | RESERVED     | R  | 0h |                                          |
| 5   | CH1CBCW_FLAG | R  | 0h | <b>0:通道1上无 CBC 警告</b><br>1:通道1上触发 CBC 警告 |
| 4   | CH2CBCW_FLAG | R  | 0h | <b>0:通道2上无CBC警告</b><br>1:通道2上触发CBC警告     |
| 3   | OTW4_FLAG    | R  | 0h | 0: <b>无温度等级 4 警告</b><br>1:触发过热警告级别 4     |
| 2   | OTW3_FLAG    | R  | 0h | 0: <b>无温度等级 3 警告</b><br>1: 触发过热警告级别 3    |
| 1   | OTW2_FLAG    | R  | 0h | 0: <b>无温度等级 2 警告</b><br>1: 触发过热警告级别 2    |
| 0   | OTW1_FLAG    | R  | 0h | 0: <b>无温度等级 1 警告</b><br>1:触发过热警告级别 1     |

 $\label{eq:copyright} \mbox{ @ 2025 Texas Instruments Incorporated} \\ \mbox{ Product Folder Links: } \emph{TAS5830}$ 



# 7.1.43 PIN\_CONTROL1 寄存器 ( 偏移 = 74h ) [复位 = 00h]

返回到汇总表。

引脚控制 1

## 图 7-43. PIN\_CONTROL1 寄存器



## 表 7-45. PIN\_CONTROL1 寄存器字段说明

| 位 | 字段            | 类型  | 复位 | 说明                                      |
|---|---------------|-----|----|-----------------------------------------|
| 7 | MASK_OTSD     | R/W | 0h | <b>0:启用 OTSD 故障报告</b><br>1:屏蔽 OTSD 故障报告 |
| 6 | MASK_DVDDUV   | R/W | 0h | 0:启用 DVDD UV 故障报告<br>1:屏蔽 DVDD UV 报告    |
| 5 | MASK_DVDDOV   | R/W | 0h | 0:启用 DVDD OV 故障报告<br>1:屏蔽 DVDD OV 故障报告  |
| 4 | MASK_CLKERROR | R/W | 0h | <b>0:启用 CLK 故障报告</b><br>1:屏蔽 CLK 故障报告   |
| 3 | MASK_PVDDUV   | R/W | 0h | <b>0:启用 UV 故障报告</b><br>1:屏蔽 UV 故障报告     |
| 2 | MASK_PVDDOV   | R/W | 0h | 0:启用 OV 故障报告<br>1:屏蔽 OV 故障报告            |
| 1 | MASK_DC       | R/W | 0h | <b>0:启用直流故障报告</b><br>1:屏蔽直流故障报告         |
| 0 | MASK_OC       | R/W | 0h | 0:启用 OC 故障报告<br>1:屏蔽 OC 故障报告            |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈



# 7.1.44 PIN\_CONTROL2 寄存器 ( 偏移 = 75h ) [复位 = F8h]

返回到汇总表。

引脚控制 2

## 图 7-44. PIN\_CONTROL2 寄存器



## 表 7-46. PIN\_CONTROL2 寄存器字段说明

| 位 | 字段               | 类型  | 复位 | 说明                                       |
|---|------------------|-----|----|------------------------------------------|
| 7 | CBCFAULTLATCH_EN | R/W | 1h | 0:禁用 CBC 故障锁存<br>1:启用 CBC 故障锁存           |
| 6 | CBCWARNLATCH_EN  | R/W | 1h | 0:禁用 CBC 警告锁存<br>1:启用 CBC 警告锁存           |
| 5 | CLKFAULTLATCH_EN | R/W | 1h | 0:禁用 CLK 故障锁存<br>1:启用 CLK 故障锁存           |
| 4 | OTSDLATCH_EN     | R/W | 1h | 0:禁用 OTSD 故障锁存<br>1: <b>启用 OTSD 故障锁存</b> |
| 3 | OTWLATCH_EN      | R/W | 1h | 0:禁用 OTW 警告锁存<br>1: <b>启用 OTW 警告锁存</b>   |
| 2 | MASK_OTW         | R/W | 0h | 0:启用 OTW 警告报告<br>1:屏蔽 OTW 警告报告           |
| 1 | MASK_CBCWARN     | R/W | 0h | 0:启用 CBC 警告报告<br>1:屏蔽 CBC 警告报告           |
| 0 | MASK_CBCFAULT    | R/W | 0h | <b>0:启用 CBC 故障报告</b><br>1:屏蔽 CBC 故障报告    |

Product Folder Links: *TAS5830*English Data Sheet: SLASFD8

Copyright © 2025 Texas Instruments Incorporated



# 7.1.45 MISC\_CONTROL3 寄存器 ( 偏移 = 76h ) [复位 = 00h]

返回到汇总表。

MISC 控制 3

## 图 7-45. MISC\_CONTROL3 寄存器



## 表 7-47. MISC\_CONTROL3 寄存器字段说明

| 位   | 字段           | 类型  | 复位 | 说明             |
|-----|--------------|-----|----|----------------|
| 7   | CLKDET_LATCH | R/W | 0h | 1: 锁存时钟检测状态    |
|     |              |     |    | 0:无锁存时钟检测状态    |
| 6-5 | RESERVED     | R/W | 0h |                |
| 4   | OTSD_AUTOREC | R/W | 0h | 0:禁用 OTSD 自动恢复 |
|     |              |     |    | 1:启用 OTSD 自动恢复 |
| 3-0 | RESERVED     | R/W | 0h |                |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈

93



# 7.1.46 CBC\_CONTROL 寄存器 ( 偏移 = 77h ) [复位 = 00h]

返回到汇总表。

CBC 控制

## 图 7-46. CBC\_CONTROL 寄存器



## 表 7-48. CBC\_CONTROL 寄存器字段说明

| 位   | 字段           | 类型  | 复位 | 说明                                |  |  |  |  |
|-----|--------------|-----|----|-----------------------------------|--|--|--|--|
| 7-5 | RESERVED     | R/W | 0h |                                   |  |  |  |  |
| 4-3 | CBCLEVEL_SEL | R/W | 0h | 这些位设置逐周期电流限制电平,即过流阈值的百分比:         |  |  |  |  |
| 2   | CBC_EN       | R/W | 0h | <b>0:禁用 CBC 功能</b><br>1:启用 CBC 功能 |  |  |  |  |
| 1   | CBCWARN_EN   | R/W | 0h | <b>0:禁用 CBC 警告</b><br>1:启用 CBC 警告 |  |  |  |  |
| 0   | CBCFAULT_EN  | R/W | 0h | <b>0:禁用 CBC 故障</b><br>1:使能 CBC 故障 |  |  |  |  |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

# 7.1.47 FAULT\_CLEAR 寄存器 ( 偏移 = 78h ) [复位 = 00h]

返回到汇总表。

故障清除

# 图 7-47. FAULT\_CLEAR 寄存器



# 表 7-49. FAULT\_CLEAR 寄存器字段说明

| 位   | 字段        | 类型 | 复位 | 说明                                 |
|-----|-----------|----|----|------------------------------------|
| 7   | FAULT_CLR | W  |    | WRITE CLEAR BIT  0:无故障清除  1:清除模拟故障 |
| 6-0 | RESERVED  | W  | 0h |                                    |

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

ZHCSYC3 - MAY 2025



# 8应用和实施

## 备注

以下应用部分中的信息不属于 TI 元件规格,TI 不担保其准确性和完整性。TI 的客户负责确定元件是否适合其用途,以及验证和测试其设计实现以确认系统功能。

Product Folder Links: TAS5830



#### 8.1 典型应用

### 8.1.1 2.0 (立体声 BTL)系统

在 2.0 系统中,通过数字输入信号为放大器提供了两个声道。这两个声道经过放大后分别发送到两个独立的扬声器。在某些情况下,经放大的信号会在 L-C 滤波器之后通过无源分频网络根据频率进一步进行分离。即使如此,该应用仍然被视为 2.0 系统。

上述两个声道通常为一个称作立体声对的信号对,一个声道包含左声道音频,另一个声道包含右声道音频。虽然这两个声道可以包含任何两个音频声道,例如多声道扬声器系统中的两个环绕声道,但双声道系统中最常见的是立体声对。

图 8-1 展示了 2.0 (立体声 BTL) 系统应用。



图 8-1. 2.0 (立体声 BTL)系统应用原理图

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated

提交文档反馈

97



### 8.1.2 单声道 (PBTL) 系统

在单通道模式下,TAS5830可用作PBTL模式,以更高的输出功率驱动低音炮。



图 8-2. 低音炮 (PBTL) 应用原理图

#### 8.2 电源相关建议

TAS5830 器件需要两个电源才能正常工作。需要称为 PVDD 的高压电源来为扬声器放大器的输出级及其相关电路供电。此外,还需要一个称为 DVDD 的低压电源来为器件的各个低功耗部分供电。节 5.3 表列出了 PVDD 和 DVDD 电源允许的电压范围。两个电源没有所需的上电顺序。现在可按以下顺序打开电源。

Product Folder Links: TAS5830

Copyright © 2025 Texas Instruments Incorporated





图 8-3. 电源功能方框图

#### 8.2.1 DVDD 电源

器件的某些部分还会需要电压低于 DVDD 电源电压的独立电源。为简化系统的电源需求,TAS5830 器件中集成了一个低压降 (LDO) 线性稳压器,以提供这一电源。此线性稳压器内部连接到 DVDD 电源,其输出位于 DVDD\_REG 引脚上,为外部旁路电容器提供了一个连接点。注意,器件中集成的线性稳压器仅用于支持内部电路 的电流要求,不得用于为任何附加的外部电路供电。此引脚上的额外负载可导致电压骤降,从而对器件的性能和 运行产生负面影响。

#### 8.2.2 PVDD 电源

扬声器放大器的输出级使用 PVDD 电源驱动负载。此电源在回放过程中为负载提供驱动电流。TAS5830EVM 中重点介绍了正确的连接、布线和去耦技术,必须严格遵循相关技术,确保器件正常工作并发挥性能。考虑到输出级的高电压切换,必须遵照 TAS5830 器件 PVDD 网络中 PVDD 旁路电容布置的重要性 中所述的方式对输出功率级进行正确去耦。如果未遵照 PVDD 网络中 PVDD 旁路电容布置的重要性 中所示进行正确去耦,则会产生电压尖峰,进而可能导致器件受损。

扬声器放大器输出级所用 MOSFET 的栅极需要使用独立电源加以驱动。此电源由 PVDD 电源通过集成线性稳压器提供。提供 GVDD 引脚用于连接栅极驱动电压稳压器的去耦电容器。需要注意的是,器件中集成的线性稳压器仅用于支持内部电路的电流要求,不得用于为任何附加的外部电路供电。此引脚上的附加负载会导致电压降低,进而对器件的性能和运行产生负面影响。

另一个通过集成线性稳压器从 PVDD 电源获得的独立电源是 AVDD。提供 AVDD 引脚用于连接 TAS5830 内部电路的去耦电容器。需要注意的是,器件中集成的线性稳压器仅用于支持内部电路的电流要求,不得用于为任何附加的外部电路供电。此引脚上的附加负载会导致电压降低,进而对器件的性能和运行产生负面影响。

Product Folder Links: TAS5830

ZHCSYC3 - MAY 2025



#### 8.3 布局

#### 8.3.1 布局指南

#### 8.3.1.1 音频放大器通用指南

包含开关输出级的音频放大器必须特别注意布局以及其周围使用的支持元件的布局。系统级性能指标,包括热性 能、电磁兼容性 (EMC)、器件可靠性和音频性能,都会受到器件和支持元件布局的影响。

时所涉及的工程权衡的示范性基准平衡。这些设计可以根据需要稍加修改以满足特定应用的需求。例如,在某些 应用中,可以通过在器件中使用额外的连续覆铜,以增大器件涉及为代价来改善散热性能。反之,通过在内部走 线进行布线并加入过孔栅栏和附加滤波元件,可以折损散热性能来优先考虑 EMI 性能。在所有情况下,TI 建议从 带8.3.2 中所示的指导开始,并与 TI 现场应用工程师合作,或通过 E2E 社区根据应用特定目标修改示例。

#### 8.3.1.2 PVDD 网络中 PVDD 旁路电容布置的重要性

靠近电源放置旁路和去耦电容早已是业界的共识。这适用于 DVDD、AVDD、GVDD 和 PVDD。然而,TAS5830 器件的 PVDD 网络上的电容器值得特别注意。

DUT 的 PVDD 线路上的小旁路电容必须尽可能靠近 PVDD 引脚放置。这些器件远离引脚放置不仅会增加系统中 的电磁干扰,还会对器件的可靠性造成负面影响。如果这些元件距离 TAS5830 器件太远,则会使输出引脚上出现 振铃,导致输出引脚上的电压超出 节 5.1 表中列出的最大允许额定值,从而损坏器件。因此,PVDD 网络中的电 

#### 8.3.1.3 优化散热性能

遵循 布局示例一节,在设计尺寸、散热性能、音频性能与电磁性能之间很好地取得良好平衡。在某些情况下,可 能会因为设计限制条件而不可避免地偏离该指南。系统设计人员确保器件中的热量能够扩散到周围的环境空气 中。TAS5830 器件采用 TSSOP-DAD 焊盘朝上封装,充分提高器件的散热性能。热量通过低阻抗散热器路径从器 件传递到环境空气。需要使用散热器。TI 建议使用 www.qats.com 中的 ATS-TI10P-519-C1-R3, 如 图 8-4 所示。 在空间受限的环境中,散热器的尺寸可能会偏离建议的散热器,但热性能会降低。

> Copyright © 2025 Texas Instruments Incorporated Product Folder Links: TAS5830







图 8-4. 2.0 (立体声 BTL) EVM 3D 顶视图(带散热器)

101

Product Folder Links: TAS5830



# 8.3.2 布局示例



图 8-5. 2.0 (立体声 BTL) 3D 顶视图

Product Folder Links: TAS5830





备注

从底视图。沿Y轴翻转。

图 8-6. 2.0 (立体声 BTL) 3D 底视图

English Data Sheet: SLASFD8





图 8-7. 2.0 (立体声 BTL) PCB 顶层图 (顶视图)

Product Folder Links: TAS5830







图 8-8. 2.0 (立体声 BTL) PCB 低层图(顶视图)

105



#### 9 器件和文档支持

#### 9.1 器件支持

#### 9.1.1 器件命名规则

术语表部分是一个通用的术语表,其中包括常用的缩写和词语,它们都是根据一个范围广泛的 TI 计划定义的,符合 JEDEC、IPC、IEEE 等行业标准。本节中提供的术语表定义了本产品和文档、配套资料或与本产品配合使用的支持工具和软件独有的词汇、短语和缩写。如对定义和术语有其他疑问,请访问 e2e 音频放大器论坛。

桥接式负载 (BTL) 是一种输出配置,其中扬声器的两端分别连接一个半桥。

**DUT** 是指被测器件,用于区分不同的器件。

**闭环架构**是一种拓扑结构,其中放大器监视输出端子、对比输出信号与输入信号,并尝试修正输出信号的非线性。

动态控件是指系统或终端用户在正常使用时可更改的控件。

GPIO 是通用输入/输出引脚。该引脚是一个高度可配置的双向数字引脚,可执行系统所需的多种功能。

**主机处理器(也称系统处理器、标量、主机或系统控制器)**是指用作中央系统控制器的器件,可为连接到主处理器的器件提供控制信息,还可以从主处理器的上游器件采集音频源数据并将数据分配给其他器件。该器件通常配置音频路径中音频处理器件(如 TAS5830)的控件,从而根据频率响应、时间校准、目标声压级、系统安全运行区域和用户偏好优化扬声器的音频输出。

**最大持续输出功率**是指放大器在 25℃ 工作环境温度下可持续(不关断)提供的最大输出功率。测试需要在温度达到热平衡且不再上升的时间段执行

并行桥接负载 (PBTL) 是一种输出配置,其中扬声器的两端分别连接一对并行放置的半桥

r<sub>DS(on)</sub> 是指放大器输出级中所用 MOSFET 的导通电阻。

静态控件/静态配置是指系统正常使用时不发生变化的控件。

过孔是指 PCB 中的镀铜通孔。

#### 9.1.2 开发支持

有关 RDGUI 软件,请咨询当地的现场支持工程师。

#### 9.2 接收文档更新通知

要接收文档更新通知,请导航至 ti.com.cn 上的器件产品文件夹。点击右上角的*提醒我* 进行注册,即可每周接收产品信息更改摘要。有关更改的详细信息,请查看任何已修订文档中包含的修订历史记录。

#### 9.3 支持资源

TI E2E™中文支持论坛是工程师的重要参考资料,可直接从专家处获得快速、经过验证的解答和设计帮助。搜索现有解答或提出自己的问题,获得所需的快速设计帮助。

链接的内容由各个贡献者"按原样"提供。这些内容并不构成 TI 技术规范,并且不一定反映 TI 的观点;请参阅 TI 的使用条款。

#### 9.4 商标

PowerPAD™ and TI E2E™ are trademarks of Texas Instruments.

所有商标均为其各自所有者的财产。

Copyright © 2025 Texas Instruments Incorporated

English Data Sheet: SLASFD8



### 9.5 静电放电警告



静电放电 (ESD) 会损坏这个集成电路。德州仪器 (TI) 建议通过适当的预防措施处理所有集成电路。如果不遵守正确的处理和安装程序,可能会损坏集成电路。

ESD 的损坏小至导致微小的性能降级,大至整个器件故障。精密的集成电路可能更容易受到损坏,这是因为非常细微的参数更改都可能会导致器件与其发布的规格不相符。

### 9.6 术语表

TI术语表本术语表列出并解释了术语、首字母缩略词和定义。

## 10 修订历史记录

注:以前版本的页码可能与当前版本的页码不同

| 日期       | 修订版本 | 说明    |
|----------|------|-------|
| May 2025 | *    | 初始发行版 |

Product Folder Links: *TAS5830*English Data Sheet: SLASFD8

www.ti.com 27-Jun-2025

#### PACKAGING INFORMATION

| Orderable part number | Status | Material type | Package   Pins    | Package qty   Carrier | RoHS | Lead finish/<br>Ball material | MSL rating/<br>Peak reflow | Op temp (°C) | Part marking (6) |
|-----------------------|--------|---------------|-------------------|-----------------------|------|-------------------------------|----------------------------|--------------|------------------|
|                       |        |               |                   |                       |      | (4)                           | (5)                        |              |                  |
| TAS5830DADR           | Active | Production    | HTSSOP (DAD)   32 | 2000   LARGE T&R      | Yes  | NIPDAU                        | Level-3-260C-168 HR        | -40 to 85    | 5830             |

<sup>(1)</sup> Status: For more details on status, see our product life cycle.

- (3) RoHS values: Yes, No, RoHS Exempt. See the TI RoHS Statement for additional information and value definition.
- (4) Lead finish/Ball material: Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.
- (5) MSL rating/Peak reflow: The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.
- (6) Part marking: There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

Important Information and Disclaimer: The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

<sup>(2)</sup> Material type: When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

# **PACKAGE MATERIALS INFORMATION**

www.ti.com 24-Jul-2025

### TAPE AND REEL INFORMATION





| A0 | Dimension designed to accommodate the component width     |
|----|-----------------------------------------------------------|
| В0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

#### QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



#### \*All dimensions are nominal

| Device      | Package<br>Type | Package<br>Drawing |    | SPQ  | Reel<br>Diameter<br>(mm) | Reel<br>Width<br>W1 (mm) | A0<br>(mm) | B0<br>(mm) | K0<br>(mm) | P1<br>(mm) | W<br>(mm) | Pin1<br>Quadrant |
|-------------|-----------------|--------------------|----|------|--------------------------|--------------------------|------------|------------|------------|------------|-----------|------------------|
| TAS5830DADR | HTSSOP          | DAD                | 32 | 2000 | 330.0                    | 24.4                     | 8.8        | 11.8       | 1.8        | 12.0       | 24.0      | Q1               |

# **PACKAGE MATERIALS INFORMATION**

www.ti.com 24-Jul-2025



#### \*All dimensions are nominal

|   | Device      | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|---|-------------|--------------|-----------------|------|------|-------------|------------|-------------|
| ı | TAS5830DADR | HTSSOP       | DAD             | 32   | 2000 | 356.0       | 356.0      | 45.0        |

PLASTIC SMALL OUTLINE



Images above are just a representation of the package family, actual package may vary. Refer to the product data sheet for package details.

4073258-2/G



# PowerPAD ™TSSOP - 1.15 mm max height

PLASTIC SMALL OUTLINE



#### NOTES:

- 1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
- 2. This drawing is subject to change without notice.
- 3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
  4. Reference JEDEC registration MO-153.



PLASTIC SMALL OUTLINE



NOTES: (continued)

- 5. Publication IPC-7351 may have alternate designs.6. Solder mask tolerances between and around signal pads can vary based on board fabrication site.



PLASTIC SMALL OUTLINE



NOTES: (continued)

- 7. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations
- design recommendations.

  8. Board assembly site may have different recommendations for stencil design.



## 重要通知和免责声明

TI"按原样"提供技术和可靠性数据(包括数据表)、设计资源(包括参考设计)、应用或其他设计建议、网络工具、安全信息和其他资源,不保证没有瑕疵且不做出任何明示或暗示的担保,包括但不限于对适销性、某特定用途方面的适用性或不侵犯任何第三方知识产权的暗示担保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任:(1) 针对您的应用选择合适的 TI 产品,(2) 设计、验证并测试您的应用,(3) 确保您的应用满足相应标准以及任何其他功能安全、信息安全、监管或其他要求。

这些资源如有变更,恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的相关应用。 严禁以其他方式对这些资源进行复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。您应全额赔偿因在这些资源的使用中对 TI 及其代表造成的任何索赔、损害、成本、损失和债务,TI 对此概不负责。

TI 提供的产品受 TI 的销售条款或 ti.com 上其他适用条款/TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

邮寄地址:Texas Instruments, Post Office Box 655303, Dallas, Texas 75265 版权所有 © 2025,德州仪器 (TI) 公司